JPS63316672A - Inverter device - Google Patents

Inverter device

Info

Publication number
JPS63316672A
JPS63316672A JP62150120A JP15012087A JPS63316672A JP S63316672 A JPS63316672 A JP S63316672A JP 62150120 A JP62150120 A JP 62150120A JP 15012087 A JP15012087 A JP 15012087A JP S63316672 A JPS63316672 A JP S63316672A
Authority
JP
Japan
Prior art keywords
switching element
circuit
capacitor
turned
thyristor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62150120A
Other languages
Japanese (ja)
Other versions
JPH0697856B2 (en
Inventor
Kenji Todo
藤堂 賢司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hanshin Electric Co Ltd
Original Assignee
Hanshin Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hanshin Electric Co Ltd filed Critical Hanshin Electric Co Ltd
Priority to JP62150120A priority Critical patent/JPH0697856B2/en
Publication of JPS63316672A publication Critical patent/JPS63316672A/en
Publication of JPH0697856B2 publication Critical patent/JPH0697856B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Inverter Devices (AREA)

Abstract

PURPOSE:To suppress an error trigger or the like, by working a second switching element, after gate signal for turning a first switching element ON with the discharge of a second capacitor in an oscillation continuing circuit is generated. CONSTITUTION:The power circuit 5 of an inverter device is provided with a diode bridge circuit 3 and a smoothing capacitor 4 for rectifying a commercial AC power source 1 via a choke coil 2. Into a space between the terminals T1, T2, a series circuit consisting of a choke coil 6, a thyristor 7 as a first switching element, and a first capacitor 8 is inserted, and an oscillation circuit is composed of the capacitor 8 and the primary winding P of a transformer 9 set in parallel with the capacitor 8, and to a secondary winding S, a load 24 is connected. Besides, the output of a feedback winding S0 is connected to the thyristor 7 and a transistor 19 as a second switching element. When the storage electric charge quantity of a second capacitor 18 comes to a specified value or more, then the generation or the like of gate current signal is performed.

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明はサイリスタ等、主たるスイッチング素子(第一
のスイッチング素子)を有し、これを振動持続回路の動
作によりオン・オフさせることにより、変圧器二次巻線
に疑似正弦波出力を得る自励型インバータ装置の改良に
関する。
[Detailed Description of the Invention] <Industrial Application Field> The present invention has a main switching element (first switching element) such as a thyristor, and by turning it on and off by the operation of a vibration sustaining circuit, transforms the voltage. This invention relates to an improvement in a self-excited inverter device that obtains a pseudo sine wave output in the secondary winding of the inverter.

(従来の技術〉 変圧器二次巻線に疑似正弦波出力を得る従来のインバー
タ装置としては、例えば特公昭59−9804号公報で
代表されるものがある。
(Prior Art) As a conventional inverter device that obtains a pseudo sine wave output in the secondary winding of a transformer, there is one typified by, for example, Japanese Patent Publication No. 59-9804.

この従来例ではまず、第一のキャパシタと変圧器の一次
巻線を有する振動回路に対し、リアクトルとサイリスタ
の直列回路を介して交流電源を接続している。
In this conventional example, first, an AC power source is connected to an oscillating circuit having a first capacitor and a primary winding of a transformer via a series circuit of a reactor and a thyristor.

そしてこの交流電源の正の各半サイクルの当初、上記の
サイリスタを最初にターン・オンさせるため、この従来
例は抵抗、トリガ・ダイオード、キャパシタから成る起
動回路を有し、交流電源の正の各半サイクルの当初から
当該キャパシタを充電し始め、この充電電荷が所定の値
にまで増加したときにトリガ・ダイオードをブレーク・
タウンさせてゲート・パルスを発生させ、このゲート・
パルスでサイリスタをターン・オンさせるように図って
いる。
At the beginning of each positive half-cycle of the AC power source, the prior art includes a starting circuit consisting of a resistor, trigger diode, and capacitor to turn on the thyristor for the first time. It starts charging the capacitor from the beginning of the half cycle and breaks the trigger diode when this charge increases to a predetermined value.
town to generate a gate pulse, and this gate
The idea is to turn on the thyristor with a pulse.

しかるにサイリスタがいったんターン・オンすると、上
記の振動回路電流は振動的となり、したがってサイリス
タ両端の極性が反転して再びターン・オフするタイミン
グがある。
However, once the thyristor is turned on, the above-mentioned oscillating circuit current becomes oscillatory, and therefore there is a timing when the polarity across the thyristor is reversed and the thyristor is turned off again.

これを再度ターン・オンさせ、以降、交流電源の正の各
半サイクル中においてターン・オフとターン・オンを繰
返す自助発振をさせるため、上記のようにサイリスタが
ターン・オフした後、上記変圧器の帰還巻線に得られる
出力によりて第二のキャパシタを充電し、かつ、さらに
その後の上記振動回路の動作により、上記変圧器の帰還
巻線に得られる出力が再びその極性において反転した際
、上記第二のキャパシタに上記充電されていた電荷を押
し出すように放電してゲート・パルスを生成し、これに
よって上記サイリスタを再トリガするよう、振動持続回
路を構成している。
After the thyristor has been turned off as described above, the transformer is charges a second capacitor with the output available at the feedback winding of the transformer, and when further operation of the oscillating circuit causes the output available at the feedback winding of the transformer to reverse in polarity again; The oscillation sustaining circuit is configured to push out the charge stored in the second capacitor and generate a gate pulse, thereby retriggering the thyristor.

このようにして、この従来のインバータ装置は変圧器の
二次巻線側に振動する疑似正弦波エネルギを出力してい
るが、なお、この従来例では負荷として放電間隙が用い
られ、ここに複数火花を得る点火装置として応用されて
いる。
In this way, this conventional inverter device outputs vibrating pseudo-sine wave energy to the secondary winding side of the transformer, but in this conventional example, a discharge gap is used as a load, and multiple It is used as an ignition device to obtain a spark.

〈発明が解決しようとする問題点〉 上記従来例のインバータ装置も、その原理構成」二はか
なり優れたものである。
<Problems to be Solved by the Invention> The above-mentioned conventional inverter device is also quite excellent in terms of its principle and configuration.

しかし実際上、ゲート信号によりサイリスタがターン・
オンした後、振動電流の存在により自然にターン・オフ
する動作の繰返しの中で、ゲート信号の処理がかなり甘
く、本来サイリスタがオフ状態にあるときにも無駄にゲ
ート電流が残存することがあった。
However, in practice, the gate signal causes the thyristor to turn.
After turning on, the thyristor naturally turns off due to the presence of an oscillating current.The processing of the gate signal is quite slow, and even when the thyristor is originally in the off state, the gate current may remain unnecessarily. Ta.

しかるに、こうしたゲート電流の残存が、ただ単に無駄
なだけならまだしも、特に昨今におけるように、より一
層の高速動作等が要求されてくると、例えばこのオフ期
間中に外部から相当に大きなスパイク・ノイズが印加さ
れたような場合、これがサイリスタにとって順方向のも
のであると、消し残っていたゲート電流に応答し、当該
サイリスタが誤トリガするようなことがあった。
However, it would be fine if the remaining gate current was just a waste, but especially in recent years, when even higher speed operation is required, for example, during this off period, a considerable amount of external spike noise may be generated. When applied in the forward direction to the thyristor, the thyristor may respond to the remaining gate current and cause the thyristor to trigger incorrectly.

もっとも、サイリスタを主たるスイッチング素子として
限定的に用いている限りにおいては、上記のような事故
も偶発的に置きるに過ぎないという程度の軽い考えで処
理することもできなくはないが(それで良いという意味
ではない)、仮に主たるスイッチング素子としてパワー
MOS F ET等、ある意味においてはサイリスタよ
りも優れた動特性を示し得る他の素子を使用したくとも
、そうした素子においてはサイリスタと異なり、最初の
ターン・オンのときにのみ、ゲート信号が有意であれば
良いのではなく、当該ゲート信号がオフとならなけれ・
ばこうした素子もまたオフとはならないので、上記のよ
うにゲート電流ないしゲート電圧に無効分ないし余剰分
が生じ得るような従来構成では、ターン・オフさせるべ
きタイミングが全くにして一定せず、そのため、実際上
、こうした素子は使い得ない実情にあった。
However, as long as the thyristor is used in a limited manner as the main switching element, it is not impossible to treat the above-mentioned accident with a light view of it being no more than an accidental occurrence (although that is fine). (This does not mean that the main switching element is a power MOS FET, etc.), but even if one wishes to use another element that can exhibit better dynamic characteristics than a thyristor in a certain sense, such as a power MOS FET, such an element differs from a thyristor in that the initial It is not sufficient that the gate signal is significant only when the device is turned on, but that the gate signal must be turned off.
Therefore, in the conventional configuration where an invalid or surplus component may occur in the gate current or gate voltage as described above, the timing at which the device should be turned off is not constant at all, and therefore In reality, such devices could not be used.

本発明はこうした点にかんがみ、上記欠点は、いずれも
ゲート信号を不要とすべきとき、ないしゲート信号を遮
断すべきとき以降、再び有意とするまでの間の抑え込み
制御が十分になされていなかったがためとの知見に基づ
き、当該ゲート信号の無効分ないし不要分の抑え込み処
理を最適化することにより、サイリスタのみならず、例
えばパワーMOSFET等、その他の半導体スイッチン
グ素子をも使用することができ、しかもそれら素子が本
来非導通状態にあるべきときにはゲート信号に起因する
誤トリガ等を十分に抑止し得るインバータ装置を提供せ
んとするものである。
The present invention takes these points into consideration, and all of the above drawbacks are that suppression control is not performed sufficiently from when the gate signal should be unnecessary or when the gate signal should be cut off until it becomes significant again. By optimizing the process of suppressing the invalid or unnecessary portion of the gate signal based on the knowledge that this is the case, not only thyristors but also other semiconductor switching elements such as power MOSFETs can be used. Moreover, it is an object of the present invention to provide an inverter device that can sufficiently suppress false triggers caused by gate signals when these elements should be in a non-conductive state.

〈問題点を解決するための手段) 本発明は上記目的を達成するため、新たに振動持続回路
中にゲート信号の無効分ないし不要分の処理回路を設け
るため、次のような構成によるインバータ装置を提供す
る。
(Means for Solving the Problems) In order to achieve the above object, the present invention provides an inverter device having the following configuration in order to newly provide a processing circuit for invalid or unnecessary gate signals in the vibration sustaining circuit. I will provide a.

キャパシタと変圧器の一次巻線を有する振動回路に対し
、リアクトルと第一スイッチング素子の直列回路を介し
て交流または直流電源を接続する一方、該電源の正負い
ずれか一方の半周期の立ち上がりまたは電源投入の当初
、上記第一スイッチング素子を最初にターン・オンさせ
る起動回路と、該起動回路により起動させられた上記第
一スイッチング素子が上記振動回路の動作によりいった
んターン・オフした後、該第一スイッチング素子を再度
ターン・オンさせ、以降、上記直流電源の継続する限り
、または上記回路電源の上記半サイクル中において、上
記第一スイッチング素子にターン・オフとターン・オン
とを繰返させ、上記振動を持続させる振動持続回路とを
有し、もって上記変圧器の二次巻線に疑似正弦波出力を
得るインバータ装置であって; 上記変圧器の帰還巻線に生ずる電圧によって充電された
蓄積電荷を放電することにより、オフとなっていた上記
第一スイッチング素子を導通させるゲート信号生成用の
第二のキャパシタに対し、該ゲート信号生成の後、所定
のタイミングで強制的な放電経路を生成する第二のスイ
ッチング素子を上記振動持続回路中に設けたこと; を特徴とするインバータ装置。
An alternating current or direct current power source is connected to an oscillating circuit having a capacitor and a primary winding of a transformer through a series circuit of a reactor and a first switching element. At the beginning of the application, a starting circuit turns on the first switching element first, and after the first switching element started by the starting circuit is once turned off by the operation of the oscillating circuit, the first switching element turns on. The switching element is turned on again, and thereafter, as long as the DC power supply continues or during the half cycle of the circuit power supply, the first switching element is repeatedly turned off and turned on, and the vibration is caused to occur. and an oscillation sustaining circuit that sustains the vibration, thereby producing a pseudo sine wave output in the secondary winding of the transformer; A second capacitor for generating a gate signal, which conducts the first switching element which has been turned off by discharging, generates a forced discharge path at a predetermined timing after generating the gate signal. An inverter device characterized in that: a second switching element is provided in the vibration sustaining circuit.

〈作用および効果〉 本発明においては上記のように、振動持続回路中の第二
キャパシタが放電により第一スイッチング素子をターン
・オンさせるべきゲート信号を発した後、所定のタイミ
ングにおいて第二のスイッチン素子を動作させることに
より、当該第二キャパシタに対する強制的な放電経路を
生成することができる。
<Operations and Effects> In the present invention, as described above, after the second capacitor in the vibration sustaining circuit discharges a gate signal to turn on the first switching element, the second switch is activated at a predetermined timing. By operating the element, it is possible to generate a forced discharge path for the second capacitor.

したがって、この放電経路が生成したときに、いまだ第
二のキャパシタ中に残存電荷があったとしても、これは
速やかに強制的に放電し、償却することができる。
Therefore, even if there is still a residual charge in the second capacitor when this discharge path is generated, this can be quickly forcibly discharged and amortized.

そこで、例えばサイリスタを第一スイッチング素子とし
て用いたような場合には、それが一旦、第二キャパシタ
の放電によるゲート信号(この場合ゲート電流信号)に
よりターン・オンさせられたならば、周辺の回路パラメ
ータの適選により、原理的にはそのときを所定のタイミ
ングとし、遅れてもなるべく早く、第二のスイッチング
素子をターン・オンさせるべくすれば、第二のキャパシ
タ中に残っていることある残存電荷を速やかに償却でき
、少なくともサイリスタがオフにある期間中にまで食い
込んでゲート電流信号が残っているような不都合はなく
なり、従来例に認められたような誤トリガは生じないも
のとなる。
Therefore, for example, when a thyristor is used as the first switching element, once it is turned on by the gate signal (gate current signal in this case) caused by the discharge of the second capacitor, the surrounding circuitry By appropriately selecting parameters, in principle, if you set that time as a predetermined timing and turn on the second switching element as soon as possible even if there is a delay, you can reduce the amount of residual energy remaining in the second capacitor. The charge can be quickly amortized, and at least the inconvenience that the gate current signal remains during the period when the thyristor is off is eliminated, and false triggering as observed in the conventional example does not occur.

また例えば、第一スイッチング素子としてパワーMOS
FET等、ゲート信号の状態に追随してそのオン・オフ
が規定されるような素子を選択した場合には、これをタ
ーン・オフすべきとき、すなわちゲート信号を有意値以
下に落とし込んだとき以降、なるべく早いタイミングを
所定のタイミンクとし、第二のスイッチング素子を導通
させれば、引き続く当該第一スイッチング素子のオフ期
間中は、同様にゲート信号を非有意値に強力に固定して
置くことができる。
For example, a power MOS as the first switching element
When selecting an element such as a FET whose on/off status is determined by following the state of the gate signal, it is necessary to turn it off after the gate signal falls below a significant value. If the second switching element is made conductive at a predetermined timing as early as possible, the gate signal can be similarly strongly fixed at a non-significant value during the subsequent OFF period of the first switching element. can.

いずれにしてもこのようにして、本発明によれば、従来
例においては全く見られなかった配慮として、ゲート信
号を強制的に、かつ強力に償却可能な放電経路を所定の
タイミングで生成可能としたため、次のような効果を得
ることができる。
In any case, in this way, according to the present invention, a discharge path that can forcibly and strongly amortize the gate signal can be generated at a predetermined timing, as a consideration that has not been seen in the conventional example. Therefore, the following effects can be obtained.

■ 主たる第一のスイッチング素子がオフとなっている
期間、またはオフとした期間、オン方向に作用するゲー
ト信号を強力に抑え込めるので、当該オフ期間中の残存
ゲート信号に起因する誤動作はこれを良く抑止し得る。
■ During the period when the main first switching element is off or off, the gate signal acting in the on direction can be strongly suppressed, so malfunctions caused by the remaining gate signal during the off period can be prevented. Can be well suppressed.

■ ゲート信号を無為とする期間を確定できるので、サ
イリスタに限らず、例えばパワーMO3FETその他、
各種のゲート制御型半導体素子をも同様に使用可能とな
る。バイポーラ・トランジスタの場合、これをスイッチ
ング素子として見ると、そのゲート端子は通常、ベース
端子がこれに相当する。
■ Since the period during which the gate signal is idle can be determined, it can be used not only for thyristors, but also for power MO3FETs and other devices.
Various gate-controlled semiconductor devices can also be used in the same way. In the case of a bipolar transistor, when viewed as a switching element, its gate terminal usually corresponds to its base terminal.

■ 第一スイッチング素子の導通期間も結果として精度
良く調整可能となり、部品のばら付きによる影響等も受
は難くなる。
- As a result, the conduction period of the first switching element can be adjusted with high accuracy, and it is less likely to be affected by variations in components.

■ ゲート信号の抑え込み制御が意図的に所定のタイミ
ング関係をもって規定できるので、高速化も容易となる
(2) Since gate signal suppression control can be intentionally defined with a predetermined timing relationship, speeding up is also facilitated.

■ 電源電圧変動、温度変動等の耐性も高まり、動作安
定性、信頼性が増す。
■ Increased resistance to power supply voltage fluctuations, temperature fluctuations, etc., improving operational stability and reliability.

〈実 施 例〉 添付図面は本発明インバータ装置の望ましい実施例を示
している。
<Embodiment> The attached drawings show a preferred embodiment of the inverter device of the present invention.

まず本発明インバータ装置を稼動させるエネルギ源とな
る電源回路5は、チョーク・コイル2を介して人力され
た商用交流電源1を整流するダイオード・ブリッジ回路
3と、その整流出力を平滑するための平滑キャパシタ4
を有している。
First, the power supply circuit 5, which is the energy source for operating the inverter device of the present invention, includes a diode bridge circuit 3 for rectifying the commercial AC power supply 1 manually supplied through the choke coil 2, and a smoothing circuit for smoothing the rectified output. capacitor 4
have.

端子T、 、 T2は電源回路5の出力が接続される端
子であフて、この端子T、 、 T2間にチョーク・コ
イル(リアクトル)6、第一スイッチング素子7として
選ばれたサイリスタ7、第一のキャパシタ8から成る直
列回路が挿入されており、第一のキャパシタ8には並列
に変圧器9の一部巻線Pが接続され、これらキャパシタ
8と巻線Pとで振動回路が構成される一方、変圧器9の
二次巻線Sには負荷24が接続されている。
The terminals T, , T2 are terminals to which the output of the power supply circuit 5 is connected, and a choke coil (reactor) 6, a thyristor 7 selected as the first switching element 7, and a thyristor 7 selected as the first switching element 7 are connected between the terminals T, , and T2. A series circuit consisting of one capacitor 8 is inserted, and a part of the winding P of a transformer 9 is connected in parallel to the first capacitor 8, and these capacitors 8 and the winding P constitute an oscillating circuit. Meanwhile, a load 24 is connected to the secondary winding S of the transformer 9.

サイリスタフのアノード−ゲート間には、抵抗10、ト
リガ・ダイオード11、キャパシタ12、抵抗13 、
14、トランジスタ15から成る起動回路16が設けら
れ、ゲート−カソード間には分路抵抗23とサイリスタ
フのゲート側をカソードとしたダイオード22が挿入さ
れている。
Between the anode and gate of the Thyristuff, there are a resistor 10, a trigger diode 11, a capacitor 12, a resistor 13,
14, a starting circuit 16 consisting of a transistor 15 is provided, and a shunt resistor 23 and a diode 22 whose cathode is the gate side of the thyristorph are inserted between the gate and the cathode.

さらに変圧器9の帰還巻線S。の出力は、その一端がサ
イリスタフのカソードに、他端が抵抗17、第二のキャ
パシタ18を介してサイリスタフのゲートに接続されて
おり、第二のキャパシタ18はツェナ・ダイオード21
により分路され、また第二のスイッチング素子としての
トランジスタ19のコレクターベース間によっても分路
されている。
Furthermore, the feedback winding S of the transformer 9. One end of the output is connected to the cathode of the thyristorph, the other end is connected to the gate of the thyristorph via a resistor 17 and a second capacitor 18, and the second capacitor 18 is connected to a zener diode 21.
It is also shunted between the collector and base of the transistor 19 as a second switching element.

第ニスイツチング素子として選択さねたこの場合のトラ
ンジスタ19のエミッタは、サイリスタフのカソードに
接続されている。
The emitter of the transistor 19, which in this case is selected as the first switching element, is connected to the cathode of the thyristorph.

こうした回路構成に即し、図示実施例によるインバータ
装置の動作を説明する。
The operation of the inverter device according to the illustrated embodiment will be explained based on this circuit configuration.

電源回路5は商用交流電源1を全波整流するが、その電
源投入の当初、サイリスタ7のアノード側を正として電
源電圧が上昇すると、これに連ねて抵抗10を介し、キ
ャパシタ12の両端電位が上昇する。そしてこのキャパ
シタ両@電位がトリガ・ダイオード11のしきい値を越
えるとこのダイオード11が導通し、サイリスタフのゲ
ートにゲート電流が流入する。
The power supply circuit 5 performs full-wave rectification of the commercial AC power supply 1. When the power supply circuit 5 is first turned on, the anode side of the thyristor 7 is set as positive and as the power supply voltage rises, the potential across the capacitor 12 increases via the resistor 10. Rise. When the potential of both capacitors exceeds the threshold of the trigger diode 11, the diode 11 becomes conductive and a gate current flows into the gate of the thyristorph.

この後、サイリスタ7の特性によって定まる一定時間後
に当該サイリスタ7がターン・オンし、チョーク・コイ
ル6を介してキャパシタ8の充電が始まり、さらに定ま
った期間後に変圧器9の一部巻線Pへの分流が始まると
、このキャパシタ8と当該−次巻線Pとで構成される閉
回路内で振動電流が生起し、このため、サイリスタ7の
アノードーカンード間電圧が極性において逆転するタイ
ミングが生じ、これによりサイリスタ7がターン・オフ
する。チョーク・コイル6にはこのとき逆起電力を発生
し、サイリスタフのターン・オフをwμする(動きがあ
る。
Thereafter, the thyristor 7 is turned on after a certain period of time determined by the characteristics of the thyristor 7, charging of the capacitor 8 starts via the choke coil 6, and after a further specified period of time, the voltage is transferred to a part of the winding P of the transformer 9. When the current shunt begins, an oscillating current is generated in the closed circuit composed of the capacitor 8 and the secondary winding P, and as a result, the timing at which the anode-to-cand voltage of the thyristor 7 reverses in polarity is determined. occurs, which turns off the thyristor 7. At this time, the choke coil 6 generates a back electromotive force, causing the thyristorph to turn off wμ (there is movement).

一方、変圧器−次巻線Pと第一のキャパシタ8とによる
閉回路中に流れる振動電流は、帰還巻線S。に電圧を誘
起させ、ダイオード22、第二のキャパシタ18、抵抗
17の経路を介して電流が流れる。
On the other hand, the oscillating current flowing in the closed circuit between the transformer-secondary winding P and the first capacitor 8 is passed through the feedback winding S. A voltage is induced in the diode 22 , the second capacitor 18 , and the resistor 17 .

これにより当該第二のキャパシタに蓄積される電荷量が
所定の値以上となり、周辺の各種パラメータに応じた条
件でゲート電流信号が発生すると、その後、この実施例
では帰還巻線S。に誘起、する電圧により、第ニスイツ
チング素子としてのトランジスタ19が強制的にターン
・オンする。
As a result, when the amount of charge stored in the second capacitor exceeds a predetermined value and a gate current signal is generated under conditions according to various peripheral parameters, the feedback winding S is then activated in this embodiment. Due to the voltage induced in the transistor 19, the transistor 19 as the first switching element is forcibly turned on.

そのため、結果としてサイリスタ7をトリガした後、第
二のキャパシタ18に蓄積され残っていた電荷は、第ニ
スイツチング素子としてのトランジスタ19のターン・
オンにより形成された放電経路を介し、強制的かつ強力
に放電、排除され、その後の再度の振動電流による極性
反転に伴うサイリスタフのオフ期間中、本来無効とすべ
きゲート電流信号が残っているがために外来ノイズによ
りサイリスタが誤動作する等のおそれは原理的な所から
してなくなる。
Therefore, as a result, after triggering the thyristor 7, the remaining charge accumulated in the second capacitor 18 is transferred to the turn of the transistor 19 as a second switching element.
The gate current signal, which should be invalidated, remains during the thyristuff off period when the thyristorf is forcibly and strongly discharged and eliminated through the discharge path formed by the on-state, and then the polarity is reversed by the oscillating current again. Therefore, the risk of the thyristor malfunctioning due to external noise is theoretically eliminated.

なお、ツェナ・ダイオード21はトランジスタ】9に印
加されることある異常電圧を阻止し、また、トランジス
タ15はそのターン・オンによってキャパシタ12に蓄
積される電荷を強制放電することにより、結果として起
動回路16の動作を電源電圧立ち上がり当初のただ一回
にのみ、限定する働きを持つ。
The Zener diode 21 blocks abnormal voltage that may be applied to the transistor 9, and the transistor 15, when turned on, forcibly discharges the charge accumulated in the capacitor 12, resulting in a start-up circuit. It has the function of limiting the operation of 16 to only once at the beginning of the rise of the power supply voltage.

もちろん、振動電流の再反転による再度のサイリスタの
ターン・オフ以降は、上記したメカニズムが再び生起し
、以下、この繰返しによって自励発振となる。
Of course, after the thyristor is turned off again due to reversal of the oscillating current, the above-described mechanism occurs again, and this repetition results in self-oscillation.

このような対策により、本発明のインバータ装置は極め
て安定に、かつまた良好な疑似正弦波出力を発生するが
、なお、電源回路5には商用交流電源をそのまま使うこ
とも可能である。
By taking such measures, the inverter device of the present invention generates an extremely stable and good pseudo sine wave output, but it is also possible to use a commercial AC power source as is for the power supply circuit 5.

その場合、起動回路16は周知のように、当該回路電源
の正負いずれか一方の半周期の立ち上がりごとに動作す
る。もっとも、起動回路16自体は本発明が何等この具
体的な構成を限定するものではなく、公知既存の技術を
任意に援用した各種の構成を採用可能である。
In that case, as is well known, the starting circuit 16 operates at every rise of either the positive or negative half cycle of the circuit power supply. However, the present invention does not limit the starting circuit 16 itself to this specific configuration in any way, and various configurations can be adopted by arbitrarily utilizing known existing techniques.

さらに、添付図面中には変圧器の一部巻線Pと二次巻線
Sおよび帰還巻線S。どの間がリーケージ・パスにより
結合されているが、二次巻線Sと帰還巻線S。の間もリ
ーケージ・バス結合にして良いし、逆にリーケージ・パ
ス結合をやめても良い。
Furthermore, the attached drawings show a partial winding P, a secondary winding S, and a feedback winding S of the transformer. The secondary winding S and the feedback winding S are connected by a leakage path. You can use leakage bus coupling between them, or you can stop leakage path coupling.

また、第一のスイッチング素子としてはサイリスタ7が
例示されているが、すでに詳しく述べたように、他の半
導体スイッチング素子、例えばパワー・トランジスタや
パワーMOS F ET等を使用することもできる。
Further, although the thyristor 7 is illustrated as the first switching element, as already described in detail, other semiconductor switching elements such as a power transistor or a power MOS FET can also be used.

実際上、パワーMO3FETを使用しても、それが電圧
制御デバイスであるにもかかわらず、図示回路と構成上
、はとんど変更を要せず、自動インバータ装置を構成す
ることに成功している。電圧信号であっても、図示構成
において極性反転に基づく所定のタイミングで当該ゲー
ト電圧信号をしきい値電圧以下に落とし込めるからであ
る。
In fact, even if a power MO3FET is used, although it is a voltage control device, it is possible to successfully construct an automatic inverter device without requiring any changes to the illustrated circuit and configuration. There is. This is because even if the gate voltage signal is a voltage signal, the gate voltage signal can be dropped below the threshold voltage at a predetermined timing based on polarity reversal in the illustrated configuration.

【図面の簡単な説明】[Brief explanation of the drawing]

添付図面は本発明により構成されたインバータ装置の望
ましい一実施例の概略構成図である。 図中、1は商用交流電源、2はチョーク・コイル、3は
ダイオード・ブリッジ回路、4は平滑用キャパシタ、5
は電源回路、6はチョーク・コイル(リアクトル)、7
はサイリスタで例示した第一のスイッチング素子、8は
第一のキャパシタ、9は変圧器、11はトリガ・ダイオ
ード、16は起動回路、18は第二のキャパシタ、19
は第二のスイッチング素子として例示されたトランジス
タ、である。
The accompanying drawing is a schematic diagram of a preferred embodiment of an inverter device constructed according to the present invention. In the figure, 1 is a commercial AC power supply, 2 is a choke coil, 3 is a diode bridge circuit, 4 is a smoothing capacitor, 5
is the power supply circuit, 6 is the choke coil (reactor), and 7 is the power supply circuit.
is a first switching element exemplified by a thyristor, 8 is a first capacitor, 9 is a transformer, 11 is a trigger diode, 16 is a starting circuit, 18 is a second capacitor, 19
is a transistor exemplified as a second switching element.

Claims (1)

【特許請求の範囲】 キャパシタと変圧器の一次巻線を有する振動回路に対し
、リアクトルと第一スイッチング素子の直列回路を介し
て交流または直流電源を接続する一方、該電源の正負い
ずれか一方の半周期の立ち上がりまたは電源投入の当初
、上記第一スイッチング素子を最初にターン・オンさせ
る起動回路と、該起動回路により起動させられた上記第
一スイッチング素子が上記振動回路の動作によりいった
んターン・オフした後、該第一スイッチング素子を再度
ターン・オンさせ、以降、上記直流電源の継続する限り
、または上記回路電源の上記半サイクル中において、上
記第一スイッチング素子にターン・オフとターン・オン
とを繰返させ、上記振動を持続させる振動持続回路とを
有し、もって上記変圧器の二次巻線に疑似正弦波出力を
得るインバータ装置であって; 上記変圧器の帰還巻線に生ずる電圧によって充電された
蓄積電荷を放電することにより、オフとなっていた上記
第一スイッチング素子を導通させるゲート信号生成用の
第二のキャパシタに対し、該ゲート信号生成の後、所定
のタイミングで強制的な放電経路を生成する第二のスイ
ッチング素子を上記振動持続回路中に設けたこと; を特徴とするインバータ装置。
[Claims] An alternating current or direct current power source is connected to an oscillating circuit having a capacitor and a primary winding of a transformer through a series circuit of a reactor and a first switching element, and either the positive or negative side of the power source is At the start of a half cycle or at the beginning of power-on, a starting circuit turns on the first switching element first, and the first switching element started by the starting circuit is turned off once by the operation of the oscillating circuit. After that, the first switching element is turned on again, and thereafter, as long as the DC power supply continues or during the half cycle of the circuit power supply, the first switching element is turned off and turned on. and a vibration sustaining circuit that repeats and sustains the vibration, thereby obtaining a pseudo sine wave output in the secondary winding of the transformer; After the gate signal is generated, the second capacitor for generating the gate signal is forced to conduct at a predetermined timing by discharging the stored charge and thereby turning on the first switching element which has been turned off. An inverter device characterized in that: a second switching element that generates a discharge path is provided in the vibration sustaining circuit.
JP62150120A 1987-06-18 1987-06-18 Inverter device Expired - Lifetime JPH0697856B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62150120A JPH0697856B2 (en) 1987-06-18 1987-06-18 Inverter device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62150120A JPH0697856B2 (en) 1987-06-18 1987-06-18 Inverter device

Publications (2)

Publication Number Publication Date
JPS63316672A true JPS63316672A (en) 1988-12-23
JPH0697856B2 JPH0697856B2 (en) 1994-11-30

Family

ID=15489921

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62150120A Expired - Lifetime JPH0697856B2 (en) 1987-06-18 1987-06-18 Inverter device

Country Status (1)

Country Link
JP (1) JPH0697856B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100426101B1 (en) * 2001-12-14 2004-04-08 두산중공업 주식회사 Gate trigger signal generator for semiconductor switch having self-diagnosis function

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100426101B1 (en) * 2001-12-14 2004-04-08 두산중공업 주식회사 Gate trigger signal generator for semiconductor switch having self-diagnosis function

Also Published As

Publication number Publication date
JPH0697856B2 (en) 1994-11-30

Similar Documents

Publication Publication Date Title
US4970439A (en) Power supply circuit for a gaseous discharge tube device
JP3623181B2 (en) High voltage semiconductor switch device and high voltage generator
JPH02250670A (en) Switching power supply
JPH0686555A (en) Starting for power-supply control integrated circuit and starting method
JPH11275857A (en) Switching power source circuit
JP2005006477A (en) Self-excitation type switching power supply circuit
JPH0324149B2 (en)
JPS63316672A (en) Inverter device
JP3525436B2 (en) Switching power supply
JPH0519337A (en) Flash light emission device
JP3187757B2 (en) Drive circuit for switching means
JPH0435721Y2 (en)
JPH08251919A (en) Self-excited converter
KR960007997B1 (en) Converter using zero voltage switching
SU1014131A1 (en) One-shot multivibrator
JP2879435B2 (en) Power conversion circuit and ignition circuit
JP2722574B2 (en) Electronic flash device
JPH05266984A (en) Discharge lamp lighting device
JP2691430B2 (en) Discharge lamp lighting device
JPH0736475Y2 (en) Inverter device
JPS598473Y2 (en) frequency converter
JP2949267B2 (en) Power supply for lighting high-intensity discharge lamps
JP2001327165A (en) Intermittent driving method and device for self-excited oscillating power converter
SU448309A1 (en) Condenser ignition system of heating devices
JPS6015400Y2 (en) Electric circuit device with inrush current limiting circuit