JPS63302636A - Transmission system - Google Patents

Transmission system

Info

Publication number
JPS63302636A
JPS63302636A JP13824387A JP13824387A JPS63302636A JP S63302636 A JPS63302636 A JP S63302636A JP 13824387 A JP13824387 A JP 13824387A JP 13824387 A JP13824387 A JP 13824387A JP S63302636 A JPS63302636 A JP S63302636A
Authority
JP
Japan
Prior art keywords
circuit
transmission
connection information
circuit network
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP13824387A
Other languages
Japanese (ja)
Other versions
JP2521957B2 (en
Inventor
Yasuo Ito
泰雄 伊藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62138243A priority Critical patent/JP2521957B2/en
Publication of JPS63302636A publication Critical patent/JPS63302636A/en
Application granted granted Critical
Publication of JP2521957B2 publication Critical patent/JP2521957B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Time-Division Multiplex Systems (AREA)

Abstract

PURPOSE:To obtain a real open type transmission system without any restriction on a transmission format for transmitting a digital signal by disposing a circuit network which can turn into any function circuit by a designation signal on a reception side. CONSTITUTION:A transmission composite unit 1 receives a transmission signal from a transmission path, and outputs the signals of data D, a frame pulse F and a clock pulse C to the circuit network 2. On the other hand, an initialization circuit 4 gives a line-connecting information indicator 3 the recall signal R of a level '0' just after a power is turned on, and n-number of data stored in the memory of the indicator 3 are given to the circuit network 2 as line-connecting information (basic pattern). The circuit network 2 line- connects the input/output terminal group of a NAND gate element circuit and an FF element circuit with which the circuit network intergrates to a matrix wiring by the on/off control of a switch, whereby the circuit network 2 is constituted to have receiving function circuits that can distribute data signals to n-number of terminal equipments, and n-number of output terminals.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はデジタル伝送システムに関するものである。[Detailed description of the invention] [Industrial application field] The present invention relates to digital transmission systems.

〔従来の技術〕[Conventional technology]

デジタル伝送システムにおける送信部出力は、一般に直
列(シリーズ)信号系列の形態をとることが多い、これ
はデジタル信号に対する時分割多重の高速実現の容易さ
に由来し、その結果デジタル信号形態をとる大量の各種
データを時分割多重化して1つの伝送路で送ることを可
能としている。
The output of the transmitter in a digital transmission system is generally in the form of a series signal series. This is due to the ease of realizing high-speed time division multiplexing for digital signals, and as a result, a large number of signals in the form of digital signals are generated. This allows various types of data to be time-division multiplexed and sent over a single transmission path.

このとき、受信部は受信した時点において送信部で多重
化した実際のデータ配列ならびに個々のデ−夕の位置(
位相)を知らなければならないが、これは送信部ならび
に受信部が、直列デジタルデータ系列に対し定義される
フレームフォーマットならびにその枠を予め規約として
了承し、この枠内に定められるある時間位置をチャネル
として同期パターン系列データを受信部に伝達し、受信
部内の同期回路がこの同期パターン系列データを追尾捕
獲することにより、受信部は送信部から送られてくるフ
レームフォーマットの枠を認識することができ、その結
果時分割多重化された各種データ系列から個々5のデー
タ系列を分離可能としている。なお、受信部系の受信部
内各種同期回路による送信部系への従属化は周知の技術
で実現される。
At this time, the receiving section receives the actual data array multiplexed by the transmitting section and the position of each data (
This means that the transmitter and receiver must know the frame format defined for the serial digital data series and its frame as a convention, and then assign a certain time position defined within this frame to the channel. The synchronization pattern series data is transmitted to the receiving section as a synchronization pattern series data, and the synchronization circuit in the receiving section tracks and captures this synchronization pattern series data, so that the receiving section can recognize the frame format frame sent from the transmitting section. As a result, five individual data sequences can be separated from the various time-division multiplexed data sequences. Note that the subordination of the receiving section system to the transmitting section system by various synchronization circuits within the receiving section is realized by a well-known technique.

始めに、従来のデジタル伝送システムを伝送フォーマッ
トという観点から以下に概観しておく。
First, we will provide an overview of conventional digital transmission systems from the perspective of transmission formats.

後に明らかにされるように本発明の中枢は伝送システム
の中でも受信部側にあるので、以下の概観においても主
に受信部を中心に説明することとなる。さらに、以下で
示すデータ系列図は既に同期がとられた結果得られたも
のであることとする。
As will be made clear later, the core of the present invention is located on the receiving section side of the transmission system, and therefore, the following overview will also mainly focus on the receiving section. Furthermore, it is assumed that the data sequence diagram shown below has been obtained as a result of synchronization.

第7図(a)は受信部に到来した受信信号aのあるフレ
ームフォーマットを示している。第7図(b)はクロッ
クパルスa 1 、(c)、 (d)はチャネルパルス
CHP、t−1,C,HP、  亀を示している。第7
図(a)において、8ビツトで構成される番号lのタイ
ムスロットTS、iは番号量のチャネル(CH。
FIG. 7(a) shows a certain frame format of the received signal a arriving at the receiving section. FIG. 7(b) shows the clock pulse a 1 , (c) and (d) show the channel pulses CHP, t-1, C, HP, and turtle. 7th
In Figure (a), the time slot TS with number l is composed of 8 bits, and i is the number channel (CH).

l)のデータを伝送しているものとし、直列データ8ビ
ツトが何か意味のある1ワードを構成しているものとす
る。これはロード多重と呼ばれる。
It is assumed that data of 1) is being transmitted, and that 8 bits of serial data constitute one meaningful word. This is called load multiplexing.

チャネル毎にデータを分配するブロック系統の例を第8
図に示す、このブロック系統の考え方は、直列データ8
ビツトを、各ビット毎のレジスタに出力端子を有するシ
フトレジスタSRに流入させ、タイムスロットTS、i
の直列データ8ビツト1組がこのシフトレジスタSRに
入力された後に、チャネルi  (CH,t)のために
配置されているレジスタ(REG、i)に番号lのチャ
ネルパルス(CHP、i)を用いて8ビツトのデータを
書き込むこと、により、時分割多重された受信信号から
チャネルiの回線抽出を実現している0以上のフレーム
フォーマットに基づく伝送システムを伝送システムAと
呼ぶことにする。
An example of a block system that distributes data for each channel is shown in Part 8.
The idea of this block system shown in the figure is that the serial data 8
The bits flow into a shift register SR which has an output terminal for each bit register, and time slots TS,i
After a set of 8 bits of serial data of A transmission system based on zero or more frame formats that realizes line extraction of channel i from a time-division multiplexed received signal by writing 8-bit data using 8-bit data will be referred to as transmission system A.

第9図(a)は、チャネル当たり1ワード8ビツトで構
成される4チャネル分のデータ系列aの4ビツトで構成
される各タイムスロット内の各ビットを始めよりチャネ
ルl (CH,1)からチャネル4 (CH,4)のた
めに各々割り当て、連続する8個のタイムスロットを用
いて4チャネル分の各ワードを伝送するためのフレーム
フォーマットを示している。これはビット多重と呼ばれ
る。第9図山)〜(g)はクロック分周信号b1〜b4
.チャネルパルスbおよびチャネルデータCH,iを示
す。
Figure 9(a) shows each bit in each time slot consisting of 4 bits of data sequence a for 4 channels consisting of 8 bits per word per channel, starting from channel l (CH, 1). This shows a frame format for transmitting each word of four channels using eight consecutive time slots, each assigned to channel 4 (CH, 4). This is called bit multiplexing. Figure 9) to (g) are clock frequency division signals b1 to b4
.. Channel pulse b and channel data CH,i are shown.

第10図は、第9図(alのフレームフォーマットより
各チャネルを分離するためのブロック系統の例を示して
いる。以上のフレームフォーマットに基づ(伝送システ
ムを伝送システムBと呼ぶことにする。
FIG. 10 shows an example of a block system for separating each channel based on the frame format of FIG. 9 (al). Based on the above frame format, the transmission system will be called transmission system B.

第11図(a)は、1ワード7ビツトで構成される各チ
ャネルを、8ビツトで構成されるタイムスロットを単位
タイムスロットとしてこれをn個1フレーム中に配置し
、基本的に各タイムスロット内の始めより7ビツトまで
は各チャネルデータのために割り当て、更に各タイムス
ロット内の8ビツト目のみに着目した時に始めより7タ
イムスロツト毎を1&llとして得られる7ビツトを先
の8ビツトで構成されるタイムスロットとは異なる新し
いデータ伝送のためのタイムスロットとしたフレームフ
ォーマットを示している。このようなフレームフォーマ
ットはデジタル・スピーチ・インターボレージ9ン(D
SI)装置の出力に過渡的に現れ作成されるフレームフ
ォーマットに見ることができる。そこでは、7チヤネル
分のLSBに対応する8ビツト目を過負荷救済用チャネ
ルとしている。また、音声信号24チャネル分を伝送す
るPCM搬送装置においては、交換機制御のために用い
られる各チャネルの低速シグナリング情報を、6フレー
ム毎のフレームにおける各タイムスロットの8ビツト目
に託して伝達するというフレームフォーマットを採用し
ている。第11図(b)〜(沿はクロンク信号CI%チ
ャネルパルス02〜C4、クロック分周信号C5、チャ
ネルパルス。6を示す、第12図は第11図(1k)の
フレームフォーマットより各チャネルを分離するための
ブロック系統の例を示している0以上のフレームフォー
マットに基づく伝送システムを伝送システムCと呼ぶこ
とにする。
In Fig. 11(a), each channel consisting of 7 bits per word is arranged in n pieces in one frame with a time slot consisting of 8 bits as a unit time slot. Basically, each channel consists of 7 bits per word. The first 7 bits are allocated for each channel data, and when focusing on only the 8th bit in each time slot, the obtained 7 bits are made up of the previous 8 bits, with every 7 time slots as 1&ll from the beginning. 2 shows a frame format with time slots for new data transmission that are different from the time slots used. Such a frame format is called Digital Speech Interbore9 (D
SI) can be seen in the frame format created transiently at the output of the device. In this case, the 8th bit corresponding to the LSB of 7 channels is used as an overload relief channel. In addition, in a PCM transport device that transmits 24 channels of voice signals, low-speed signaling information for each channel used for switch control is transmitted by entrusting it to the 8th bit of each time slot in every 6 frames. It uses a frame format. Figures 11(b) to (along are clock signal CI% channel pulses 02 to C4, clock frequency division signal C5, and channel pulses.6 are shown. Figure 12 shows each channel from the frame format of Figure 11(1k) A transmission system based on zero or more frame formats showing an example of a block system for separation will be referred to as a transmission system C.

第13図(a)は第7図(a)に示したフレームフォー
マットに対し、タイムスロットTS、iのみが6ビツト
と2ビツトで構成される2つのサブタイムスロットを有
し、他のタイムスロットについては全く同じ場合のフレ
ームフォーマットを示している。このような例は今後幾
らも考えることができる。例えば、音声信号に対しデジ
タル信号処理技術やVLS I技術に基づく帯域圧縮技
術の発展により任意の伝送速度が選べることができ、そ
の結果得られる余剰ビットを、これが有する伝送速度に
整合する情報源のデータ伝送に割り当てるというような
例である。第13図世)および(C)はクロック信号d
1およびチャネルパルスCHP、lを示す、第14図は
第13図(a)のフレームフォーマットより各チャネル
を分離するためのブロック系統の例を示す。以上のフレ
ームフォーマ7)に基づく伝送システムを伝送システム
Dと呼ぶことにする。    ・          
     ・以上に任意に作成した4種類の伝送フォー
マットを示した。ここで今までの伝送通信システムにお
けるシステム構築法の考え方を顧みると、例えば伝送シ
ステムAを施設したならば、すなわち、送信部および受
信部にそれぞれ伝送システムAに定義された伝送機能を
果たす機器を配置したならば、それは伝送システムAに
定義されている伝送フォーマフ斗のみを許容するシステ
ムAであって、他のシステム例えばシステムBにはなり
得ない。
In FIG. 13(a), for the frame format shown in FIG. 7(a), only time slot TS,i has two sub-time slots consisting of 6 bits and 2 bits, and the other time slots shows the frame format for exactly the same case. Many such examples can be considered in the future. For example, with the development of digital signal processing technology and band compression technology based on VLSI technology, it is now possible to select an arbitrary transmission rate for audio signals, and the resulting surplus bits can be used to transfer data from an information source that matches the transmission rate. An example is assigning it to data transmission. Figure 13) and (C) are clock signals d
FIG. 14 shows an example of a block system for separating each channel from the frame format of FIG. 13(a). The transmission system based on the above frame former 7) will be referred to as transmission system D.・
・The above shows four types of arbitrarily created transmission formats. If we consider the concept of system construction methods for transmission communication systems up to now, for example, if transmission system A is installed, that is, equipment that performs the transmission function defined in transmission system A is installed in the transmitting section and the receiving section, respectively. Once deployed, it is system A that only allows the transmission format defined in transmission system A, and cannot be any other system, such as system B.

これは他のシステムについても同様である。その理由は
例えば伝送システムAの構築企画段階において、伝送シ
ステムAとこれにアクセスする端末機器系だけを1つの
世界と限定した閉じたシステムである「閉鎖型システム
」を企画したためである。
This also applies to other systems. This is because, for example, at the construction planning stage of transmission system A, a ``closed system'' was planned, which is a closed system in which only transmission system A and the terminal equipment system that accesses it are defined as one world.

そこで、第7図(a)、第9図(a)、第11図(a)
、第13図(alに示した4種類のフレームフォーマッ
トを許容する伝送シスチームEを考え、それを素朴な考
え方に基づ〈従来技術で実現するブロック系統の例を第
15図に示す、同図において、EOは分配回路を示して
おり、またE1〜E4は各々第8図、第10図、第12
図、第14図に示したブロック系統をそのまま適用して
いる。伝送システムEに対する考え方は、送信部より何
らかの手段で送られて来る制御コマンドに従い、指定さ
れるフレームフォーマットに対応する受信回路を選択し
ようとするものである。このような考え方の回路構成で
は、指定されたフレームフォーマットを受信処理してい
る時は他のフレームフォーマットのために準備されてい
る受信回路は遊んでいることになるが、ここではこれを
特にムダと主張するものではない、むしろ近年のVLS
 I技術による集積度から見れば、この程度は許容範囲
内の事象である。従来技術による欠点は、以上のべたム
ダというよりはむしろ、伝送システム已においてさえ、
設計されたシステムに拡張性がないというところにある
。それは4種類の伝送フォーマットのみしか許容しない
伝送システムEを構築しようと企画した時に既に拡張性
のない閉鎖型システムであることが宣言されている。こ
のようにトップ・ダウン的システム設計には既に最上限
が存在していることになる。これより逆にボトム・アン
プ的システム設計には無限の拡張可能性を内包してい・
ることが示唆される。
Therefore, Fig. 7(a), Fig. 9(a), Fig. 11(a)
, consider a transmission system E that allows the four types of frame formats shown in Figure 13 (al), and based on a simple concept. , EO represents a distribution circuit, and E1 to E4 are shown in FIGS. 8, 10, and 12, respectively.
The block systems shown in Figures 1 and 14 are applied as they are. The concept of the transmission system E is to select a receiving circuit corresponding to a specified frame format in accordance with a control command sent by some means from the transmitting section. In a circuit configuration based on this concept, when receiving and processing a specified frame format, the receiving circuits prepared for other frame formats will be idle, but here we will focus on this in particular as a waste. I am not claiming that, rather, recent VLS
In view of the degree of integration achieved by the I technology, this degree is within an acceptable range. The disadvantages of the prior art are not so much the above-mentioned waste, but rather the fact that even in the transmission system,
The problem lies in the lack of scalability in the designed system. It was already declared to be a closed system with no expandability when it was planned to construct a transmission system E that allows only four types of transmission formats. In this way, top-down system design already has a maximum limit. On the contrary, bottom amplifier system design has infinite expandability.
It is suggested that

以上に5種類の伝送システムを用いて説明したように、
従来の伝送システムの伝送フォーマットは動的に見えて
もその動的範囲には最上限があり、結果的には固定的で
あるというのが特徴であったが、これは基幹伝送系構築
に開発主眼が注がれてきたためであり、本来の構築目的
から特に問題はなかった。
As explained above using five types of transmission systems,
Although the transmission format of conventional transmission systems appears to be dynamic, there is an upper limit to its dynamic range, and the result is fixed. This was because the main focus was on it, and there were no particular problems from the original purpose of construction.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

しかしながら、今後、以上、に挙げたような閉鎖型伝送
システムが有機的に結び付けら゛れて構築されるデジタ
ル通信網により多種多様なデジタル通信サービスを行な
おうとする総合システムの発展を考える時、端末系から
見て、与えられる単一の伝送フォーマットしか許容しな
い伝送システムは大へん自由度が低(、これではこの総
合システムに接続が許される端末機器の種類は限られた
ものとならざるを得ないという欠点があった。さらに、
この総合システムが無限の拡張可能性を内包した開かれ
たシステム、「開放型システム」と呼ばれるために必須
な存在である自由なる相互接続可能な各種端末機器の発
展を阻害するものとなり、その結果やはり閉鎖型システ
ムとならざるを得ないという欠点があった。
However, in the future, when considering the development of a comprehensive system that attempts to provide a wide variety of digital communication services using a digital communication network constructed by organically linking closed transmission systems such as those listed above, From the perspective of the terminal system, a transmission system that only accepts a single given transmission format has a very low degree of freedom. There was a drawback that it was not possible to obtain
This comprehensive system becomes an open system with infinite expandability, and it obstructs the development of various terminal devices that can be freely interconnected, which is essential for it to be called an "open system." The drawback was that it had to be a closed system.

本発明はこのような点に鑑みてなされたものであり、そ
の目的とするところは、各種情報源からのデータの総合
伝送速度が、与えられる伝送路容量から規定される最大
伝送速度以下の範囲内において、受信部の末端までデジ
タル信号伝送のために最低限必要な物理的基盤であるト
ランスペアレントな伝送路を構築するために、送信部に
受信部側の受信体制を自由に支配させることのできる開
放型伝送システムを提供することにある。
The present invention has been made in view of the above points, and its purpose is to ensure that the total transmission speed of data from various information sources is within the range of the maximum transmission speed specified by the given transmission path capacity. In order to build a transparent transmission path, which is the minimum necessary physical infrastructure for digital signal transmission to the end of the receiving section, the transmitting section can freely control the reception system on the receiving section side. The purpose is to provide an open transmission system.

〔問題点を解決するための手段〕[Means for solving problems]

このような目的を達成するために本発明は、任意の伝送
フォーマットで同期パターン信号をも含んで多重化して
送られてくる各種のデータ信号とクロック信号のみを受
け付ける伝送システムにおいて、受信部は、第1の結線
情報を固定的に格納する結線情報指示器と、この結線情
報指示器からの指示に従い任意の受信機能回路を生成実
現する回路網とを有し、結線情報指示器は、初期始動時
には第1の結線情報を選び、この第1の結線情報に対応
する回路網の第1の受信機能回路により、予め定められ
た伝送フォーマット上の規約の下に送信部から次に如何
なる受信機能回路になるべきかを通知してくる第2の結
線情報を受信して格納し、その後送られてくる新しい伝
送フォーマットと同期して回路網に対し第2の結線情報
に対応する第2の受信機能回路を生成実現させることに
より、任意の伝送フォーマットで同期パターン信号をも
含んで送られてくる各種のデータ信号を個別に分離した
出力端子に各々出力できると共に送信部からの次の指示
にも応じられる体制を有するように回路網を機能させる
ようにしたものである。
In order to achieve such an object, the present invention provides a transmission system that accepts only various data signals and clock signals that are multiplexed and sent in arbitrary transmission formats, including synchronization pattern signals, in which a receiving section: It has a connection information indicator that stores first connection information in a fixed manner, and a circuit network that generates and realizes an arbitrary reception function circuit according to instructions from the connection information indicator, and the connection information indicator has an initial startup function. Sometimes, the first connection information is selected, and the first reception function circuit of the circuit network corresponding to this first connection information transmits the next reception function circuit from the transmitter under a predetermined transmission format convention. a second reception function that receives and stores the second connection information that notifies the user of the new transmission format to be transmitted, and then responds to the second connection information to the circuit network in synchronization with the new transmission format that is sent; By creating a circuit, it is possible to output various data signals sent in any transmission format, including synchronization pattern signals, to separate output terminals, and also to respond to the next instruction from the transmitter. The circuit network is designed to function in such a way that it has a system that can be used.

〔作用〕[Effect]

本発明による構成によれば、送信部側が自由に設定作成
する任意の伝送フォーマットを通してデジタルデータ信
号を受信部に受信させるために、送信部は受信部に対し
どのような受信回路になれば良いのかを通知教授し、受
信部は受信部がもともと保有しているどのような機能回
路構成にもなり得ることのできる機能未決定の回路網を
送信部からの指示器りに結線することにより、送信部は
受信部を送信部の意のままに構築制御することができ、
この結果任意の伝送フォーマットに対する受信部の受付
接続条件などという概念を無くし、送信部から任意の受
信端末機器系に接続条件無しでアクセスでき、その結果
、各種任意の通信用端末機器を相互接続可能とさせる真
の開放型伝送システムが得られる。
According to the configuration according to the present invention, in order for the receiving section to receive a digital data signal through an arbitrary transmission format freely set and created by the transmitting section, what kind of receiving circuit should the transmitting section have for the receiving section? The receiving section transmits data by connecting a circuit network with an undetermined function, which can have any functional circuit configuration originally possessed by the receiving section, to an indicator from the transmitting section. The receiving section can be constructed and controlled as desired by the transmitting section,
As a result, the concept of acceptance connection conditions for the reception unit for any transmission format is eliminated, and the transmission unit can access any reception terminal equipment system without any connection conditions.As a result, various arbitrary communication terminal equipment can be interconnected. A truly open transmission system is obtained.

〔実施例〕〔Example〕

次に、本発明に係わる伝送システムの一実施例について
図面を参照して詳細に説明する。第1図はその一実施例
を示す系統図である0本発明の中枢は受信部にあるので
同図においても受信部を特に示している0本発明による
送信部に関する説明は、以下に述べる受信部の説明の中
で現れるフレームフォーマットの中に盛り込まれている
。第1図において、1は伝送路復号器、2は回路網、3
は結線情報指示器、4は初期化回路、5は結線情報更新
制御器である。以下、始めに各構成要素の個々の機能を
説明し、その後全体の機能動作について説明する。
Next, an embodiment of the transmission system according to the present invention will be described in detail with reference to the drawings. FIG. 1 is a system diagram showing one embodiment of the present invention.Since the core of the present invention is in the receiving section, the receiving section is also particularly shown in the figure.The explanation regarding the transmitting section according to the present invention is as follows. It is included in the frame format that appears in the section's explanation. In FIG. 1, 1 is a transmission line decoder, 2 is a circuit network, and 3 is a transmission line decoder.
4 is a connection information indicator, 4 is an initialization circuit, and 5 is a connection information update controller. Hereinafter, the individual functions of each component will be explained first, and then the functional operation of the whole will be explained.

伝送路復号器1は1人力3出力形態をしており、伝送路
から送られて来る伝送信号を受信し、その出力において
データ、フレームパルスそしてクロックの3種類の信号
り、 F、 Cを出力する。このような復号器は例えば
局内専用の信号伝送に実現されており、ここでは特に伝
送速度は特定しない。
The transmission line decoder 1 has a single-powered three-output configuration, receives the transmission signal sent from the transmission line, and outputs three types of signals: data, frame pulse, and clock, F and C. do. Such a decoder is implemented, for example, for intra-office dedicated signal transmission, and the transmission speed is not particularly specified here.

また、ここでは、伝送路復号器1を1人力3出力形態と
しているが、これは本発明を分り易く説明する導入のた
めにそのように設定したのであって、フレームパルスを
導出する同期回路を次に述べる回路112の中で生成実
現すれば、伝送路復号器1は1人力2出力となることを
予め述べておく。
In addition, here, the transmission line decoder 1 is configured to have three outputs by one person, but this setting was made in order to explain the present invention in an easy-to-understand manner, and the synchronization circuit for deriving frame pulses is It should be mentioned in advance that if the generation is realized in the circuit 112 described below, the transmission line decoder 1 can be operated by one person and has two outputs.

回路W42は、伝送路復号器lのデータ信号りならびに
フレームパルス信号F1クロックI号CG入力として、
結線情報指示器3出力からの結線情報信号に従い、回路
網2がその内部に数多く保有しているナントゲート素子
回路やフリップフロップ素子回路の入出力端子群を、同
じ(その内部に縦横に配置されているマトリクス状布線
に、同じ(その内部に数多く配置されているスイッチの
“オン/オフ”制御により結線接続することにより、n
個の端末機器に各々のデータ信号を分配可能とする受信
機能回路ならびに実際それらのデータ信号を出力するた
めのn個の出力端子を有するように構成される。このよ
うな回路網2は1986年9月8日発行の日経エレクト
ロニクス誌N00403の245頁から265頁に掲載
されている「ゲートアレイと既存PLDのギャップを埋
める“LCA”Jで開示されているキシリンクス(Xi
li−nx)社の論理セルアレイ (Logic Ce
1l Array)技術で実現される。
The circuit W42 receives the data signal of the transmission line decoder L and the frame pulse signal F1 clock I signal CG input.
According to the connection information signal from the connection information indicator 3 output, the input/output terminal groups of the Nant gate element circuits and flip-flop element circuits that the circuit network 2 has inside are set to the same By connecting the same (on/off) control of many switches arranged inside the matrix wiring, n
The receiver is configured to have a receiving function circuit capable of distributing each data signal to n terminal devices, as well as n output terminals for actually outputting those data signals. This kind of circuit network 2 is based on the circuit disclosed in "LCA to fill the gap between gate array and existing PLD" J published on pages 245 to 265 of Nikkei Electronics magazine N00403 published on September 8, 1986. Lynx (Xi
Logic Cell Array (Logic Ce)
1l Array) technology.

結線情報指示器3は、回路1i12に対し、どのような
機能回路となればよいのかを指示する。この指示のため
の情報は内部に固定的に格納している基本情報と回路t
i!42から動的に与えられる情報の2通りがある。従
って、結線情報指示器3には読出モードと書込モードの
両者が存在し、続出モードの過程中に書込モードが実施
されることになる。
The connection information indicator 3 instructs the circuit 1i12 as to what kind of functional circuit it should have. The information for this instruction is the basic information fixedly stored inside and the circuit t.
i! There are two types of information dynamically given from 42. Therefore, the connection information indicator 3 has both a read mode and a write mode, and the write mode is executed during the continuous output mode.

これを実現するために、結線情報指示器3内には同じ結
線情報指示回路が2つ双対的に配置されている。
In order to realize this, two identical connection information indicating circuits are dually arranged in the connection information indicator 3.

第2図は結線情報指示器3の一実施例を示している。同
図において、Xi(以下、iは1からnまでを表すもの
とする)はDフリップフロ7ブ、Yiは出力制御信号O
CがrOJの場合にはDフリフプフロップXtの出力を
そのまま出力し、また「1」の場合にはその出力をハイ
インピーダンスにするトライステートバッファ回路、Z
iは通常そのレベルが「1」であるリコール信号Rを「
O」にした時に格納データをDフリップフロップXiへ
転送する1ビツトの不揮発性半導体メモリ(N V M
)である。以上に述べた3種類の構成要素に関する機能
動作の内、DフリンプフロップXiと不揮発性半導体メ
モリZiとの連係機能を実現する周辺回路については、
特願昭55−99780号「不揮発性記憶方法及び装置
」、特願昭55−101192号「不揮発性メモリ方法
及び装置」、特願昭56−44190号「不揮発性のラ
ンダム・アクセス記憶装置」等で開示されている技術で
実現される。他の機能については既に市販されているI
Cで実現される。。
FIG. 2 shows an embodiment of the connection information indicator 3. In the figure, Xi (hereinafter, i represents 1 to n) is a D flip-flop 7 block, and Yi is an output control signal O.
Z
i normally sets the recall signal R whose level is "1" to "
A 1-bit non-volatile semiconductor memory (N V M
). Among the functional operations related to the three types of components described above, regarding the peripheral circuit that realizes the linkage function between the D flip-flop Xi and the nonvolatile semiconductor memory Zi,
Japanese Patent Application No. 55-99780 “Non-volatile Memory Method and Apparatus”, Japanese Patent Application No. 1987-101192 “Non-volatile Memory Method and Apparatus”, Japanese Patent Application No. 56-44190 “Non-volatile Random Access Storage Device”, etc. This is realized using the technology disclosed in . Other functions are already available on the market.
It is realized in C. .

初期化回路4は電源投入直後の短い時間の間だけ「0」
レベルを出力し、その後は入力信号をそのまま出力する
機能を果たす。
The initialization circuit 4 remains at “0” only for a short period of time immediately after the power is turned on.
It outputs the level and then outputs the input signal as is.

結線情報更新制御器5は、トリガ信号でその状態が反転
させられる1ビツトのトグルカウンタの出力により、与
えられる1つの信号を2つの出力線に対し交互に分配す
るゲート回路で構成されている。
The connection information update controller 5 is constituted by a gate circuit that alternately distributes one signal given to two output lines by the output of a 1-bit toggle counter whose state is inverted by a trigger signal.

次に、第1図に示す開放型伝送システムの全体の機能動
作につき、分り易く説明する。電源投入直後、初期化回
路4は結線情報指示器3にレベル「0」のリコール信号
Rを与え、これにより結線情報指示器3は予め不揮発性
メモリ21に格納されているn個のデータを回路m2に
結線情報として与える。なお、以後このn個のデータの
組をパターンと呼び、特に不揮発性メモリZiより供給
されるパターンを基本パターンと呼ぶことにする。
Next, the overall functional operation of the open type transmission system shown in FIG. 1 will be explained in an easy-to-understand manner. Immediately after the power is turned on, the initialization circuit 4 gives a recall signal R of level "0" to the connection information indicator 3, which causes the connection information indicator 3 to recall the n pieces of data previously stored in the nonvolatile memory 21 into the circuit. Give it to m2 as connection information. Note that hereinafter, this set of n data will be referred to as a pattern, and in particular, the pattern supplied from the nonvolatile memory Zi will be referred to as a basic pattern.

今、基本パターンは回路網2に対し第3図に示す受信回
路を生成すると規約する。ある1つのパターンは何らか
の機能を果たす1つの受信回路に一意に対応するので、
パターンという言葉はこれに対応する受信回路という言
葉に同義語である。基本パターンに対応する受信回路を
規約化したと同様に、さらにこれらに対応する伝送フォ
ーマットを第4図に示すように規約化するものとする。
Now, it is assumed that the basic pattern is to generate the receiving circuit shown in FIG. 3 for the circuit network 2. Since one pattern uniquely corresponds to one receiving circuit that performs some function,
The word pattern is a synonym for the corresponding word receiver circuit. In the same way that the receiving circuits corresponding to the basic patterns are standardized, the transmission formats corresponding to these are further standardized as shown in FIG.

以上に規約化したパターン、受信回路、伝送フォーマッ
トの順序は、本来、第5図の写像関係に示すように、伝
送フォーマツ)DF、受信回路RCそしてパターンPの
順序に決められるべきものである。この伝送フォーマッ
トは、1フレームが(’l + n / 2 )ビット
で構成されておりζ従ってnビットの受信パターンを2
フレームで送らなければならない場合を示している。フ
レームフォーマットの構成はフレームの始めより1ビツ
ト目Fはフレーム同期信号のために与えられており、ま
た2ビフト目fは回路網2のパターンモードを変更する
かどうかを受信部側に知らせるためのフラッグのために
与えられており、フラッグが「1」の場合には3ビツト
目以降フレームの終わりまで受信回路パターン情報S伝
送のために用いられ、また「0」の場合には通常のデジ
タル信号伝送に用いられる。この時、フラッグが「1」
から「O」に変化したフレームから、新しく更新された
受信回路が適用される。
The order of the pattern, reception circuit, and transmission format defined above should originally be determined in the order of transmission format (DF), reception circuit RC, and pattern P, as shown in the mapping relationship in FIG. In this transmission format, one frame consists of ('l + n / 2) bits ζ Therefore, the reception pattern of n bits is
This shows a case where it must be sent in a frame. The structure of the frame format is such that the first bit F from the beginning of the frame is given for a frame synchronization signal, and the second bit f is used to inform the receiver side whether or not to change the pattern mode of the circuit network 2. It is given as a flag, and when the flag is "1", it is used for transmitting the receiving circuit pattern information S from the 3rd bit onwards until the end of the frame, and when it is "0", it is used for transmitting the receiving circuit pattern information S. Used for transmission. At this time, the flag is "1"
The newly updated receiving circuit is applied from the frame that changes from "O" to "O".

基本パターンで与えられる受信回路の詳細動作は第3図
に示す各部の回路に対応するタイムチャート群が説明し
ており、第3図のり、 F、 C,d〜には、第4図(
a) 〜(k)に示すり、F、C,d−kに対応する。
The detailed operation of the receiving circuit given by the basic pattern is explained by a group of time charts corresponding to the circuits of each part shown in Figure 3.
As shown in a) to (k), they correspond to F, C, and d-k.

要約すれば、フラッグが「1」のフレームに関する結線
情報データのみを、結線情報更新制御器5が指定する結
線情報指示器3内の結線情報指示回路にバースト的にシ
フトさせ、入力された最新結線情報はフラッグが「0」
になったフレームから適用されるように構成されている
To summarize, only the connection information data related to the frame whose flag is "1" is shifted in a burst manner to the connection information indicating circuit in the connection information indicator 3 designated by the connection information update controller 5, and the latest input connection information is transferred. The information flag is “0”
It is configured to be applied from the frame that has become.

この時、送信部側が例えば第7図に示した伝送システム
Aを実現しようと意図しているならば、この場合に送ら
れてくる最新結線情報は、回路網2が第6図に示す回路
に対応したパターンとなっている。同図において、ブロ
ック6は第3図に示した受信機能回路と同一めものを流
用させており、またブロック7は第8図の回路を表わし
ている。
At this time, if the transmitter side intends to realize the transmission system A shown in FIG. It has a corresponding pattern. In this figure, block 6 uses the same receiving function circuit as shown in FIG. 3, and block 7 represents the circuit shown in FIG. 8.

ブロック6は次の伝送フォーマット変更時のために用い
られる。第3図に示した回路網2の一実施例である受信
回路は、パターン情報が任意のフレーム長にわたっても
変更不要な回路構成となっているのが特徴である。なお
、伝送フォーマットの変更が基本パターンでよい場合に
は、第1図中の回路網2の出力端子rを利用することが
できる。
Block 6 is used for the next transmission format change. The receiving circuit, which is an embodiment of the circuit network 2 shown in FIG. 3, is characterized by a circuit configuration that does not require any change even if the pattern information extends over any frame length. Note that if the transmission format can be changed to the basic pattern, the output terminal r of the circuit network 2 in FIG. 1 can be used.

出力端子rのための回路構成については図示していない
が、これについては伝送上の規約を定めれば、従来のデ
ジタル技術で実現される。さらに、他の方法として各種
のパターンを予め受信部に準備格納しておき、送信部か
ら所要のパターンを指定する方法の従来技術で実現され
る。
Although the circuit configuration for the output terminal r is not shown, it can be realized using conventional digital technology if transmission regulations are determined. Furthermore, as another method, various patterns may be prepared and stored in the receiving section in advance, and a desired pattern may be specified from the transmitting section, which is a conventional technique.

以上に具体的な例を用いて説明したことから理解される
ように、回路網2の柔軟性は、例えば伝送路復号器1内
に含まれているフレーム同期回路や結線情報更新制御器
5そのものを吸収することが可能である。さらに、回路
1ii2の適用範囲を相手側送信部まで含み、運用上ハ
ンドシェイク機構を採用することによりシステム全体の
信輔性の向上を計ることが期待されるなど、本発明の応
用には際限がない。
As can be understood from the above explanation using specific examples, the flexibility of the circuit network 2 is due to, for example, the frame synchronization circuit included in the transmission line decoder 1 or the connection information update controller 5 itself. It is possible to absorb Furthermore, there is no limit to the applications of the present invention, as it is expected that the reliability of the entire system will be improved by extending the scope of application of circuit 1ii2 to the transmission unit of the other party and adopting a handshake mechanism for operation. .

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明は、受信部側に指示信号によ
り如何様な機能回路にもなり得る回路網を配置したこと
により、送信部側が受信部側に期待する受信機能回路を
構成させることができるので、デジタル信号伝送のため
の伝送フォーマットについては何らの制限もない真の意
味の開放型伝゛送システムを構築できるという効果があ
る。
As explained above, in the present invention, by arranging a circuit network that can become any functional circuit in response to an instruction signal on the receiving section side, it is possible for the transmitting section to configure the receiving functional circuit expected from the receiving section. Therefore, it is possible to construct a truly open transmission system with no restrictions on the transmission format for digital signal transmission.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明に係わる伝送システムの一実施例を示す
系統図、第2図は第1図のシステムを構成する結線情報
指示器を示す系統図、第3図は基本パターンに対応して
規約化された受信回路、第4図は基本パターンに対応し
て規約化された伝送フォーマット、第5図は伝送フォー
マット、受信回路、パターンの写像関係を示す説明図、
第6図は結線情報に対する回路網のパターンの例を示す
系統図、第7図、第9図、第11図、第13図は受信部
に到来した受信信号のあるフレームフォーマットを示す
タイムチャート、第8図、第10図、第12図、第14
図は第7図、第9図、第11図、第13図のフォーマッ
トに対するブロック系統例を示す系統図、第15図は4
種類のフレームフォーマットを許容する従来の伝送シス
テムを示す系統図である。 1・・・伝送路復号器、2・・・回路網、3・・・結線
情報指示器、4・・・初期化回路、5・・・結線情報更
新制御器。
Fig. 1 is a system diagram showing an embodiment of the transmission system according to the present invention, Fig. 2 is a system diagram showing a connection information indicator that constitutes the system of Fig. 1, and Fig. 3 is a system diagram showing a connection information indicator that constitutes the system of Fig. 1. A standardized receiving circuit, FIG. 4 is a standardized transmission format corresponding to the basic pattern, and FIG. 5 is an explanatory diagram showing the mapping relationship between the transmission format, the receiving circuit, and the pattern.
FIG. 6 is a system diagram showing an example of a circuit network pattern for connection information; FIGS. 7, 9, 11, and 13 are time charts showing frame formats of received signals arriving at the receiving section; Figure 8, Figure 10, Figure 12, Figure 14
The figure is a system diagram showing block system examples for the formats of Figures 7, 9, 11, and 13.
1 is a system diagram showing a conventional transmission system that allows different frame formats; FIG. DESCRIPTION OF SYMBOLS 1... Transmission path decoder, 2... Circuit network, 3... Connection information indicator, 4... Initialization circuit, 5... Connection information update controller.

Claims (1)

【特許請求の範囲】 任意の伝送フォーマットで同期パターン信号をも含んで
多重化して送信部から送られてくる各種のデータ信号と
クロック信号のみを受信部で受け付ける伝送システムに
おいて、 前記受信部は、第1の結線情報を固定的に格納する結線
情報指示器と、この結線情報指示器からの指示に従い任
意の受信機能回路を生成実現する回路網とを有し、 前記結線情報指示器は、初期始動時には前記第1の結線
情報を選び、この第1の結線情報に対応する前記回路網
の第1の受信機能回路により、予め定められた伝送フォ
ーマット上の規約の下に前記送信部から次に如何なる受
信機能回路になるべきかを通知してくる第2の結線情報
を受信して格納し、その後送られてくる新しい伝送フォ
ーマットと同期して前記回路網に対し前記第2の結線情
報に対応する第2の受信機能回路を生成実現させること
により、任意の伝送フォーマットで同期パターン信号を
も含んで送られてくる各種のデータ信号を個別に分離し
た出力端子に各々出力できると共に前記送信部からの次
の指示にも応じられる体制を有するように前記回路網を
機能させることを特徴とする伝送システム。
[Scope of Claims] In a transmission system in which a receiving unit receives only various data signals and clock signals sent from a transmitting unit in an arbitrary transmission format and multiplexed including a synchronization pattern signal, the receiving unit comprises: It has a connection information indicator that fixedly stores first connection information, and a circuit network that generates and realizes an arbitrary receiving function circuit according to instructions from the connection information indicator, and the connection information indicator has an initial At startup, the first connection information is selected, and the first receiving function circuit of the circuit network corresponding to the first connection information transmits data from the transmitter to the next one under a predetermined transmission format convention. Receives and stores second connection information that informs what kind of reception function circuit should be, and then causes the circuit network to respond to the second connection information in synchronization with a new transmission format that is sent. By generating and realizing a second receiving function circuit, it is possible to output various data signals sent in arbitrary transmission formats, including synchronization pattern signals, to separate output terminals, and also to output signals from the transmitter to separate output terminals. A transmission system characterized in that the circuit network is made to function so as to have a system capable of responding to the next instruction.
JP62138243A 1987-06-03 1987-06-03 Transmission system Expired - Lifetime JP2521957B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62138243A JP2521957B2 (en) 1987-06-03 1987-06-03 Transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62138243A JP2521957B2 (en) 1987-06-03 1987-06-03 Transmission system

Publications (2)

Publication Number Publication Date
JPS63302636A true JPS63302636A (en) 1988-12-09
JP2521957B2 JP2521957B2 (en) 1996-08-07

Family

ID=15217419

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62138243A Expired - Lifetime JP2521957B2 (en) 1987-06-03 1987-06-03 Transmission system

Country Status (1)

Country Link
JP (1) JP2521957B2 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57183147A (en) * 1981-04-30 1982-11-11 Ibm Data transmitter

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57183147A (en) * 1981-04-30 1982-11-11 Ibm Data transmitter

Also Published As

Publication number Publication date
JP2521957B2 (en) 1996-08-07

Similar Documents

Publication Publication Date Title
US4257119A (en) PCM switching system for wide and narrow band signals
US3984643A (en) Method and apparatus for establishing a plurality of simultaneous conferences in a PCM switching system
US4680752A (en) Time switch in a time division switching network
US4685104A (en) Distributed switching system
US4245339A (en) Telecommunication switching network having a multistage reversed trunking scheme
RU2105421C1 (en) Circuit for output and input of signal data in commutation system of digital service network
JP2938294B2 (en) Subrate control channel switching method
US4799216A (en) Distributed switching system
JPS63302636A (en) Transmission system
US4319352A (en) TIM Bus structure
RU2180992C2 (en) Single-bit resolution switch
JPH0445698A (en) Channel synchronous exchange of signal information
JPS6331980B2 (en)
US3784751A (en) Pdm-tdm switching matrix
SU928340A1 (en) Switching element
KR980013134A (en) Time switching system and control method thereof for synchronous high-speed transmission device
JPH0120584B2 (en)
JPS59115694A (en) Control method of time division electronic exchange
JPS6125398A (en) Branching and inserting device of loop-like digital communication channel
JPS637520B2 (en)
KR0168921B1 (en) 24x3 intersecting switch circuit
JPH0321095Y2 (en)
JPS63193650A (en) Testing circuit selection controlling system
JPS6121036B2 (en)
JPS61146055A (en) Electronic exchange