JPS6318503B2 - - Google Patents

Info

Publication number
JPS6318503B2
JPS6318503B2 JP590580A JP590580A JPS6318503B2 JP S6318503 B2 JPS6318503 B2 JP S6318503B2 JP 590580 A JP590580 A JP 590580A JP 590580 A JP590580 A JP 590580A JP S6318503 B2 JPS6318503 B2 JP S6318503B2
Authority
JP
Japan
Prior art keywords
data
circuit
read data
output
digital scan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP590580A
Other languages
Japanese (ja)
Other versions
JPS56102234A (en
Inventor
Seiji Oomori
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shimadzu Corp
Original Assignee
Shimadzu Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shimadzu Corp filed Critical Shimadzu Corp
Priority to JP590580A priority Critical patent/JPS56102234A/en
Publication of JPS56102234A publication Critical patent/JPS56102234A/en
Publication of JPS6318503B2 publication Critical patent/JPS6318503B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Ultra Sonic Daignosis Equipment (AREA)

Description

【発明の詳細な説明】 本発明は、振動子による超音波ビームを受信し
てえたエコー情報をデジタル式スキヤンコンバー
タを介して直交走査方式の画像表示装置にモニタ
表示する超音波診断装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an ultrasonic diagnostic apparatus that monitors and displays echo information obtained by receiving an ultrasonic beam by a transducer on an orthogonal scanning image display device via a digital scan converter.

従来の超音波診断装置を第1図及び第2図を参
照しながら説明する。トランスデユーサ1の振動
子(図示せず)は超音波を送受する。送受波回路
2は超音波ビームをセクタ状に走査するのに使用
され、受信したエコー情報の受波信号を増幅検波
もする。第1図において、2点鎖線で囲まれた部
分はデジタル式スキヤンコンバータを構成してお
り、以下それらの構成について説明する。上記送
受波回路2の出力はA/D変換器3へ送られ、
A/D変換され書き込み用kビツトのデータに直
される。書き込みアドレス制御回路5は上記送受
波回路2と同じく制御回路4により制御された超
音波ビームが送受される方向と位置に対応した書
き込みアドレスを計算する。例えば第2図で示す
ように、トランスデユーサ1においてS1の方向に
超音波ビームが出力されているとすると、メモリ
マトリクス10においてW1上のアドレスが上記
書き込みアドレス制御回路5により計算される。
同じくS2,S3はそれぞれW2,W3に対応する。一
方読み出しは出力が通常のTV方式である標準走
査方式(NTSC)になるようにメモリマトリクス
10においてR1,R2,R3と順に読み出しを行う
ように、読し出しアドレス制御回路6はアドレス
の計算を行なう。読み出し、書き込みが交互に行
なえるように、アドレスマルチプレクサ7でiビ
ツトのアドレスデータを切り換え上記メモリマト
リクス10へ送る。上記メモリマトリクス10か
ら読み出されたkビツトのデータをD/A変換器
8でD/A変換する。上記読み出しアドレス制御
回路6からの同期信号と共にTVモニタ9に送
る。
A conventional ultrasonic diagnostic apparatus will be explained with reference to FIGS. 1 and 2. A vibrator (not shown) of the transducer 1 transmits and receives ultrasonic waves. The transmitter/receiver circuit 2 is used to scan the ultrasonic beam in a sector-like manner, and also amplifies and detects the received signal of the received echo information. In FIG. 1, the portion surrounded by the two-dot chain line constitutes a digital scan converter, and the configuration thereof will be explained below. The output of the wave transmitting/receiving circuit 2 is sent to the A/D converter 3,
It is A/D converted and converted into k-bit data for writing. The write address control circuit 5 calculates a write address corresponding to the direction and position in which the ultrasonic beam controlled by the control circuit 4 is transmitted and received, similarly to the wave transmitting/receiving circuit 2 described above. For example, as shown in FIG. 2, if the transducer 1 outputs an ultrasonic beam in the direction S1 , then the address on W1 in the memory matrix 10 is calculated by the write address control circuit 5. .
Similarly, S 2 and S 3 correspond to W 2 and W 3 , respectively. On the other hand, the read address control circuit 6 controls the address control circuit 6 so that the readout is performed in the order of R 1 , R 2 , and R 3 in the memory matrix 10 so that the output is in the standard scanning system (NTSC), which is a normal TV system. Perform the calculation. Address multiplexer 7 switches i-bit address data and sends it to memory matrix 10 so that reading and writing can be performed alternately. The k-bit data read from the memory matrix 10 is subjected to D/A conversion by the D/A converter 8. It is sent to the TV monitor 9 together with the synchronization signal from the read address control circuit 6.

ところが、上述のように、エコー情報をデジタ
ル式スキヤンコンバータを用いて、通常のTV方
式の標準走査方式に変換する際、x軸とy軸に傾
斜した直線W1を書き込む場合には結果として書
き込まれる領域は第2図に示すように段階状であ
り、また書き込みアドレスを計算する過程で生じ
る量子化誤差も含まれる。その結果、第2図に1
4で示すように、点状のヌケが生じ、これは中心
から遠去かるほど顕著となり、連続的なヌケが線
状のヌケとなつて表示品位を損う欠点を生ずる。
However, as mentioned above, when converting the echo information to the standard scanning method of the normal TV system using a digital scan converter, when writing a straight line W 1 inclined on the x-axis and y-axis, the result is As shown in FIG. 2, the area to be written is stepwise, and also includes a quantization error that occurs in the process of calculating the write address. As a result, Figure 2 shows 1
As shown in 4, dot-shaped blanking occurs, which becomes more noticeable as the distance from the center increases, and continuous blanking becomes linear blanking, resulting in a defect that impairs display quality.

本発明の目的は分解能等に悪影響を及ぼさず上
記欠点を除去し、ブラウン管上に自然な画像を表
示する超音波診断装置を提供することにある。
SUMMARY OF THE INVENTION An object of the present invention is to provide an ultrasonic diagnostic apparatus that eliminates the above-mentioned drawbacks without adversely affecting resolution, etc., and displays natural images on a cathode ray tube.

以下本発明の構成を実施例でもつて詳しく説明
する。第1図の点線で囲まれた部分を第3図の
回路で置き換える。kビツトのラツチ回路11は
上記メモリマトリクス10から読み出されたデー
タを保持するための記憶回路である。kベツトの
マルチプレクサ12はセレクト信号が“0”レベ
ルのときは入力1を選択し、また“1”レベルの
ときは入力2を選択する。k入力のOR回路13
により入力が0のときは出力が“0”となり0以
外のときは“1”となる。このように構成された
第3図の回路はメモリより読み出されたデータが
“0”のとき、すなわち点状又は線状のヌケがあ
るとき、上記マルチプレクサ12は上記ラツチ回
路11の出力すなわち前記のデータをD/A変換
器8へ送る。さらに、第2図によつて説明する
と、ヌケのあるところは“0”のデータが出力さ
れるので第2図中の二つのヌケ14のどちらの場
合もW1と同じyの座標を持つデータが出力され
ることになる。なお、メモリ10にデータを書き
込むとき、その1ビツトがデータの有無を表わす
ために用いられており、真の値が“0”のときは
そのビツトが“1”となり、そのときはヌケによ
る“0”と区別され、前回のデータを出力しない
よう構成されている。
The configuration of the present invention will be explained in detail below using examples. The part surrounded by the dotted line in FIG. 1 is replaced with the circuit in FIG. 3. The k-bit latch circuit 11 is a storage circuit for holding data read out from the memory matrix 10. The k-bet multiplexer 12 selects input 1 when the select signal is at the "0" level, and selects input 2 when the select signal is at the "1" level. k input OR circuit 13
Therefore, when the input is 0, the output is "0", and when it is other than 0, the output is "1". In the circuit of FIG. 3 configured in this way, when the data read from the memory is "0", that is, when there is a dot-shaped or linear omission, the multiplexer 12 outputs the output of the latch circuit 11, that is, the output of the latch circuit 11. data is sent to the D/A converter 8. Furthermore, referring to Figure 2, data of "0" is output where there is a blank, so in both cases of the two blanks 14 in Figure 2, data with the same y coordinate as W 1 is output. will be output. Note that when writing data to the memory 10, one bit is used to indicate the presence or absence of data, and when the true value is "0", the bit becomes "1", and in that case, "0'' and is configured not to output the previous data.

本発明の実施例ではブラウン管上の一画素分を
うめあわせることになるが一走査線分のデータを
あらかじめ読み出すようにすれば、上下方向に同
じデータをうめあわせる様にも拡張できる。
In the embodiment of the present invention, if data for one scanning line is read out in advance to fit one pixel on the cathode ray tube, it can be expanded to fit the same data in the vertical direction.

本発明によれば、上述したようなデジタル式ス
キヤンコンバータを使用した際に生じる点状又は
線状のヌケを除去し、分解能等にも悪影響を及ぼ
さず、比較的簡単に自然な画像をえることができ
る。
According to the present invention, it is possible to remove dot-like or linear omissions that occur when using a digital scan converter as described above, and to obtain a natural image relatively easily without adversely affecting resolution, etc. Can be done.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来例の回路ブロツク図、第2図は第
1図の部分拡大図の作用説明図、第3図は本発明
による実施例の回路ブロツク図である。 3……A/D変換器、4……制御回路、5……
書き込みアドレス制御回路、7……アドレスマル
チプレクサ、8……D/A変換器、9……TVモ
ニタ、10……メモリマトリクス、11……ラツ
チ回路、12……マルチプレクサ、6……読み出
しアドレス制御回路。
FIG. 1 is a circuit block diagram of a conventional example, FIG. 2 is a partial enlarged view of FIG. 1 for explaining the operation, and FIG. 3 is a circuit block diagram of an embodiment according to the present invention. 3... A/D converter, 4... Control circuit, 5...
Write address control circuit, 7...Address multiplexer, 8...D/A converter, 9...TV monitor, 10...Memory matrix, 11...Latch circuit, 12...Multiplexer, 6...Read address control circuit .

Claims (1)

【特許請求の範囲】[Claims] 1 セクタ走査方式の超音波エコー信号をデジタ
ル式スキヤンコンバータを介して直交走査方式の
画像表示装置にモニタ表示する装置において、上
記デジタル式スキヤンコンバータからの読み出し
データを一時記憶する記憶手段と、その記憶手段
に一時記憶させている前回のデータまたは上記読
み出しデータのいずれかをその読み出しデータの
信号レベルに従い選択的に切換えて上記画像表示
装置へ出力する切換回路手段とを設けたことを特
徴とする超音波診断装置。
1. A device for displaying a sector-scanning ultrasonic echo signal on an orthogonal scanning image display device via a digital scan converter, comprising: a storage means for temporarily storing read data from the digital scan converter; and switching circuit means for selectively switching either the previous data temporarily stored in the means or the read data according to the signal level of the read data and outputting the same to the image display device. Sonic diagnostic equipment.
JP590580A 1980-01-21 1980-01-21 Ultrasonic diagnostic apparatus Granted JPS56102234A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP590580A JPS56102234A (en) 1980-01-21 1980-01-21 Ultrasonic diagnostic apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP590580A JPS56102234A (en) 1980-01-21 1980-01-21 Ultrasonic diagnostic apparatus

Publications (2)

Publication Number Publication Date
JPS56102234A JPS56102234A (en) 1981-08-15
JPS6318503B2 true JPS6318503B2 (en) 1988-04-19

Family

ID=11623906

Family Applications (1)

Application Number Title Priority Date Filing Date
JP590580A Granted JPS56102234A (en) 1980-01-21 1980-01-21 Ultrasonic diagnostic apparatus

Country Status (1)

Country Link
JP (1) JPS56102234A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01223201A (en) * 1988-03-01 1989-09-06 Suzuki Kogyo Kk Water permeable structure
JPH0293303U (en) * 1988-12-29 1990-07-25
JPH02129403U (en) * 1989-04-03 1990-10-25

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01223201A (en) * 1988-03-01 1989-09-06 Suzuki Kogyo Kk Water permeable structure
JPH0293303U (en) * 1988-12-29 1990-07-25
JPH02129403U (en) * 1989-04-03 1990-10-25

Also Published As

Publication number Publication date
JPS56102234A (en) 1981-08-15

Similar Documents

Publication Publication Date Title
US4567768A (en) Ultrasonic image output apparatus
JPS6318503B2 (en)
JPH11164831A (en) Ultrasonic diagnosis equipment
JPH0143276B2 (en)
JPH039738A (en) Ultrasonic diagnostic apparatus
US4574636A (en) Apparatus for examining an object by using ultrasonic beams
JPH0231971B2 (en)
JPH0337193B2 (en)
JPH0419509Y2 (en)
JPS633617B2 (en)
JP2540920B2 (en) Video display processor
JPH0228870B2 (en)
EP0690618A1 (en) An imaging apparatus which simultaneously displays images formed in different analog formats on a single monitor
JP3211035B2 (en) Underwater detector
JPH04347150A (en) Ultrasonic diagnostic apparatus
JPS6080439A (en) Ultrasonic image recorder
JPH11169368A (en) Ultrasonograph
JPS58209341A (en) Ultrasonic diagnostic apparatus
JPH05168627A (en) Ultrasonic diagnostic system
JPS6210392B2 (en)
JPH06343637A (en) Ultrasonic diagnostic device
JPS60163646A (en) Ultrasonic diagnostic apparatus
JPH0218095B2 (en)
JPH06285070A (en) Ultrasonic diagnostic device
JPH0431271B2 (en)