JPS63179499A - Sound recording and reproducing device - Google Patents

Sound recording and reproducing device

Info

Publication number
JPS63179499A
JPS63179499A JP62011680A JP1168087A JPS63179499A JP S63179499 A JPS63179499 A JP S63179499A JP 62011680 A JP62011680 A JP 62011680A JP 1168087 A JP1168087 A JP 1168087A JP S63179499 A JPS63179499 A JP S63179499A
Authority
JP
Japan
Prior art keywords
recording
clock pulse
processing circuit
frequency
playback
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62011680A
Other languages
Japanese (ja)
Inventor
Hiroshi Goto
博 後藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP62011680A priority Critical patent/JPS63179499A/en
Publication of JPS63179499A publication Critical patent/JPS63179499A/en
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)

Abstract

PURPOSE:To perform fast forwarding for reproducing like a tape recorder by changing the frequency of clock pulses supplied to a recording and reproducing processing circuit. CONSTITUTION:When a select switch 12 is switched to a contact F2 of the low frequency side, clock pulses having a frequency f2 are supplied to a recording and reproducing processing circuit 1, and sounds are reproduced at the same speed as recording. When the select switch 12 is switched to a contact F1 of the high frequency side, clock pulses having a frequency f1 are supplied to the processing circuit 1, and sounds are reproduced at two-fold speed of recording because of f1=2f2, and the reproducing time is shortened to 1/2. At the time of reproducing, the select switch 12 is switched to the contact F1 of the high frequency side to reproduced sounds at a high speed (two-fold speed) until a required position of recorded contents is reproduced, and the select switch 12 is switched to the contact F2 of the low frequency side thereafter, thereby reproducing the required position at the normal speed.

Description

【発明の詳細な説明】[Detailed description of the invention]

〔産業上の利用分野] この発明は、録音時に、入力されたアナログの音声信号
を合成音声のデジタルデータに変換してたトエばスタテ
ィック型ランダムアクセスメモリ(以下S−ルAMと称
する)に記憶し、再生時に、5−RAMに記憶されたデ
ジタルデータをアナログの音声信号に変換して出力する
録音再生装置に関する。 〔従来の技術〕 従来、たとえば株式会社東芝製の音声分析合成用LSI
(型番T68al)は、 A DM (Adaptiv
e DeltaModulation)方式の音声分析
合成により、懺音時に、入力されたアナログの音声信号
を合成音声のデジタルデータに変換して外部出力し、再
生時に、入力された合成音声のデジタルデータをアナロ
グ変換して外部出力する機能を備えている。 そして、この音声分析合成用LSIとS−ILAMとを
組合せ、たとえば家庭用、事務用の伝tmの代わりに用
いられる録音再生装置tを構成することが行なわれてい
る。 すなわち、従来のとの種轍音再生装置は、はぼvIIS
2図に示すように構成され、同図に2いて、(1)は前
述の音声分析合成用LSIが形成する鐘音再生処理l!
!l路、12:は処理回路+11にデータバス、アドレ
スバ乃等を介して外付けされた5−RAMであり。 たとえば128にビットの谷量を保有する。 、また、
(31はマイクロホン、(41はマイクロホン(31の
音声信号を増幅して処理回路口1の音声入力端子(AD
I)に出力するマイクアンプ、16Iは処理回路(1)
の音声出力端子(IJAO)から出力された音声信号を
増幅してスピーカ(6]に出力するパワーアンプである
。 さらに、(7)は処理回路Tl+の発振投入力端子(X
IN)に周波a/のクロックパルスを供給する発振器で
あり、このクロックパルスによって処理回路(112よ
びS −RAM +21の同期がとられている。 な8.処理I!!回路(1)を形成する前述の音声分析
合成用LSIは、音声信号のアナログ/デジタル変換と
デジタルデータのデジタル/アナログ変換とに共用され
るコンバータ、ADM合成回路、5−RAM+21に接
続されるインタフェース回路2よび制御回路などからな
り、入力端子(AI)I)の音声信号を合成音声のデジ
タルデータに変換してS5−14A!21に出力する録
音処理機能と、5−RAM+21から入力された合成音
声のデジタルデータをアナログの音声信号に変換してア
ンプ15)に出力する再生処理機能とを備えている。 また、処理回路(りは、マイコン等のCPUまたはマニ
アルスイッチによって、録音モードどよび再生モードが
制御されるようになっている。 そして、処理回路(1)が録音モードに設定されると、
録音処mt実行し、入力端子(ADI)に入力された一
定時間のマイクロホン(31の音声信号をアナログ/デ
ジタル変換した後0分析して合成音声のデジタルデータ
に変換し、該デジタルデータを8−RAM 121 K
書込ム。 つぎに、処理回路(1)が再生モードに設定されると、
再生処理を実行し、 S −1’l、AM +21に記
憶、保持された前記合成音声のデジタルデータを読出す
とともに、該デジタルデータをデジタル/アナログ変換
してアナログの音声信号に変換し、該音声信号、すなわ
ち合成音声の音声信号を出力端子(DAO)からアンプ
16)を介してスピーカ(6)に出力する。 なS、この種伽音再生装置としては、たとえば特開昭5
9−175005号公報や特開昭61−34704号公
報(G111351027)にも示されて2す、入力さ
れたアナログの音声信号をデジタル変換して音声データ
格納用メモリに記憶するとともに、メモリからの合成音
声のデジタルデータをアナログに変換してスピーカに音
声出力し、テープレコーダと同じ要領で音声等を録音、
再生できるようになって2す、特に礁返し再生時には短
時間で再生音が得られる特徴を有している・
[Industrial Application Field] The present invention is capable of converting an input analog audio signal into digital synthesized audio data during recording, and storing it in a static random access memory (hereinafter referred to as S-LEAM). The present invention also relates to a recording/playback device that converts digital data stored in a 5-RAM into an analog audio signal and outputs the same during playback. [Prior art] Conventionally, for example, a speech analysis and synthesis LSI manufactured by Toshiba Corporation
(Model number T68al) is A DM (Adaptiv
e) Delta Modulation) method of voice analysis and synthesis converts the input analog voice signal into synthesized voice digital data during recording and outputs it to the outside, and during playback, converts the input synthesized voice digital data to analog. It has a function to output externally. This speech analysis and synthesis LSI and S-ILAM are combined to form a recording and reproducing device t, which is used in place of a TM for home or office use, for example. In other words, the conventional rut sound reproducing device is Habo vIIS.
It is configured as shown in Fig. 2, and (1) is a bell sound reproduction process l! formed by the above-mentioned speech analysis and synthesis LSI.
! 12: is a 5-RAM externally connected to the processing circuit +11 via a data bus, address bar, etc. For example, the bit trough amount is stored at 128. ,Also,
(31 is a microphone, (41 is a microphone)
Microphone amplifier that outputs to I), 16I is the processing circuit (1)
This is a power amplifier that amplifies the audio signal output from the audio output terminal (IJAO) of the processor and outputs it to the speaker (6).Furthermore, (7) is the oscillation input terminal (X
This is an oscillator that supplies a clock pulse of frequency a/ to IN), and the processing circuit (112 and S-RAM +21) is synchronized by this clock pulse. The above-mentioned audio analysis and synthesis LSI includes a converter used for analog/digital conversion of audio signals and digital/analog conversion of digital data, an ADM synthesis circuit, an interface circuit 2 connected to 5-RAM+21, a control circuit, etc. S5-14A! 21, and a reproduction processing function that converts the synthesized voice digital data input from 5-RAM+21 into an analog audio signal and outputs it to the amplifier 15). Furthermore, the recording mode and playback mode are controlled by a CPU such as a microcomputer or a manual switch. When the processing circuit (1) is set to the recording mode,
The recording process mt is executed, and the audio signal of the microphone (31) inputted to the input terminal (ADI) for a certain period of time is converted from analog to digital, then analyzed and converted into digital data of synthesized voice, and the digital data is converted into digital data of synthesized voice. RAM 121K
Write. Next, when the processing circuit (1) is set to playback mode,
Executes the reproduction process, reads out the digital data of the synthesized voice stored and held in the S-1'l, AM +21, converts the digital data into an analog audio signal by digital/analog conversion, and converts the digital data into an analog audio signal. An audio signal, that is, an audio signal of synthesized audio is outputted from an output terminal (DAO) to a speaker (6) via an amplifier 16). For example, this type of musical sound reproducing device is
9-175005 and Japanese Patent Application Laid-Open No. 61-34704 (G111351027)2, the input analog audio signal is converted into digital data and stored in the audio data storage memory, and the data is transferred from the memory. Converts the synthesized voice digital data to analog, outputs the voice to the speaker, and records the voice etc. in the same way as a tape recorder.
Now that it can be played back, it has the characteristic that the playback sound can be obtained in a short time, especially when playing back from the reef.

【発明が解決しようとする問題点】[Problems to be solved by the invention]

ところで、前記した録音再生装置では、その録音時間が
分音再生処理回路およびメモリ、の容量で決定され、t
とえば第2図に示した装置、すなわち音声分析合成用L
SI(’l”saat)および+28にビット1(AM
を使用した装置では、最大24秒である。 ここで、前記装置では1発振器(7)からのクロックパ
ルスで同期をとり、これに合わせて動作を行なうから、
24秒間音声碌合金しt場合、当然再生時間も24秒間
となる。 しかし、録音内容によっては俊半の一部のみを聞きたい
場合があり、このような場合でも録音内容をd常の発声
速度で再生して最初から24秒間すべて聞く必要があり
、非常に時間および消費電力の無駄を生じることになる
。 この発明は、前記の点に留意してなされたものであり、
再生モード時にどける発声速度を高速に切り換え得る手
段を提供しようとするものである。 〔問題点を解決するための手段1 この発明の録音再生装置は、録音モード時に入力された
アナログの音声信号を合成音声のデジタルデータに変換
して音声データ格納用メモリへ出力するとともに、再生
モード時に前記メモリより入力された前記合成音声のデ
ジタルデータをアナログの音声信号に変換して外部出力
する録音再生処理回路と、前記処理回路2よび前記メモ
リの同期をとるた゛めのクロックパルスを出力する発振
器と、前gピ発振器からのりaツクパルスの周波′IX
を変化させる周波数変換回路と、前記発振器からのクロ
ックパルスと前記変換回路からのクロックパルスとのい
ずれかを選択し録音モード時に低周波側のクロックパル
スを、再生モード時に低周波側または高内波側のクロッ
クパルスをそれぞれ前記処理回路に供給する切換手段と
を備えtことを特徴とするものである。 〔作用〕 したがって、この発明によると、録音モード時。 切換手段より録音豊生処理tmw!1mに1発振器から
のクロックパルスと変換回路からのクロックパルスのう
ち、低周波側のクロックパルスが供給され、該クロック
パルスに同期して処理回路8よびメモリが動作し、入力
されたアナログの音声信号が合成音声のデジタルデータ
に変換されてメモリに格納される。 つぎに、再生モード時、切換手段により選択され比軟周
波側または高周波側のクロックパルスが処理Igl扇に
供給され、低周波側のクロックパルスのときは、録音時
と同一周波数のクロックパルスに同期して、メモリから
のデジタルデータをアナログの音声信号に変換して出力
し、録音時と同じ発声速度で再生され、また、高周波側
のクロックパルスのときは、この高周波パルスに同期し
て再生処理が行なわれるから、検音時より高速の発声速
度で再生が行なわれる。 したがって、再生モードに8いて、切換手段によって低
周波fmssよび高周波側のクロックパルス、を適宜選
択することにより、必要な個Ffrまで高速再生し、そ
の優録音時と同じ発声速度で再生することが可能となる
。 〔実施例〕 つぎに、この発明を、そのl実施例を示した第1図とと
もに詳細に説明する。 第1図に8いて、前記第2■と同一記号は同一のものを
示すものとし、(8)は周波数f、のクロックパルスを
発振出力する発振器、(9)は発振器(8)からのクロ
ックパルスの周波数t 1/20周波数に変換して周波
数りのクロックパルスを出力する172分周器であり、
周波数変換回路となり、該分局器(9りからのクロック
パルスが前記第2図で示した発振器(7)からのクロッ
クパルスに相当する。すなわちt、=2fxヨ2fであ
る。 αOは発振器(8)からの周波” frのクロックパル
スと1分周器(91からの周波数りのクロックパルスと
のいずれかを選択して録音再生処理回!113111に
供給する切換手段であり、録音モードと再生モードとの
切換えに連動して録音接点+l(lと再生接点間とに切
防わる録再切換スイッチ+111と、クロックパルスの
周波数A −1m ”マニアル選択する選択スイッチ+
121とからなる。 そして、録音モード時には、切換スイッチ+Il+が森
音接点(RJオンとなるため、発振器(3)からのクロ
ックパルスが分局器(9)で1/2分周されて低周波数
へのクロックパルスが処理回路+11に供給される。 また、再生モード時には、切換スイッチ曲が再生接点(
P)オンとなるため、選択スイッチ021の選択によっ
て発振器(8)からの高周波af1のクロックパルスま
たは分周器(9]からの低周波数へのクロックパルスが
処理回路(1)に供給される。 すなわち、選択スイッチ[+21を低周波側接点(F2
)オンにすると1周波数へのクロックパルスが処理回路
Il+に供給され、録音時と同じ発声速度で再生され、
選択スイッチ+121を高周波側接点(F’l)オンに
すると、周波数/1のクロックパルスが処理回路+11
に供給され’ fr = 27!であるから、録音時に
対し2倍の発声速度で再生され、再生時間が通常の1/
2となる。 し友がって、この丹生時、録音内容において必要な個所
が再生されるまで、選択スイッチ+121を高周tit
、a接点(Fl)に切換えて高速(2倍速)再生し、そ
の後、選択スイッチQ21を低周波flI接点(F2)
に切換えれば、前記必要な個所を通常の発声速度で再生
することができ、録音内容の後半の一部のみが知りたい
場合でも、短時間で所望の録音内容を聞くことができる
ことになる。 〔発明の効果〕 以上のように、この発明の録音再生装置によると、録音
再生処理回路に供給されるクロックパルスの周波数を変
化させることにより、テープレコーダの場合のように再
生の早送りが実現し、録音内容の一部t−聞く場合等、
短時間でしかも効率良く再生でき%実用上極めて便利で
あり、その上。 再生時間の短縮および消費電力の削減が図れる効果が得
られる。
By the way, in the recording/playback device described above, the recording time is determined by the capacity of the diacritic playback processing circuit and the memory, and t
For example, the device shown in Fig. 2, namely the L for speech analysis and synthesis.
SI ('l”saat) and +28 with bit 1 (AM
The maximum time is 24 seconds for devices using . Here, since the device is synchronized with the clock pulse from the 1 oscillator (7) and operates in accordance with this,
If the audio is played for 24 seconds, the playback time will naturally be 24 seconds. However, depending on the content of the recording, you may want to listen to only part of Shunhan, and even in such cases, it is necessary to play back the recording at a normal speaking rate and listen to the entire 24 seconds from the beginning, which takes a lot of time and money. This results in wasted power consumption. This invention was made with the above points in mind,
The purpose of this invention is to provide a means for quickly switching the speaking speed during playback mode. [Means for Solving the Problems 1] The recording and reproducing device of the present invention converts an analog audio signal inputted in a recording mode into digital data of synthesized audio and outputs it to a memory for storing audio data, and also converts an analog audio signal inputted in a recording mode into digital data of synthesized audio and outputs it to a memory for storing audio data. a recording/playback processing circuit that converts digital data of the synthesized voice inputted from the memory into an analog audio signal and outputs it to the outside; and an oscillator that outputs a clock pulse for synchronizing the processing circuit 2 and the memory. and the frequency of the a-pulse from the front g-pin oscillator 'IX
a frequency conversion circuit that changes the clock pulse from the oscillator and the clock pulse from the conversion circuit, and selects either the clock pulse from the oscillator or the clock pulse from the conversion circuit, and selects the clock pulse on the low frequency side in recording mode, and the low frequency side or high internal frequency in playback mode. and a switching means for supplying clock pulses on both sides to the processing circuit, respectively. [Operation] Therefore, according to the present invention, in the recording mode. Recording enrichment processing tmw from the switching means! Of the clock pulses from the 1m oscillator and the clock pulses from the conversion circuit, the lower frequency clock pulses are supplied, and the processing circuit 8 and memory operate in synchronization with the clock pulses to process the input analog audio. The signal is converted into digital data of synthesized speech and stored in memory. Next, in the playback mode, a clock pulse on the relatively soft frequency side or high frequency side selected by the switching means is supplied to the processing Igl fan, and when it is a clock pulse on the low frequency side, it is synchronized with the clock pulse of the same frequency as that during recording. The digital data from the memory is converted into an analog audio signal and output, and the voice is played back at the same speed as when it was recorded. Also, when the clock pulse is on the high frequency side, the playback process is performed in synchronization with this high frequency pulse. is performed, so playback is performed at a faster speaking speed than during sound detection. Therefore, by appropriately selecting the low frequency fmss and the high frequency side clock pulse using the switching means while in the playback mode, it is possible to play back up to the required number of Ffr at high speed and at the same speaking speed as when recording. It becomes possible. [Embodiment] Next, the present invention will be explained in detail with reference to FIG. 1 showing an embodiment thereof. 8 in Fig. 1, the same symbols as in 2) above indicate the same things, (8) is an oscillator that oscillates and outputs a clock pulse of frequency f, and (9) is a clock from oscillator (8). It is a 172 frequency divider that converts the pulse frequency t to 1/20 frequency and outputs a clock pulse of the frequency,
It becomes a frequency conversion circuit, and the clock pulse from the branching unit (9) corresponds to the clock pulse from the oscillator (7) shown in FIG. ) is a switching means that selects either the clock pulse with a frequency of "fr" from the frequency divider (91) and supplies it to the recording/playback processing time!113111, and it switches between the recording mode and the playback mode. There is a recording/reproducing switch +111 that switches between the recording contact +l (l and the playback contact) in conjunction with the switching between +111 and the clock pulse frequency A-1m, and a selection switch + that manually selects the clock pulse frequency A-1m.
It consists of 121. Then, in the recording mode, the selector switch +Il+ turns on the Morio contact (RJ), so the clock pulse from the oscillator (3) is divided by half by the divider (9), and the clock pulse to the low frequency is processed. It is supplied to circuit +11. Also, in the playback mode, the changeover switch song is connected to the playback contact (
P) is turned on, so that a high frequency af1 clock pulse from the oscillator (8) or a low frequency clock pulse from the frequency divider (9] is supplied to the processing circuit (1) by selection of the selection switch 021. In other words, the selection switch [+21 is connected to the low frequency side contact (F2
) When turned on, a clock pulse to 1 frequency is supplied to the processing circuit Il+, and the voice is played back at the same speed as when it was recorded.
When the selection switch +121 is turned on to the high frequency side contact (F'l), a clock pulse of frequency/1 is sent to the processing circuit +11.
' fr = 27! Therefore, the voice is played back at twice the speed of recording, and the playback time is 1/1 of the normal speed.
It becomes 2. As a friend, at this time, press the selection switch +121 at high frequency until the necessary part of the recorded content is played back.
, switch to the a contact (Fl) for high-speed (double speed) playback, then switch the selection switch Q21 to the low frequency flI contact (F2)
By switching to , the necessary parts can be played back at the normal speaking speed, and even if you only want to hear the latter half of the recorded content, you can listen to the desired recorded content in a short time. [Effects of the Invention] As described above, according to the recording and playback device of the present invention, by changing the frequency of the clock pulse supplied to the recording and playback processing circuit, fast forwarding of playback can be realized as in the case of a tape recorder. , when listening to part of the recorded content, etc.
It can be regenerated in a short time and efficiently, and is extremely convenient in practice. The effect of shortening playback time and reducing power consumption can be obtained.

【図面の簡単な説明】[Brief explanation of the drawing]

図面はそれぞれ録音再生装置のブロック図を示し、第1
ryJはこの発明の1実施例、第2図は従来例である。 (鳳1・・・録音再生処理回路、(21・・・5−RA
M、 (8)・・・発娠器、+91・・・1/2分周器
、αG・・・切換手段。 代理人 弁理士 藤 1)龍太部 jll  図
The drawings each show a block diagram of the recording/playback device.
ryJ is one embodiment of the present invention, and FIG. 2 is a conventional example. (Otori 1...Recording/playback processing circuit, (21...5-RA
M, (8)... generator, +91... 1/2 frequency divider, αG... switching means. Agent Patent Attorney Fuji 1) Ryutabe Jll Diagram

Claims (1)

【特許請求の範囲】[Claims] (1)録音モード時に入力されたアナログの音声信号を
合成音声のデジタルデータに変換して音声データ格納用
メモリへ出力するとともに、再生モード時に前記メモリ
より入力された前記合成音声のデジタルデータをアナロ
グの音声信号に変換して外部出力する録音再生処理回路
と、 前記処理回路およびメモリの同期をとるためのクロック
パルスを出力する発振器と、 前記発振器からのクロックパルスの周波数を変化させる
周波数変換回路と、 前記発振器からのクロックパルスと前記変換回路からの
クロックパルスとのいずれかを選択し録音モード時に低
周波側のクロックパルスを、再生モード時に低周波側ま
たは高周波側のクロックパルスをそれぞれ前記処理回路
に供給する切換手段と、 を備えたことを特徴とする録音再生装置。
(1) Convert the analog audio signal input during recording mode into digital synthesized audio data and output it to the audio data storage memory, and convert the synthesized audio digital data input from the memory during playback mode into analog an oscillator that outputs a clock pulse for synchronizing the processing circuit and the memory; and a frequency conversion circuit that changes the frequency of the clock pulse from the oscillator. , select either the clock pulse from the oscillator or the clock pulse from the conversion circuit, and select the clock pulse on the low frequency side in recording mode, and the clock pulse on the low frequency side or high frequency side in playback mode, respectively, to the processing circuit. A recording/playback device characterized by comprising: switching means for supplying a signal to the user;
JP62011680A 1987-01-20 1987-01-20 Sound recording and reproducing device Pending JPS63179499A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62011680A JPS63179499A (en) 1987-01-20 1987-01-20 Sound recording and reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62011680A JPS63179499A (en) 1987-01-20 1987-01-20 Sound recording and reproducing device

Publications (1)

Publication Number Publication Date
JPS63179499A true JPS63179499A (en) 1988-07-23

Family

ID=11784711

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62011680A Pending JPS63179499A (en) 1987-01-20 1987-01-20 Sound recording and reproducing device

Country Status (1)

Country Link
JP (1) JPS63179499A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63176999U (en) * 1987-05-08 1988-11-16
JPH0349100A (en) * 1989-06-05 1991-03-01 Samsung Electron Co Ltd Audio memory disk reproducer

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63176999U (en) * 1987-05-08 1988-11-16
JPH0349100A (en) * 1989-06-05 1991-03-01 Samsung Electron Co Ltd Audio memory disk reproducer

Similar Documents

Publication Publication Date Title
JPH04339000A (en) Music reproduction device
JPH0233328Y2 (en)
JPS63179499A (en) Sound recording and reproducing device
US7385129B2 (en) Music reproducing system
US4920569A (en) Digital audio signal playback system delay
JP2964727B2 (en) Still image and audio playback device
JPH0437356Y2 (en)
JPS58218677A (en) Electronic timepiece having voice storing function
JP2586152B2 (en) Recording and editing device
JP2900849B2 (en) Audio output wireless receiver
JPS6010640B2 (en) electronic musical instruments
JPS61179500A (en) Voice memory
JP3146905B2 (en) Semiconductor recording machine
JPH04345200A (en) Voice repetitive reproducing device
JPH01116699A (en) Voice interpolator
JPH0443916Y2 (en)
JPH0614237B2 (en) Recording / playback device
JPS63282961A (en) Adding device for tape recorder
JPH1091161A (en) Key controller using dynamic crossing fading
JPS6391873A (en) Voice sound recording and reproducing device
JPS62257246A (en) Recording and reproducing device for automatic answering telephone set
JPH01262578A (en) Language study trainer
JPH04134497A (en) Video disk player
JPH0227400A (en) Sound recording, editing and synthesizing system
JPS645299U (en)