JPS63172298A - Active matrix panel - Google Patents

Active matrix panel

Info

Publication number
JPS63172298A
JPS63172298A JP62004498A JP449887A JPS63172298A JP S63172298 A JPS63172298 A JP S63172298A JP 62004498 A JP62004498 A JP 62004498A JP 449887 A JP449887 A JP 449887A JP S63172298 A JPS63172298 A JP S63172298A
Authority
JP
Japan
Prior art keywords
pixel
common electrode
active matrix
electrode
matrix panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62004498A
Other languages
Japanese (ja)
Inventor
洋二郎 松枝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP62004498A priority Critical patent/JPS63172298A/en
Publication of JPS63172298A publication Critical patent/JPS63172298A/en
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はアクティブマトリクスパネルの構造に関する。[Detailed description of the invention] [Industrial application field] The present invention relates to the structure of an active matrix panel.

〔従来の技術〕[Conventional technology]

従来のアクティブマトリクスパネルは”日経エレクトロ
ニクス 1984年9月10日号No。
The conventional active matrix panel is "Nikkei Electronics September 10, 1984 issue No.

351  P、211−240”に示されるようなもの
であった。第2図は従来のアクティブマトリクスパネル
の回路図の例である。21はアクティブマトリクスパネ
ルの表示エリアであり、データ線24,25.26と走
査、%127.28.29とが配置され、それらの交点
にT?T30が設けられている。各TFTには画素電極
が接続されており、この画素電極と対向電極40との間
に液晶の容置51がある。22はデータ線を駆動するX
ドライバー、23は走査線を駆動するXドライバーであ
る。
351 P, 211-240''. Figure 2 is an example of a circuit diagram of a conventional active matrix panel. 21 is a display area of the active matrix panel, and data lines 24, 25 .26, scan, and %127.28.29 are arranged, and T?T30 is provided at their intersection.A pixel electrode is connected to each TFT, and the connection between this pixel electrode and the counter electrode 40 is There is a liquid crystal container 51 in between. 22 is an X that drives the data line.
The driver 23 is an X driver that drives the scanning line.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

しかし、前述の従来技術では以下に述べるような問題点
を有する。すなわち、アクティブマトリクスパネルは一
般に数万〜数十万のTFTを広い面積に形成するため、
画素の中には必ずいくつかの点欠陥が含まれるという問
題である。点欠陥すなわち駆動されない画素をなくすた
めには、複数のTFTを1つの画素の中に形成して冗長
性を持たせる方法があるが、この方法はTFTの素子数
が倍増して歩留シが低下し修正に時間がかかるだけでな
く、開口率が低下し画面が暗くなるなどの問題点があり
実用的ではない。
However, the above-mentioned conventional technology has the following problems. In other words, since active matrix panels generally have tens to hundreds of thousands of TFTs formed over a large area,
The problem is that each pixel always contains some point defects. In order to eliminate point defects, that is, pixels that are not driven, there is a method to provide redundancy by forming multiple TFTs in one pixel, but this method doubles the number of TFT elements and reduces yield. Not only does this decrease and correction takes time, but it also has problems such as the aperture ratio decreases and the screen becomes dark, making it impractical.

そこで本発明は以上のような問題点を解決するものであ
り、その目的とするところはTFTの素子数を増やさず
、画面も暗くせずに簡単に点欠陥の画素を修正できるア
クティブマトリクスパネルの実現にある。
The present invention is intended to solve the above-mentioned problems, and its purpose is to provide an active matrix panel that can easily correct point defective pixels without increasing the number of TFT elements or darkening the screen. It is in realization.

〔問題点を解決するための手段〕[Means for solving problems]

本発明のアクティブマトリクスパネルは、画素電極の下
部に絶縁膜を介して共通電極を設け、前記共通電極は各
行ごとに分離されており、かつ以下のいずれかの形状と
なっていることを特徴とする。
The active matrix panel of the present invention is characterized in that a common electrode is provided below the pixel electrode via an insulating film, and the common electrode is separated for each row and has one of the following shapes. do.

(イ) 前記共通電極が各行ごとに、すべての列の画素
電極に対して容置を形成するための共通の電極として横
方向に接続されている。
(a) The common electrode is connected in the horizontal direction for each row as a common electrode for forming a container for the pixel electrodes of all columns.

(ロ)前記共通電極が各行ごとに3つに分かれ、前記3
つの共通電極がそれぞれ6本おきの列の画素電極に対し
て容置を形成するための共通の電極として横方向に接続
されている。
(b) The common electrode is divided into three for each row, and the three
Each of the two common electrodes is laterally connected as a common electrode to form a receptacle for every sixth row of pixel electrodes.

〔作用〕[Effect]

本発明の上記の構造のアクティブマトリクスパネルにお
いて、TFTが不良となった場合、まずその不良T]I
’Tをレーザーで切断する。次に、白黒パネルの場合に
は不良画素の左右両側の画素の共通電極を、カラーパネ
ルの場合には不良画素の左右3つ目の画素の共通電極を
他の共通電極から分離させる。この結果、分離された共
通電極には、白黒の場合には左右両側の画素のデータ、
カラーの場合には同じ行の左右の最も近い同色の画素の
データのそれぞれ平均値に近い電圧が書き込まれる。不
良画素にはこの補間的な電圧の何割かが与えられること
となる。動画表示においては、補間的な電圧の7〜8割
程度が与えられていれば、はとんど不良画素として認識
されない。少なくとも全く駆動されない画素は存在しな
くなるので、見かけ上は無欠陥のパネルとなる。
In the active matrix panel of the present invention having the above structure, when a TFT becomes defective, first the defective T]I
'T is cut with a laser. Next, in the case of a black and white panel, the common electrodes of the pixels on both sides of the defective pixel are separated from the other common electrodes, and in the case of a color panel, the common electrode of the third pixel on the left and right of the defective pixel is separated from the other common electrodes. As a result, in the case of black and white, data of pixels on both left and right sides,
In the case of color, a voltage close to the average value of the data of the nearest left and right pixels of the same color in the same row is written. Some percentage of this interpolated voltage will be given to the defective pixel. In video display, if about 70 to 80% of the interpolated voltage is applied, the pixel will hardly be recognized as a defective pixel. At least there are no pixels that are not driven at all, so the panel appears to be defect-free.

〔実施例1〕 第1図は本発明の第1の実施例におけるアクティブマト
リクスパネルの回路図である。1は表示エリアであり、
4,5.6はデータ線、7,8゜9は走査線である。デ
ータ線と走査線の交点にはTFTl 0が配置され、T
]lI’Tには画素電極が接続されている。画素電極と
対向電極との間には液晶−の容量11があり、画素電極
と共通電極13゜14.15との間にも付加各社12が
ある。対向電極の電位は通常はビデオ信号の中心付近に
あり、場合によってはフィールドごと、または1水平走
査期間ごとに変化させる場合もあるが、ここでは簡単の
ため接地して表現しである。一方、共通電極は行ごとに
分離されていて、それぞれはフローティングの状態にあ
る。2はXドライバーであり、データ$4 、5 、6
に同時にデータを書き込む線順次駆動をする。3はXド
ライバーであり、走査線7,8.9を順次選択す−る。
[Embodiment 1] FIG. 1 is a circuit diagram of an active matrix panel in a first embodiment of the present invention. 1 is the display area,
4, 5.6 are data lines, and 7, 8.9 are scanning lines. TFTl 0 is arranged at the intersection of the data line and the scanning line, and T
] A pixel electrode is connected to lI'T. There is a liquid crystal capacitor 11 between the pixel electrode and the counter electrode, and there is also an additional capacitor 12 between the pixel electrode and the common electrode 13°14.15. The potential of the counter electrode is normally located near the center of the video signal, and in some cases it may be changed for each field or for each horizontal scanning period, but for simplicity, it is expressed as being grounded here. On the other hand, the common electrodes are separated into rows, and each row is in a floating state. 2 is the X driver, and the data $4, 5, 6
Line-sequential drive is used to write data at the same time. 3 is an X driver which sequentially selects scanning lines 7, 8.9.

第3図(α)はアクティブマトリクスバネk(r)画素
部分の平面図であり、同図(b)、(C)は同図(α)
中のAB及びCDにおける断面図である。41は絶縁基
板、42はT4Tのチャネル部及びソース・ドレイン部
でありアモルファスシリコンやポリシリコンの薄膜から
成る。43はゲート絶縁膜、44はゲート電極及び走査
線、45は第1の層間絶縁膜、47は第2の層間絶縁膜
である。第1と第2の層間絶縁膜の間に共通電極46が
ある。4日はデータ線、49は画素電極であり、共通電
極46と画素電極49とは透明導電膜から成る。この例
ではデータ線48と走査線44とのショートを防ぐため
、層r用絶縁膜を2層構造としているが、第1の層間絶
縁膜は省略することもできる。共通電極46はデータ線
4日との交点は細くなっており、例えばこの細くなって
いる部分に50のようにレーザーを照射すると簡単に切
断することができる。
Figure 3 (α) is a plan view of the active matrix spring k(r) pixel part, and Figure 3 (b) and (C) are the same figure (α).
It is a sectional view taken along AB and CD inside. 41 is an insulating substrate, and 42 is a channel portion and a source/drain portion of T4T, which are made of a thin film of amorphous silicon or polysilicon. 43 is a gate insulating film, 44 is a gate electrode and a scanning line, 45 is a first interlayer insulating film, and 47 is a second interlayer insulating film. There is a common electrode 46 between the first and second interlayer insulating films. 4 is a data line, 49 is a pixel electrode, and the common electrode 46 and the pixel electrode 49 are made of a transparent conductive film. In this example, in order to prevent a short circuit between the data line 48 and the scanning line 44, the insulating film for layer r has a two-layer structure, but the first interlayer insulating film may be omitted. The common electrode 46 is thin at the point where it intersects with the data line 4, and can be easily cut by irradiating this thin portion with a laser as shown at 50, for example.

次に、本実施例における画素欠陥の修正方法について説
明する。第4図(α)は画素欠陥の修正方法を説明する
ための、数置案分の平面図の1部であり、同図(b)は
同じ部分の回路図である。
Next, a method for correcting pixel defects in this embodiment will be described. FIG. 4(α) is a portion of a plan view of several positions for explaining the method of correcting pixel defects, and FIG. 4(b) is a circuit diagram of the same portion.

仮に、51が不良TFTで画素電極52にデータが書き
込めなくなったとする。この場合、まず不良TFT51
を画素′成極52から切断し、次に共通電極53を左右
両側1画素分だけ残して、54及び550部分で切断す
る。この結果、欠陥であった画素電極52の電位をv2
、その左右の画素電極の電位をV、、V、とすると、 V2=K −(V1+ V3 ) /2   ・・・−
・(1)ただし、 K=201/(201+30o )    −・・’・
・(2)となる。
Suppose that 51 is a defective TFT and data cannot be written to the pixel electrode 52. In this case, first, the defective TFT 51
is cut from the pixel' polarization 52, and then the common electrode 53 is cut at portions 54 and 550, leaving one pixel on both the left and right sides. As a result, the potential of the defective pixel electrode 52 is reduced to v2.
, the potentials of the left and right pixel electrodes are V,,V, then V2=K - (V1+V3)/2...-
・(1) However, K=201/(201+30o) −・・'・
・(2) becomes.

ここでcoは画素電極と対向電極の間の液晶の容量56
の大きさであり、C1は画素電極と共通電極の間の付加
容量57の大きさである。たとえばc、:a、の比が1
=!1であればKの値は[167となり、1:6であれ
ばcL8となる。(V1+V、 )/2は左右の画素に
書き込まれるデータの平均値であるから、C1が十分大
きければ左右の画素のデータを補間したデータの7〜8
割程度の電圧が欠陥画素にも書き込まれることがわかる
Here, co is the capacitance 56 of the liquid crystal between the pixel electrode and the counter electrode.
C1 is the size of the additional capacitance 57 between the pixel electrode and the common electrode. For example, the ratio of c, :a is 1
=! If it is 1, the value of K will be [167, and if it is 1:6, it will be cL8. (V1+V, )/2 is the average value of the data written to the left and right pixels, so if C1 is sufficiently large, the data obtained by interpolating the data of the left and right pixels is 7 to 8.
It can be seen that approximately 10% of the voltage is also written to the defective pixel.

〔実施例2〕 第1の実施例は白黒表示の場合には適用できるが、カラ
ー表示の場合には適用できない。なぜならカラー表示の
場合は適材は1画素に1色のカラニフィルタを対応させ
、3画素分でフルカラー表示するので、隣の画素には異
なる色のデータが書き込まれるからである。
[Example 2] The first example is applicable to black and white display, but not to color display. This is because in the case of color display, a suitable material is to associate one color Kalani filter to one pixel, and full color display is performed for three pixels, so data of a different color is written to the adjacent pixel.

本発明の第2の実施例はカラー表示に適用できる。アク
ティブマトリクスパネルの構造は第1の実施例と同じで
あるが、共通電極の形状が異なる、第5図は、その形状
を示したものである。すなわち共通電極は、各行ごとに
3つに分かれている。赤、緑、青に対応する画素なR,
G、Bと示すと、(51,62,63はそれぞれ、R,
G、Bの画素電極に容量な付加するための共通%極であ
る仮に、64のRの画素が不良になった場合には6画素
分左のRの画素と、3画素分右のRの画素の共通電極を
残して67.68の部分でレーザー照射し切断する。6
5のGの画素が不良になった場合には69と70の部分
、66のBの画素が不良になった場合には71と72の
部分をそれぞれレーザーで切断すればよい。この結果、
カラー表示の場合にも、第1の実施例と同様、左右の最
も近い同色の画素のデータを補間したデータの7〜8割
%度の゛電圧を不良画素に与えることができる〔発明の
効果〕 以上述べたように、本発明によればTFTの素子数を増
やさず、画面も暗くせずに簡単に点欠陥の画素を修正で
きるアクティブマトリクスパネルが実現できる。特に動
画表示においては修正画素はほとんど目だたないため、
見かけ上熱欠陥のパネルとなる。しかもこの修正方法は
電気的な検査が不必要で時間がかからず、修正が失敗す
る確率も低い。従って低コストで無欠陥、または欠陥が
目だたない高画質のパネルを実現できる。
The second embodiment of the present invention is applicable to color display. The structure of the active matrix panel is the same as that of the first embodiment, but the shape of the common electrode is different. FIG. 5 shows the shape. That is, the common electrode is divided into three for each row. Pixel R corresponding to red, green, and blue,
Indicated by G and B, (51, 62, 63 are R,
This is a common % pole to add capacitance to the G and B pixel electrodes.If 64 R pixels become defective, the R pixel on the left by 6 pixels and the R pixel on the right by 3 pixels Laser irradiation is performed to cut the portion 67.68, leaving the common electrode of the pixel. 6
If the G pixel of No. 5 becomes defective, the portions of 69 and 70 may be cut with a laser, and when the B pixel of No. 66 becomes defective, the portions of 71 and 72 may be cut with a laser. As a result,
In the case of color display, as in the first embodiment, a voltage that is 70% to 80% of the data obtained by interpolating the data of the nearest left and right pixels of the same color can be applied to the defective pixel. ] As described above, according to the present invention, it is possible to realize an active matrix panel in which point defective pixels can be easily corrected without increasing the number of TFT elements or darkening the screen. Especially when displaying a video, the corrected pixels are hardly noticeable, so
The panel appears to have a thermal defect. Moreover, this repair method does not require electrical testing, is time-consuming, and has a low probability of failure. Therefore, a high-quality panel with no defects or noticeable defects can be realized at low cost.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はアクティブマトリクスパネルの回路図第2図は
従来のアクティブマトリクスパネルの回路図。 第3図(rL)(b)(c)はアクティブマトリクスパ
ネルの画素部分の平面図及び断面図。 第4図Cα)(b)は不良画素の周辺の平面図及び回路
図。 第5図は共通電極の形状を示す平面図。 11,31.56・・・・・・液晶容置12.57・・
・・・・付加容量 13+14,15,46,53,61,62゜63・・
・・・・共通電極 40・・・・・・対向電極 54.55.67〜72・・・・・・レーザによる切断
部分 以  上 出願人 セイコーエプソン株式会社 +1 −−−一一痺に$t +2 −−−一−−Aて釦介セ +3.14.15−−−一襲・面吃碕 第1図 第2図 潟−一一咲値fオ血 (久) 第3図
FIG. 1 is a circuit diagram of an active matrix panel. FIG. 2 is a circuit diagram of a conventional active matrix panel. FIGS. 3(rL), (b), and (c) are a plan view and a cross-sectional view of a pixel portion of an active matrix panel. FIG. 4Cα)(b) is a plan view and a circuit diagram of the vicinity of a defective pixel. FIG. 5 is a plan view showing the shape of the common electrode. 11,31.56...LCD container 12.57...
...additional capacity 13+14,15,46,53,61,62゜63...
... Common electrode 40 ... Counter electrode 54.55.67-72 ... Laser cut portion and above Applicant: Seiko Epson Corporation +1 --- Ichicho $t +2 ---1--A Tekansuke+3.14.15--Ichishu/Mentsaki Figure 1 Figure 2 Lagoon - Ichisaki Value f O Blood (Kyu) Figure 3

Claims (1)

【特許請求の範囲】 絶縁基板上に設けられた、走査線群、データ線群、及び
前記走査線及びデータ線の交点に設けられた薄膜トラン
ジスタ(以下TFTと略記)アレイによって画素電極を
駆動し液晶を駆動して成るアクティブマトリクスパネル
において、前記画素電極の下部に絶縁膜を介して共通電
極を設け、前記共通電極は各行ごとに分離されており、
かつ、以下のいずれかの形状となっていることを特徴と
するアクティブマトリクスパネル。 (イ)前記共通電極が各行ごとに、すべての列の画素電
極に対して容量を形成するための共通の電極として横方
向に接続されている。 (ロ)前記共通電極が各行ごとに3つに分かれ、前記3
つの共通電極がそれぞれ3本おきの列の画素電極に対し
て容量を形成するための共通の電極として横方向に接続
されている。
[Claims] A pixel electrode is driven by a scanning line group, a data line group, and a thin film transistor (hereinafter abbreviated as TFT) array provided at the intersection of the scanning line and data line, which are provided on an insulating substrate. In an active matrix panel driven by a pixel electrode, a common electrode is provided below the pixel electrode via an insulating film, and the common electrode is separated for each row,
An active matrix panel characterized by having one of the following shapes. (a) The common electrode is connected in the horizontal direction for each row as a common electrode for forming a capacitance with respect to the pixel electrodes of all columns. (b) The common electrode is divided into three for each row, and the three
Each of the two common electrodes is connected laterally to the pixel electrodes in every third column as a common electrode for forming a capacitance.
JP62004498A 1987-01-12 1987-01-12 Active matrix panel Pending JPS63172298A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62004498A JPS63172298A (en) 1987-01-12 1987-01-12 Active matrix panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62004498A JPS63172298A (en) 1987-01-12 1987-01-12 Active matrix panel

Publications (1)

Publication Number Publication Date
JPS63172298A true JPS63172298A (en) 1988-07-15

Family

ID=11585727

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62004498A Pending JPS63172298A (en) 1987-01-12 1987-01-12 Active matrix panel

Country Status (1)

Country Link
JP (1) JPS63172298A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0324635U (en) * 1989-07-19 1991-03-14
WO2019131409A1 (en) * 2017-12-28 2019-07-04 株式会社ジャパンディスプレイ Substrate and electrophoresis device

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0324635U (en) * 1989-07-19 1991-03-14
WO2019131409A1 (en) * 2017-12-28 2019-07-04 株式会社ジャパンディスプレイ Substrate and electrophoresis device
CN111527445A (en) * 2017-12-28 2020-08-11 株式会社日本显示器 Substrate and electrophoresis apparatus
JPWO2019131409A1 (en) * 2017-12-28 2021-01-14 株式会社ジャパンディスプレイ Substrate and electrophoresis equipment
US11480842B2 (en) 2017-12-28 2022-10-25 Japan Display Inc. Substrate and electrophoretic device

Similar Documents

Publication Publication Date Title
US8421724B2 (en) Liquid crystal display device
US7903190B2 (en) Liquid crystal display and a defect correcting method for the same
JP4006304B2 (en) Image display device
USRE40771E1 (en) Liquid crystal display device and method of driving the same
KR101238337B1 (en) Array subatrate and liquid crystal display device having the same
US7978165B2 (en) Liquid crystal display device, method for repairing liquid crystal display device, and method for driving liquid crystal display device
US6798466B2 (en) Liquid crystal display device and method for fabricating the same
JPS59101693A (en) Active matrix substrate
JP2008058337A (en) Display device, liquid crystal display, and manufacturing method of display device,
JPH01130131A (en) Driver-containing active matrix panel
JPH0333724A (en) Liquid crystal display device
JPH0614154B2 (en) LCD matrix panel
JP3322948B2 (en) Array substrate for display device and liquid crystal display device
JP3157186B2 (en) Active matrix type liquid crystal display
JPS63172298A (en) Active matrix panel
JP3293163B2 (en) LCD panel
JP2523587B2 (en) Active matrix type liquid crystal display device
JP2000284304A (en) Liquid crystal display device
JP4612100B2 (en) Liquid crystal display device and manufacturing method thereof
JPH01239531A (en) Active matrix array and liquid crystal display device
JP2000206573A (en) Active matrix type liquid crystal display device and pixel defect correction method
JP2005316002A (en) Display device
JP2000206572A (en) Active matrix type liquid crystal display device and method for correcting pixel defect
JPH09152573A (en) Active matrix display device
JPH0534721A (en) Production of liquid crystal display device