JPS6317014Y2 - - Google Patents

Info

Publication number
JPS6317014Y2
JPS6317014Y2 JP3247578U JP3247578U JPS6317014Y2 JP S6317014 Y2 JPS6317014 Y2 JP S6317014Y2 JP 3247578 U JP3247578 U JP 3247578U JP 3247578 U JP3247578 U JP 3247578U JP S6317014 Y2 JPS6317014 Y2 JP S6317014Y2
Authority
JP
Japan
Prior art keywords
transistor
circuit
capacitor
output
resistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP3247578U
Other languages
Japanese (ja)
Other versions
JPS54135971U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP3247578U priority Critical patent/JPS6317014Y2/ja
Publication of JPS54135971U publication Critical patent/JPS54135971U/ja
Application granted granted Critical
Publication of JPS6317014Y2 publication Critical patent/JPS6317014Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

【考案の詳細な説明】 本考案は、磁気記録装置の記録レベルなどのア
ナログ量をモニターする、指示電気計器のドライ
ブ回路の改良に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an improvement in a drive circuit for an electric indicator meter that monitors an analog quantity such as the recording level of a magnetic recording device.

時々刻々と変化するアナログ量を指示電気計器
(以下、計器という)で計測する場合、ピーク値
を表示するタイプの計器にあつては、その針の振
れは非常に早く、最大値が読み取りにくい。この
ため、特に、磁気記録装置などのように、指示値
のうちの最大値の絶対量が問題である場合、最大
値のところで針をホールドさせ読み取りを楽にす
るようにドライブ回路を構成することがある。従
来のその方法はホールド回路のオン、オフを手動
で行なうものである。この方法では、一度ホール
ド回路をオンにすれば、オンにした時点のアナロ
グ量の最大値で計器の針は一度ホールドされ、次
により大きなアナログ量が入力すれば、当然、ホ
ールドがし直されるが、このホールドし直された
値が大きすぎて変更したい場合は、一度ホールド
回路を手動でオフに戻し、然るべき処置を施した
上で、再度ホールド回路をオンにして最大値を確
認するということを繰り返さなければならない。
しかも、その最大の欠点は、計器の針が一度ホー
ルド状態になるとその最大値で停止したままとな
り、手動でホールドを解除しない限り、それ以下
のアナログ量のモニターができなくなることであ
る。また、従来装置のホールド状態を維持できる
時間は、最大5分程度であつた。これにより、そ
のホールド後約5分経過後には計器への印加電流
が減少し、針が真の最大値を示さず誤つた値を示
す恐れがあつた。このため、従来装置において
は、ホールド状態を維持できる時間(最大5分程
度)毎に必ずホールド回路をオフにし、再びオン
にしなければならない煩雑な操作を必要としてい
た。
When measuring analog quantities that change from moment to moment with an electric indicator meter (hereinafter referred to as a meter), the needle of the meter that displays the peak value swings very quickly, making it difficult to read the maximum value. For this reason, especially when the absolute amount of the maximum value of the indicated values is a problem, such as in magnetic recording devices, it is recommended to configure the drive circuit to hold the needle at the maximum value to make reading easier. be. The conventional method is to manually turn on and off the hold circuit. In this method, once the hold circuit is turned on, the meter needle will be held at the maximum value of the analog amount at the time the hold circuit was turned on, and if a larger analog amount is input next time, it will naturally be held again. If the re-held value is too large and you want to change it, manually turn off the hold circuit, take appropriate measures, then turn on the hold circuit again and check the maximum value. Must be repeated.
Moreover, the biggest drawback is that once the meter needle is in a hold state, it remains at that maximum value, and unless the hold is manually released, it is no longer possible to monitor analog quantities below that value. Further, the time that the conventional device could maintain the hold state was about 5 minutes at most. As a result, about 5 minutes after the hold, the current applied to the meter was reduced, and there was a risk that the needle would not indicate the true maximum value but would indicate an erroneous value. Therefore, in the conventional device, the hold circuit must be turned off and turned on again every time the hold state can be maintained (up to about 5 minutes), which is a complicated operation.

本考案は、従来の上記のような煩雑な操作の必
要なく、時々刻々と変化するアナログ信号に素早
く対処できる計器のドライブ回路を得ようとする
ものである。
The present invention aims to provide an instrument drive circuit that can quickly cope with ever-changing analog signals without requiring the conventional complicated operations described above.

本考案は、このため、計器の表示する絶対量が
ある一定量より大きい場合にのみ自動的に計器の
針がホールド状態となり、それより小さい場合に
は普通のピーク値指示形として動作し、ホールド
状態もある一定時間経過すると自動的に解除され
るように、ドライブ回路を構成するものである。
Therefore, in this invention, the meter needle automatically enters the hold state only when the absolute value displayed by the meter is greater than a certain amount, and when it is smaller than that, it operates as a normal peak value indicator and holds the meter. The drive circuit is configured so that the state is automatically released after a certain period of time has elapsed.

第1図は本考案の一実施例を示す。1は入力端
子、2はダイオード3,4とともにログ圧縮形動
作をする増幅器、5は出力側インピーダンスの小
さい増幅器、6,7は一端接地の抵抗器8、コン
デンサ9とともに整流回路をなすダイオード、1
0は整流回路の出力をベース入力とし、コレクタ
を抵抗器12を介して電源19に接続し、エミツ
タに接続した一端接地のコンデンサ11を充電す
るトランジスタ、13はコンデンサ11の電圧を
ゲート入力とし、ドレインをトランジスタ10の
コレクタに接続し、ソースに接続した、計器15
の感度調整用の半固定抵抗器14、計器15、ソ
ースバイアス用の順方向のダイオード16の、一
端接地の直列回路にドレイン電流を流す電界効果
形トランジスタ(以下、FETという)、17は一
端をコンデンサ11に接続した、その電荷の放電
路となる抵抗器、18は一端を計器15のFET
13側に接続した計器15の補正用抵抗器、20
は整流回路の出力側に一端を接続したピークホー
ルドオン、オフスイツチ、21は一端を電源19
に接続し、一端接地の抵抗器22とともに、電源
電圧を分圧して基準レベルを設定する半固定抵抗
器、24は入力端子AとBに半固定抵抗器21と
抵抗器22の接続点とピークホールドオン、オフ
スイツチ20の他端を接続し、出力側を抵抗器2
3を介して電源19に接続したコンパレータ、2
5はコンパレータ24の出力をベース入力とし、
エミツタを接地し、コレクタに保護用抵抗器26
を介して接続した、一端接地のコンデンサ27の
電荷を放電するトランジスタ、28は一端を電源
19に接続した抵抗器29とともにコンデンサ2
7の充電路となる半固定抵抗器、30は半固定抵
抗器28と抵抗器29の接続点の電圧をベース入
力とし、エミツタを電源19に接続し、コレクタ
に接続した一端接地の抵抗器31に出力を生ずる
トランジスタ、34はトランジスタ30の出力を
抵抗器32を介してベース入力とし、エミツタを
接地し、コレクタと電源19の間に接続した抵抗
器36に出力を生ずるトランジスタ、37はトラ
ンジスタ34の出力をベース入力とし、エミツタ
を接地し、コレクタに接続した抵抗器17の他端
を接地するトランジスタ、35はトランジスタ3
0の出力を抵抗器33を介してベース入力とし、
エミツタを接地し、コレクタに接続した抵抗器1
8の他端を接地するトランジスタである。
FIG. 1 shows an embodiment of the present invention. 1 is an input terminal, 2 is an amplifier that performs log compression type operation together with diodes 3 and 4, 5 is an amplifier with low output side impedance, 6 and 7 are diodes that form a rectifier circuit together with a resistor 8 and a capacitor 9, each of which is grounded at one end.
0 has the output of the rectifier circuit as the base input, the collector is connected to the power supply 19 via the resistor 12, and the emitter is connected to a transistor that charges the capacitor 11 whose one end is grounded; 13 is the gate input of the voltage of the capacitor 11; an instrument 15 whose drain is connected to the collector of the transistor 10 and connected to its source;
A field-effect transistor (hereinafter referred to as FET) 17 is a field-effect transistor (hereinafter referred to as FET) that allows drain current to flow through a series circuit with one end grounded, consisting of a semi-fixed resistor 14 for sensitivity adjustment, a meter 15, and a forward diode 16 for source bias. A resistor 18 is connected to the capacitor 11 and serves as a discharge path for the electric charge.One end of the resistor 18 is connected to the FET of the meter 15.
A correction resistor for the meter 15 connected to the 13 side, 20
21 is a peak hold on/off switch with one end connected to the output side of the rectifier circuit, and 21 is a peak hold on/off switch with one end connected to the power supply 19.
24 is a semi-fixed resistor that divides the power supply voltage and sets the reference level, together with a resistor 22 whose one end is grounded. 24 is connected to the connection point of the semi-fixed resistor 21 and resistor 22 to the input terminals A and B, and the peak Connect the other end of hold-on/off switch 20, and connect the output side to resistor 2.
a comparator connected to the power supply 19 via 3;
5 uses the output of the comparator 24 as the base input,
Ground the emitter and put a protective resistor 26 on the collector.
A transistor 28 is connected to the capacitor 2 with a resistor 29 whose one end is connected to the power supply 19.
7 is a semi-fixed resistor serving as a charging path; 30 is a resistor 31 whose base input is the voltage at the connection point of the semi-fixed resistor 28 and resistor 29; its emitter is connected to the power supply 19; and its collector is grounded at one end. 34 is a transistor whose base input is the output of the transistor 30 via a resistor 32, its emitter is grounded, and which produces an output to a resistor 36 connected between the collector and the power supply 19; 37 is a transistor that produces an output to the transistor 34; 35 is a transistor whose base input is the output of
The output of 0 is used as the base input via the resistor 33,
Resistor 1 with emitter grounded and collector connected
This is a transistor whose other end of 8 is grounded.

上記構成の第1図の回路において半固定抵抗器
21で基準レベルを設定し、ピークホールドオ
ン、オフスイツチ20をオンとすると、入力端子
1に加えられた信号は、ログ圧縮形増幅器2,
3,4で増幅され、さらに、増幅器5で増幅され
るとともにインピーダンス変換され、整流回路
6,7,8,9でコンデンサ9の直流電圧とされ
る。トランジスタ10はこの直流電圧に比例した
コレクタ電流でコンデンサ11を充電する。
FET13はこの充電電圧に比例したドレイン電
流を計器15に流し、その針を振らせる。この
時、FET13にはダイオード16でソースバイ
アスがかかり、また、計器15の感度は半固定抵
抗器14で調整できる。ここで、入力信号に設定
レベルを越える部分がなかつた場合とあつた場合
がある。
In the circuit of FIG. 1 having the above configuration, when the reference level is set with the semi-fixed resistor 21 and the peak hold on/off switch 20 is turned on, the signal applied to the input terminal 1 is transmitted to the log compression type amplifier 2,
3 and 4, further amplified by amplifier 5 and subjected to impedance conversion, and rectifier circuits 6, 7, 8, and 9 to obtain a DC voltage of capacitor 9. Transistor 10 charges capacitor 11 with a collector current proportional to this DC voltage.
The FET 13 flows a drain current proportional to this charging voltage to the meter 15, causing the needle to swing. At this time, a source bias is applied to the FET 13 by a diode 16, and the sensitivity of the meter 15 can be adjusted by a semi-fixed resistor 14. Here, there are cases where there is no part of the input signal exceeding the set level, and cases where there is.

先ず、入力信号に設定レベルを越える部分がな
かつた場合は、コンパレータ24の入力端子Bの
電圧は入力端子Aの設定レベルより小さいままで
あるので、コンパレータ24の出力側に低レベル
(以下、Lという)になつており、このため、以
下順次に、トランジスタ25のコレクタ側は高レ
ベル(以下、Hという)、トランジスタ30のコ
レクタ側はL、トランジスタ34のコレクタ側は
Hで、トランジスタ37はオン、トランジスタ3
5はオフとなつている。したがつて、入力信号が
なくなると、整流回路のコンデンサ9の電荷は抵
抗器8を経て急速に放電し、トランジスタ10は
ベース電圧がなくなるのでカツトオフとなるが、
コンデンサ11の電荷も抵抗器17とトランジス
タ37を経て放電する。この放電時間は抵抗器1
7のため数秒に亘る。このため、FET13のゲ
ート電圧はゆつくりと降下し、ドレイン電流もゆ
つくり立下り、計器15の針をゆつくりと零位置
に戻す。
First, if there is no part of the input signal that exceeds the set level, the voltage at input terminal B of the comparator 24 remains lower than the set level at input terminal A, so a low level (hereinafter referred to as L) is applied to the output side of the comparator 24. Therefore, the collector side of the transistor 25 is at a high level (hereinafter referred to as H), the collector side of the transistor 30 is at an L level, the collector side of the transistor 34 is at an H level, and the transistor 37 is turned on. , transistor 3
5 is off. Therefore, when the input signal disappears, the charge in the capacitor 9 of the rectifier circuit is rapidly discharged through the resistor 8, and the transistor 10 is cut off because the base voltage disappears.
The charge on capacitor 11 is also discharged via resistor 17 and transistor 37. This discharge time is the resistor 1
7 for several seconds. Therefore, the gate voltage of the FET 13 slowly drops, the drain current also slowly falls, and the needle of the meter 15 slowly returns to the zero position.

次に、入力信号に設定レベルを越える部分があ
つた場合は、入力信号が設定レベルを越えた時、
コンパレータ24の出力側はLからHに移行す
る。このため、トランジスタ25はオンとなつ
て、コンパレータ24の出力側がLでトランジス
タ25がオフの間電源19で抵抗器29と半固定
抵抗器28を経て充電されていた、コンデンサ2
7の電荷を保護用抵抗器26を経て放電する。コ
ンデンサ27の電荷が急速に放電すると、トラン
ジスタ30はオンとなつて、そのコレクタはHと
なり、以下順次に、トランジスタ34はオン、ト
ランジスタ37はオフ、また、トランジスタ35
はオンとなる。トランジスタ37,35がこのよ
うに移行すると、コンデンサ11は、放電路はな
くなり、充電一方となつている。したがつて、入
力信号がなくなつても、コンデンサ11の電圧は
入力信号の最大値に等しくなつたままであり、
FET13はこの電圧に比例したある一定のドレ
イン電流を流しつづけ、これによつて計器15の
針は入力信号の最大値にホールドされる。また、
計器15は急峻な入力信号の変化にも追随できる
ように機械的ダンピング(機械的インピーダン
ス)を小さくしている。これにより、急峻な入力
信号の変化にも充分感度よく応答するようになる
半面、針が行きすぎてしまう欠点が生ずる。しか
るに、抵抗18を計器15と並列に挿入すること
により、計器15に流れるドレイン電流を分流し
て、針の行きすぎを防ぐようにしている。
Next, if there is a part of the input signal that exceeds the set level, when the input signal exceeds the set level,
The output side of the comparator 24 shifts from L to H. Therefore, the transistor 25 is turned on, and while the output side of the comparator 24 is L and the transistor 25 is off, the capacitor 2, which has been charged by the power supply 19 via the resistor 29 and the semi-fixed resistor 28, is turned on.
7 is discharged through the protective resistor 26. When the charge in the capacitor 27 is rapidly discharged, the transistor 30 is turned on and its collector becomes H, and in turn, the transistor 34 is turned on, the transistor 37 is turned off, and the transistor 35 is turned on.
is turned on. When the transistors 37 and 35 shift in this manner, the capacitor 11 has no discharge path and is only charged. Therefore, even if the input signal disappears, the voltage on the capacitor 11 remains equal to the maximum value of the input signal,
FET 13 continues to flow a certain drain current proportional to this voltage, thereby holding the needle of meter 15 at the maximum value of the input signal. Also,
The meter 15 has a small mechanical damping (mechanical impedance) so that it can follow sudden changes in the input signal. Although this makes it possible to respond with sufficient sensitivity to sudden changes in the input signal, there is a drawback that the needle may move too far. However, by inserting the resistor 18 in parallel with the meter 15, the drain current flowing to the meter 15 is shunted to prevent the needle from moving too far.

第2図は入力信号と設定レベルの一例を示し、
第3図は、第2図に示した入力信号と設定レベル
の場合に、トランジスタ30のコレクタ側がLか
らH、また、HからLとなる状態を示す。これら
から明らかなように、ピークホールドがオンとな
るのは入力信号が設定レベルを越した瞬間であ
り、そのホールドが維持される時間tは、入力信
号が設定レベルよりも小さくなつた瞬間から始ま
り、コンデンサ27と半固定抵抗器28と抵抗器
29の時定数で決まる、コンデンサ27の充電電
圧がトランジスタ30をオフにする値になるまで
である。第3図のXは入力信号に、設定レベルを
越す部分の後、そのホールド維持時間t内に設定
レベルを越す部分が現れない場合であり、Y,Z
はそれが現れる場合である。このYは後の部分の
入力信号の最大値が最初の部分よりも大きい場合
であり、Zは後の部分が最初の部分のホールド維
持時間の経過寸前に現れた場合であり、これらの
場合には、後の部分でホールドし直され、そのホ
ールド維持時間tの経過後、ホールド解除とな
る。
Figure 2 shows an example of input signals and setting levels.
FIG. 3 shows a state in which the collector side of the transistor 30 changes from L to H and from H to L in the case of the input signal and set level shown in FIG. 2. As is clear from these, peak hold is turned on at the moment the input signal exceeds the set level, and the time t for which the hold is maintained starts from the moment the input signal becomes smaller than the set level. , until the charging voltage of the capacitor 27, which is determined by the time constants of the capacitor 27, the semi-fixed resistor 28, and the resistor 29, reaches a value that turns off the transistor 30. X in Fig. 3 is the case where no part exceeding the set level appears in the input signal within the hold maintenance time t after the part exceeding the set level, and Y, Z
is the case where it appears. This Y is a case where the maximum value of the input signal in the latter part is larger than that in the first part, and Z is a case in which the latter part appears just before the hold maintenance time of the first part has elapsed. is held again in the latter part, and after the hold maintenance time t has elapsed, the hold is released.

第1図の回路において、基準レベルを半固定抵
抗器21で設定し、ピークホールドオン、オフス
イツチ20をオンとすると、上記のように、基準
レベルを越す入力信号に対し、計器15の針の振
れとそのホールド時間は、常に新しい大きさの信
号で次々と更新されていく。そして、この基準レ
ベルは半固定抵抗器21で任意に設定でき、ま
た、ホールド維持時間も半固定抵抗器28で自由
に決定できる。入力信号の最大値が時々刻々と変
化する場合のホールド維持時間は長くても数秒程
度が適当である。
In the circuit shown in FIG. 1, if the reference level is set by the semi-fixed resistor 21 and the peak hold on/off switch 20 is turned on, the needle of the meter 15 will deflect in response to an input signal exceeding the reference level, as described above. and its hold time are constantly updated one after another with signals of new magnitude. This reference level can be arbitrarily set using the semi-fixed resistor 21, and the hold maintenance time can also be freely determined using the semi-fixed resistor 28. When the maximum value of the input signal changes from moment to moment, it is appropriate for the hold maintenance time to be several seconds at most.

なお、第1図の回路において、ピークホールド
オンオフスイツチ20をオフとすると、普通のピ
ーク値指示形の動作となる。また第1図の回路の
ログ圧縮形増幅器2は計器15の目盛を拡大する
ためのものであり、アナログ量に応じた他の増幅
器を使用してもよいし、計器15はピーク値表示
形のものであるが、他のVU計などを使用できる
ことはいうまでもない。
In the circuit of FIG. 1, when the peak hold on/off switch 20 is turned off, normal peak value indication type operation occurs. Further, the log compression type amplifier 2 in the circuit shown in FIG. However, it goes without saying that other VU meters can also be used.

以上のように、本考案の回路によれば、ピーク
ホールドのホールドレベルとホールド維持時間を
任意に設定できるので、磁気記録装置の記録レベ
ルや騒音計の騒音レベルなどの正確なモニター、
チエツクがきわめて容易となる。
As described above, according to the circuit of the present invention, the peak hold hold level and hold maintenance time can be arbitrarily set, so that accurate monitoring of the recording level of a magnetic recording device, the noise level of a sound level meter, etc.
Checking becomes extremely easy.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本考案の一実施例を示し、第2図は入
力信号と設定レベルの一例を示し、第3図は第2
図の入力信号と設定レベルの場合ピークホールド
のオン、オフとなる状態を示す。 1……入力端子、2,5……増幅器、3,4,
6,7,16……ダイオード、8,12,17,
18,22,23,26,29,31,32,3
3,36……抵抗器、9,11,27……コンデ
ンサ、10,25,30,34,35,37……
トランジスタ、13……電界効果形トランジス
タ、14,21,28……半固定抵抗器、15…
…計器、19……電源、20……ピークホールド
オン、オフスイツチ、24……コンパレータ。
Fig. 1 shows one embodiment of the present invention, Fig. 2 shows an example of input signals and setting levels, and Fig. 3 shows an example of the second embodiment of the present invention.
The input signal and setting level shown in the figure shows the state in which peak hold is turned on or off. 1...Input terminal, 2,5...Amplifier, 3,4,
6, 7, 16...diode, 8, 12, 17,
18, 22, 23, 26, 29, 31, 32, 3
3, 36... Resistor, 9, 11, 27... Capacitor, 10, 25, 30, 34, 35, 37...
Transistor, 13... Field effect transistor, 14, 21, 28... Semi-fixed resistor, 15...
...Instrument, 19...Power source, 20...Peak hold on, off switch, 24...Comparator.

Claims (1)

【実用新案登録請求の範囲】 (a) 入力信号を増巾する増巾回路、 (b) この増巾回路の出力側に設けられた充放電回
路を有する整流回路、 (c) この整流回路の出力に応じてエミツタに電気
的に接続された第1のコンデンサを充電する第
1のトランジスタと、上記第1のコンデンサの
充電電圧に応じて指示電気計器を駆動する高入
力インピーダンスの第2のトランジスタとを有
する第1の半導体回路、 (d) 基準レベルと上記整流回路の出力とを比較す
るコンパレータ、 (e) 上記整流回路の出力を上記コンパレータに導
入する経路に設けられたピークホールドオンオ
フ用スイツチ、 (f) 上記コンパレータの出力に応動し、上記整流
回路の出力が上記基準レベル以下のとき不導通
となる第3のトランジスタと、この第3のトラ
ンジスタに電気的に並列接続された第2のコン
デンサ及びこの第2のコンデンサの充電抵抗か
らなるピークホールド維持時間設定用時定数回
路と、上記第2のコンデンサの充電電圧が所定
値以上のとき導通して上記第1のコンデンサに
放電抵抗を電気的に接続する第4のトランジス
タとを有する第2の半導体回路を備えた指示電
気計器のドライブ回路。
[Scope of Claim for Utility Model Registration] (a) An amplification circuit that amplifies an input signal, (b) A rectifier circuit having a charge/discharge circuit provided on the output side of this amplification circuit, (c) A rectifier circuit that amplifies an input signal. a first transistor that charges a first capacitor electrically connected to the emitter in accordance with the output; and a second transistor with high input impedance that drives an indicating electric meter in accordance with the charging voltage of the first capacitor. (d) a comparator for comparing a reference level with the output of the rectifier; (e) a peak hold on/off switch provided in a path for introducing the output of the rectifier into the comparator; (f) a third transistor that responds to the output of the comparator and becomes non-conductive when the output of the rectifier circuit is below the reference level; and a second transistor that is electrically connected in parallel to the third transistor. A time constant circuit for setting a peak hold maintenance time consisting of a capacitor and a charging resistor of the second capacitor, and a time constant circuit for setting a peak hold time, which is electrically connected to the first capacitor when the charging voltage of the second capacitor is equal to or higher than a predetermined value. A drive circuit for an indicating electric meter, comprising a second semiconductor circuit having a second semiconductor circuit and a fourth transistor connected to each other.
JP3247578U 1978-03-14 1978-03-14 Expired JPS6317014Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3247578U JPS6317014Y2 (en) 1978-03-14 1978-03-14

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3247578U JPS6317014Y2 (en) 1978-03-14 1978-03-14

Publications (2)

Publication Number Publication Date
JPS54135971U JPS54135971U (en) 1979-09-20
JPS6317014Y2 true JPS6317014Y2 (en) 1988-05-13

Family

ID=28886040

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3247578U Expired JPS6317014Y2 (en) 1978-03-14 1978-03-14

Country Status (1)

Country Link
JP (1) JPS6317014Y2 (en)

Also Published As

Publication number Publication date
JPS54135971U (en) 1979-09-20

Similar Documents

Publication Publication Date Title
EP0828297B1 (en) Photosensor circuit
US5363047A (en) Portable ground fault detector
US4162444A (en) Peak level detector
US4020424A (en) Active differential filter network
JPS6317014Y2 (en)
KR960004456B1 (en) Electronic equipment with an integrated btl circuit
JPS622169A (en) Method and device for measuring minimum resistance
US3758858A (en) Electronic tachometer
US4928059A (en) Sinusoidal current sense and scaling circuit
US4158765A (en) Totalizer for two-wire transmitter
GB944385A (en) Improvements in and relating to apparatus and methods for testing transistors
JPS5817208Y2 (en) Drive circuit for analog quantity display device
US3790887A (en) Amplifying and holding measurement circuit
US4308497A (en) Peak level detector
US3999125A (en) Peak detector having signal rise-time enhancement
JPS5815905Y2 (en) Peak level diaphragm couch
US3548307A (en) Electronic holding circuit
JPS6344772Y2 (en)
JPH0124704Y2 (en)
GB1426569A (en) Temperature responsive device
JPS592511Y2 (en) Light beam detector tester circuit
JPS58156234A (en) Alc display device of ssb type transceiver
JPS5921531Y2 (en) Muting circuit for direct coupled amplifier
SU1018044A1 (en) Electric radio component parameter automatic measuring device
KR890001943B1 (en) Index bust integration circuit in magnetic device