JPS6316030Y2 - - Google Patents

Info

Publication number
JPS6316030Y2
JPS6316030Y2 JP10896680U JP10896680U JPS6316030Y2 JP S6316030 Y2 JPS6316030 Y2 JP S6316030Y2 JP 10896680 U JP10896680 U JP 10896680U JP 10896680 U JP10896680 U JP 10896680U JP S6316030 Y2 JPS6316030 Y2 JP S6316030Y2
Authority
JP
Japan
Prior art keywords
time constant
circuit
switch
tape recorder
playback
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP10896680U
Other languages
Japanese (ja)
Other versions
JPS5733439U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP10896680U priority Critical patent/JPS6316030Y2/ja
Publication of JPS5733439U publication Critical patent/JPS5733439U/ja
Application granted granted Critical
Publication of JPS6316030Y2 publication Critical patent/JPS6316030Y2/ja
Expired legal-status Critical Current

Links

Description

【考案の詳細な説明】 本考案は、テープレコーダー特にタイマー装置
により電源が供給されると自動的に再生又は録音
動作状態になる所謂スタンバイと呼ばれる機能を
有するテープレコーダーに関する。 テープデツキと呼ばれる高級なテープレコーダ
ーはプランジヤーの吸引動作によつて各動作の切
換を行なうように構成されたものが一般的であ
る。 そして斯かるプランジヤーの動作を制御する操
作回路として現在ではIC(集積回路)化されたも
のが多くみられる。本考案は、斯かるIC化され
た操作回路を使用すると共にスタンバイ機能を備
えたテープレコーダーの制御回路を提供しようと
するものであり、以下図面を参照して詳細に説明
する。 図示した回路は、本考案の制御回路の一実施例
である。同図において、1はIC化された操作回
路であり、各操作釦の押圧により得られる信号が
入力される入力端子を有すると共に各操作に応じ
て各動作を行なうための信号を出力する出力端子
を備えている。2,3及び4は夫々録音、再生及
び停止用入力端子、5,6及び7は夫々録音、再
生及び停止用操作スイツチであり、その閉成によ
つて前記操作回路1の入力端子2,3,4を接地
し該操作回路1に夫々の動作に必要な信号を入力
すると共に夫々ノンロツク式のスイツチにて構成
されている。8は電源端子、9は接地端子、10
は前記操作回路1の動作を制御する動作制御端
子、11は再生用出力端子であり、前記動作制御
端子10に印加される電圧が所定値以上になると
前記操作回路1は入力端子に入力される信号に応
じて出力端子に信号を出力する動作可能状態にな
る。12は電源線路13に電源が供給された後所
定時間前記操作回路1を動作不可能状態に保持す
るべく前記動作制御端子10に接続された第1時
定数回路であり、抵抗14及びコンデンサー15
によつて構成されている。16はコンデンサー1
7及び抵抗18より成る第2時定数回路であり、
そのコンデンサー17と抵抗18との接続点Aは
NAND回路19の入力端子に接続されている。
20はスタンバイ機能の動作、不動作を制御する
スタンバイスイツチであり、一方の端子20aは
前記NAND回路19の出力端子に接続され、他
方の端子20bはダイオード21を介して再生用
入力端子3に、またダイオード22及び選択スイ
ツチ23を介して録音用入力端子2に接続されて
いる。24は、前記操作回路1の再生用出力端子
11より信号が出力されると導通状態に反転する
スイツチングトランジスターであり、エミツタは
接地されていると共にコレクタは抵抗25を介し
て前記第2時定数回路16の接続点Aに接続され
ている。 また該時定数回路16の接続点Aは抵抗26及
びダイオード27を介して前記操作回路1の停止
用入力端子4に接続されている。斯かる回路にお
いて、第1時定数回路12の時定数は第2時定数
回路16の時定数より小さくなるように、また第
2時定数回路16を構成する抵抗18の抵抗値に
比較して抵抗25及び26の抵抗値は、はるかに
小さい値に設定されている。 以上の如く、本考案は構成されており、次に動
作について説明する。スタンバイ動作を行なわな
い場合にはスタンバイスイツチ20は図示した如
く開放されている。斯かる状態において、電源線
路13に電源が供給されると、操作回路1に電源
が供給されると共に第1時定数回路12及び第2
時定数回路16に電流が供給される。この結果第
1時定数回路12の時定数によつて設定された時
間経過すると動作制御端子10に印加される電圧
が所定値に上昇し、操作回路1は動作可能状態に
なる。一方NAND回路19の出力信号は第2時
定数回路16の時定数によつて設定される時間L
(低い)レベルになるがスタンバイスイツチ20
が開放されているので操作回路1に何等作用する
ことはない。斯かる状態において、再生操作をす
ると再生用操作スイツチ6が閉成されて操作回路
1の再生用入力端子3が接地されるので再生用出
力端子11に再生動作を行なうためのH(高い)
レベルの信号が出力され、再生用のプランジヤー
(図示せず)が吸引動作してテープレコーダーの
再生状態が構成される。 同様に早送り及び巻戻し用操作スイツチ(図示
せず)を操作すれば操作回路1より各操作に応じ
た信号が出力されテープレコーダーの各動作状態
が構成される。そしてテープレコーダーが動作状
態にあるときに停止用スイツチ7を閉成すると操
作回路1がリセツトされて各動作を行なうための
出力信号が消滅しテープレコーダーは停止状態に
復帰せしめられる。 以上の如く、通常の動作は行なわれるが次にス
タンバイ動作について説明する。まずタイマー装
置によつて設定時間に再生動作を開始する場合に
ついて説明する。この場合選択スイツチ23は開
放された状態にあり、スタンバイスイツチ20は
閉成された状態にある。斯かる状態において設定
時間になるとタイマー装置よりテープレコーダー
に電源が供給され電源線路13は所定の電圧にな
る。該電源線路13に電源が供給されると操作回
路1は前述したように所定時間動作不可能状態に
ある。また第2時定数回路16の接続点Aの電位
は所定時間HレベルにあるためNAND回路19
の出力はその間Lレベルにある。そしてこの状態
ではスタンバイスイツチ20が閉成されているた
め操作回路1の再生用入力端子3はLレベルにあ
る。このNAND回路19の出力による再生用入
力端子3のLレベル保持は、前記第1時定数回路
12による操作回路1の動作不可能状態保持より
長時間行なわれるため、該操作回路1が動作可能
状態になると再生用出力端子11より再生動作を
行なうためのHレベルの信号が出力される。その
結果再生用のプランジヤーが吸引動作しテープレ
コーダーの再生状態が構成されると共にスイツチ
ングトランジスター24が導通状態に反転し第2
時定数回路16を構成するコンデンサー17を急
速に充電せしめる。従つて再生動作が開始される
とNAND回路19の出力はLレベルよりHレベ
ルに反転し、操作回路1の再生用入力端子3への
信号が断たれる。以上の如く再生動作のスタンバ
イ動作は行なわれるが録音動作を行なう場合には
選択スイツチ23を閉成せしめれば良い。即ちこ
の場合には、スタンバイスイツチ20を介して操
作回路1の録音用入力端子2及び再生用入力端子
3にLレベルの信号が入力されることになるので
該操作回路1の録音用出力端子及び再生用出力端
子11にHレベルの信号が出力されテープレコー
ダーの録音状態が構成される。そしてこの場合に
もスイツチングトランジスター24が導通状態に
反転して第2時定数回路16のコンデンサー17
を急速に充電せしめるので操作回路1の録音用入
力端子2及び再生用入力端子3への信号は、録音
動作が開始されると直ちに断たれる。 以上の如く再生及び録音動作のスタンバイ動作
は行なわれるが次に本考案の要旨である停止用操
作スイツチ7の閉成に伴なう動作について説明す
る。停止用操作スイツチ7を閉成すると操作回路
1の停止用入力端子4が接地されるため操作回路
1がリセツトされテープレコーダーは停止状態に
復帰せしめられるが、該停止用入力端子4はダイ
オード27及び抵抗26を介して第2時定数回路
16の接続点Aに接続されているためコンデンサ
ー17は該停止用操作スイツチ7の閉成により急
速に充電されることになる。従つてスタンバイス
イツチ20が閉成された状態においてテープレコ
ーダーの電源スイツチを投入した後すぐに停止用
操作スイツチ7を閉成せしめればコンデンサー1
7を急速に充電せしめてNAND回路19の出力
をHレベルにするので第1時定数回路12によつ
て操作回路1が動作可能状態にせしめられたとき
には操作回路1の再生又は録音のための入力信号
は断たれていることになり操作回路1の出力端子
より各動作を行なうための信号が出力されること
はない。 本実施例における操作回路1は各操作スイツチ
の閉成により入力端子を接地することによつて制
御信号を入力する場合について説明したが、各操
作スイツチの閉成によりHレベルの信号を制御信
号として入力するようにされた操作回路を使用す
ることは可能である。また、第2時定数回路16
の時定数を停止用操作スイツチ7によつて直接制
御するようにしたがトランジスター等のスイツチ
ング素子を利用することも出来る。 以上に説明したように本考案の制御回路は、停
止操作によりスタンバイ動作時操作回路の入力端
子への入力を制御する第2時定数回路の時定数を
可及的小にせしめるようにしたので、スタンバイ
スイツチがスタンバイ動作状態にあるときにテー
プレコーダーの電源スイツチを投入した場合に直
ちに停止操作を成せばスタンバイ動作を解除する
ことが出来るものであり、本考案の実用性は非常
に大である。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a tape recorder, and particularly to a tape recorder having a so-called standby function that automatically enters a playback or recording mode when power is supplied by a timer device. High-grade tape recorders called tape decks are generally constructed so that each operation is switched by the suction operation of a plunger. Currently, many operating circuits for controlling the operation of such plungers are implemented as ICs (integrated circuits). The present invention aims to provide a control circuit for a tape recorder that uses such an IC-based operation circuit and has a standby function, and will be described in detail below with reference to the drawings. The illustrated circuit is one embodiment of the control circuit of the present invention. In the figure, 1 is an IC-based operation circuit, which has an input terminal into which signals obtained by pressing each operation button are input, and an output terminal that outputs signals for performing each operation according to each operation. It is equipped with 2, 3 and 4 are input terminals for recording, playback and stop, respectively; 5, 6 and 7 are operation switches for recording, playback and stop, respectively, and when they are closed, input terminals 2, 3 of the operation circuit 1 are connected. . 8 is the power terminal, 9 is the ground terminal, 10
is an operation control terminal for controlling the operation of the operation circuit 1, and 11 is an output terminal for reproduction, and when the voltage applied to the operation control terminal 10 exceeds a predetermined value, the operation circuit 1 is input to the input terminal. It becomes operational to output a signal to the output terminal in response to the signal. 12 is a first time constant circuit connected to the operation control terminal 10 to keep the operation circuit 1 in an inoperable state for a predetermined period of time after power is supplied to the power supply line 13;
It is composed of. 16 is capacitor 1
7 and a resistor 18,
The connection point A between the capacitor 17 and the resistor 18 is
It is connected to the input terminal of the NAND circuit 19.
20 is a standby switch that controls the operation and non-operation of the standby function; one terminal 20a is connected to the output terminal of the NAND circuit 19, and the other terminal 20b is connected to the playback input terminal 3 via a diode 21; It is also connected to the recording input terminal 2 via a diode 22 and a selection switch 23. Reference numeral 24 denotes a switching transistor which is inverted to a conductive state when a signal is output from the reproduction output terminal 11 of the operating circuit 1, and its emitter is grounded and its collector is connected to the second time constant through a resistor 25. It is connected to connection point A of the circuit 16 . Further, the connection point A of the time constant circuit 16 is connected to the stop input terminal 4 of the operation circuit 1 via a resistor 26 and a diode 27. In such a circuit, the time constant of the first time constant circuit 12 is smaller than the time constant of the second time constant circuit 16 , and the resistance value is smaller than that of the resistor 18 constituting the second time constant circuit 16 . The resistance values of 25 and 26 are set to much smaller values. The present invention is constructed as described above, and its operation will be explained next. When standby operation is not performed, standby switch 20 is open as shown. In such a state, when power is supplied to the power supply line 13, power is supplied to the operation circuit 1, and the first time constant circuit 12 and the second
Current is supplied to the time constant circuit 16 . As a result, when the time set by the time constant of the first time constant circuit 12 has elapsed, the voltage applied to the operation control terminal 10 increases to a predetermined value, and the operation circuit 1 becomes operable. On the other hand, the output signal of the NAND circuit 19 is output for a time L set by the time constant of the second time constant circuit 16 .
(Low) level, but standby switch 20
Since it is open, there is no effect on the operating circuit 1. In such a state, when a regeneration operation is performed, the regeneration operation switch 6 is closed and the regeneration input terminal 3 of the operation circuit 1 is grounded, so that the regeneration output terminal 11 receives an H (high) signal for performing the regeneration operation.
A level signal is output, and a reproducing plunger (not shown) performs a suction operation to configure the reproducing state of the tape recorder. Similarly, when a fast forward or rewind operation switch (not shown) is operated, the operation circuit 1 outputs a signal corresponding to each operation, thereby configuring each operating state of the tape recorder. When the stop switch 7 is closed while the tape recorder is in the operating state, the operating circuit 1 is reset, the output signals for performing each operation disappear, and the tape recorder is returned to the stopped state. As described above, the normal operation is performed, but the standby operation will be explained next. First, a case will be described in which a reproducing operation is started at a set time using a timer device. In this case, the selection switch 23 is in an open state and the standby switch 20 is in a closed state. In such a state, when the set time comes, power is supplied to the tape recorder from the timer device, and the power supply line 13 becomes a predetermined voltage. When power is supplied to the power supply line 13, the operating circuit 1 remains inoperable for a predetermined period of time as described above. Furthermore, since the potential at the connection point A of the second time constant circuit 16 is at H level for a predetermined time, the NAND circuit 19
The output of is at L level during that time. In this state, the standby switch 20 is closed, so the reproduction input terminal 3 of the operating circuit 1 is at the L level. Since the output of the NAND circuit 19 holds the reproduction input terminal 3 at the L level for a longer period of time than the first time constant circuit 12 holds the operation circuit 1 in the inoperable state, the operation circuit 1 is in the operable state. When this happens, an H level signal for performing a reproducing operation is output from the reproducing output terminal 11. As a result, the reproducing plunger performs a suction operation to configure the reproducing state of the tape recorder, and at the same time, the switching transistor 24 is reversed to a conductive state and the second
The capacitor 17 forming the time constant circuit 16 is rapidly charged. Therefore, when the reproduction operation is started, the output of the NAND circuit 19 is inverted from the L level to the H level, and the signal to the reproduction input terminal 3 of the operating circuit 1 is cut off. As described above, the standby operation for the playback operation is performed, but when the recording operation is performed, the selection switch 23 may be closed. That is, in this case, an L level signal is input to the recording input terminal 2 and the playback input terminal 3 of the operating circuit 1 via the standby switch 20, so that the recording output terminal and the playback input terminal of the operating circuit 1 are input. An H level signal is output to the playback output terminal 11 to configure the recording state of the tape recorder. In this case as well, the switching transistor 24 is reversed to a conductive state, and the capacitor 17 of the second time constant circuit 16 is turned on.
, the signals to the recording input terminal 2 and the reproduction input terminal 3 of the operating circuit 1 are cut off immediately after the recording operation is started. The standby operation for the playback and recording operations is performed as described above, but the operation associated with the closing of the stop operation switch 7, which is the gist of the present invention, will now be explained. When the stop operation switch 7 is closed, the stop input terminal 4 of the operation circuit 1 is grounded, so the operation circuit 1 is reset and the tape recorder is returned to the stopped state. Since the capacitor 17 is connected to the connection point A of the second time constant circuit 16 via the resistor 26, the capacitor 17 is rapidly charged when the stop operation switch 7 is closed. Therefore, if the stop operation switch 7 is closed immediately after turning on the power switch of the tape recorder while the standby switch 20 is closed, the capacitor 1
7 is rapidly charged and the output of the NAND circuit 19 becomes H level, when the operating circuit 1 is enabled to operate by the first time constant circuit 12 , the input for playback or recording of the operating circuit 1 is activated. Since the signal is cut off, no signal for performing each operation is output from the output terminal of the operating circuit 1. In the operating circuit 1 in this embodiment, a case has been described in which a control signal is input by grounding the input terminal by closing each operating switch. It is possible to use an operating circuit adapted for input. In addition, the second time constant circuit 16
Although the time constant is directly controlled by the stop operation switch 7, a switching element such as a transistor may also be used. As explained above, in the control circuit of the present invention, the time constant of the second time constant circuit that controls the input to the input terminal of the standby operation operation circuit is made as small as possible by the stop operation. If the power switch of the tape recorder is turned on while the standby switch is in the standby operation state, the standby operation can be canceled by immediately performing a stop operation, so the practicality of the present invention is very large.

【図面の簡単な説明】[Brief explanation of the drawing]

図示した回路は、本考案の制御回路の一実施例
である。 主な図番の説明、1……操作回路、5……録音
用操作スイツチ、6……再生用操作スイツチ、7
……停止用操作スイツチ、10……動作制御端
子、12……第1時定数回路、16……第2時定
数回路、20……スタンバイスイツチ。
The illustrated circuit is one embodiment of the control circuit of the present invention. Explanation of main drawing numbers, 1... Operation circuit, 5... Recording operation switch, 6... Playback operation switch, 7
...Stop operation switch, 10...Operation control terminal, 12 ...First time constant circuit, 16 ...Second time constant circuit, 20...Standby switch.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] タイマー装置により電源が供給されると自動的
に再生又は録音動作状態になるスタンバイ機能を
有するテープレコーダーにおいて、録音、再生、
早送り、巻戻し及び停止用操作スイツチの操作に
より入力される信号に応じて各動作を行なうため
の信号を出力すると共に動作制御端子に印加され
る電圧が所定値以上になると動作可能状態になる
操作回路と、電源供給が行なわれた後所定時間前
記操作回路を動作不可能状態に保持するべく前記
動作制御端子に接続された第1時定数回路と、ス
タンバイ機能の動作・不動作を制御するスタンバ
イスイツチと、スタンバイ動作状態における電源
供給時前記操作回路の再生用入力端子又は録音用
入力端子に所定時間制御信号を入力せしめると共
に前記第1時定数回路の時定数より大きい時定数
を有する第2時定数回路とより成り、前記停止用
操作スイツチの閉成により前記第2時定数回路の
時定数を可及的小にせしめるようにしたことを特
徴とするテープレコーダーの制御回路。
In a tape recorder that has a standby function that automatically enters playback or recording mode when power is supplied by a timer device, recording, playback,
An operation that outputs signals for performing each operation in response to signals input by operating the fast forward, rewind, and stop operation switches, and becomes operable when the voltage applied to the operation control terminal exceeds a predetermined value. a first time constant circuit connected to the operation control terminal to hold the operation circuit in an inoperable state for a predetermined period of time after power is supplied; and a standby function to control activation/deactivation of a standby function. a second time constant having a time constant larger than the time constant of the first time constant circuit; and a second time constant having a time constant larger than the time constant of the first time constant circuit; 1. A control circuit for a tape recorder, comprising a constant circuit, wherein the time constant of the second time constant circuit is made as small as possible by closing the stop operation switch.
JP10896680U 1980-07-30 1980-07-30 Expired JPS6316030Y2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10896680U JPS6316030Y2 (en) 1980-07-30 1980-07-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10896680U JPS6316030Y2 (en) 1980-07-30 1980-07-30

Publications (2)

Publication Number Publication Date
JPS5733439U JPS5733439U (en) 1982-02-22
JPS6316030Y2 true JPS6316030Y2 (en) 1988-05-09

Family

ID=29470179

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10896680U Expired JPS6316030Y2 (en) 1980-07-30 1980-07-30

Country Status (1)

Country Link
JP (1) JPS6316030Y2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60168094U (en) * 1984-04-13 1985-11-07 株式会社トプコン Coarse and fine adjustment device for XY table

Also Published As

Publication number Publication date
JPS5733439U (en) 1982-02-22

Similar Documents

Publication Publication Date Title
US4359655A (en) Timer circuit
JPS6316030Y2 (en)
US4318006A (en) Switching system
JPS6316029Y2 (en)
JPS6312415Y2 (en)
US5365500A (en) Key control method and control device for a cassette tape recorder
JPH0333947Y2 (en)
JPH0134409B2 (en)
JPH0516656Y2 (en)
JPS6319961Y2 (en)
KR870002317Y1 (en) Wrong operation prevention circuit
JPS604306Y2 (en) Tape recorder muting circuit
JPH0749728A (en) Backup power supply circuit for microcomputer
KR930004023Y1 (en) Simultaneous recorder device of double deck
JPS6235193Y2 (en)
KR830000461Y1 (en) Recording Function Retention Circuit During Scheduled Recording of Video Tape Recorder (VTR)
JPH0233302Y2 (en)
JPS6347088Y2 (en)
JPS622745Y2 (en)
JPH0215930B2 (en)
JPH0351783Y2 (en)
JPH0216425Y2 (en)
JPS6131433Y2 (en)
JPH0713348Y2 (en) Speaker protection circuit
JPS6017046Y2 (en) Tape recorder muting circuit