JPS63151144A - Incoming call detector - Google Patents

Incoming call detector

Info

Publication number
JPS63151144A
JPS63151144A JP29812286A JP29812286A JPS63151144A JP S63151144 A JPS63151144 A JP S63151144A JP 29812286 A JP29812286 A JP 29812286A JP 29812286 A JP29812286 A JP 29812286A JP S63151144 A JPS63151144 A JP S63151144A
Authority
JP
Japan
Prior art keywords
signal
incoming
pulse
comparator
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP29812286A
Other languages
Japanese (ja)
Inventor
Nobuo Matoba
的場 信夫
Masami Naeshirozawa
苗代沢 正巳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP29812286A priority Critical patent/JPS63151144A/en
Publication of JPS63151144A publication Critical patent/JPS63151144A/en
Pending legal-status Critical Current

Links

Landscapes

  • Sub-Exchange Stations And Push- Button Telephones (AREA)

Abstract

PURPOSE:To accurately detect only an incoming signal by converting the incoming signal to a DC pulse and discriminating whether the frequency of the DC pulse is within a prescribed frequency range or not and discriminating the incoming signal if it is within the prescribed frequency range. CONSTITUTION:When the DC pulse converted by a Zener diode6 is inputted to the light emitting part of a photocoupler 7, the output of its collector is a pulse waveform having the polarity opposite to that of the output waveform of the emitter and is inputted to a counter 13. The counter 13 counts the output pulses of the photocoupler 7 by the pulses of a reset signal (g). If reference values of comparators 14 and 15 and the period of the reset signal (g) are set, the comparator 14 outputs the signal of the high level from a certain time and the comparator 15 continuously outputs the signal of the low level. An AND gate 17 outputs a signal (j) by the AND operation between the output signal of the comparator 14 and that of the comparator 15 through an inverter 16, and a controller 16 detects that the signal (j) is in the high level to discriminate the incoming call.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、ボタン電話装置や交換機等に利用する着信検
出装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to an incoming call detection device used in key telephone devices, switchboards, and the like.

従来の技術 第3図は、従来のボタン電話装置の着信検出装置を示し
、1は、ダイヤル用のdilJレー接点、2は、直流遮
断用のコンデンサ、3は、着信インピーダンスを設定す
るだめの抵抗、4は、交流の着信信号を直流パルスに変
換するダイオードブリッジ、5.6はそねぞれ、着信感
度を設定する抵抗、ツェナーダイオード、7は、局線回
路と内部回路を分離して着信パルスを検出するフォトカ
プラ、8は、通話用トランス、9.10はそわぞわ、着
信パルスを直流レベルの着信検出信号に変換する抵抗、
コンデンサ、11は、着信検出信号によりボタン電話装
置の所定の制御を行うコントローラである。
BACKGROUND ART FIG. 3 shows a conventional incoming call detection device for a button telephone device, in which 1 is a DILJ relay contact for dialing, 2 is a capacitor for DC cutoff, and 3 is a resistor for setting the incoming impedance. , 4 is a diode bridge that converts the incoming AC signal into a DC pulse, 5 and 6 are resistors and Zener diodes that set the incoming sensitivity, and 7 is used to separate the office line circuit and internal circuit to receive incoming calls. 8 is a photocoupler that detects pulses, 8 is a transformer for communication, 9.10 is a resistor that converts incoming pulses into a DC level incoming detection signal,
A capacitor 11 is a controller that performs predetermined control of the button telephone device based on an incoming call detection signal.

次に、上記構成に係る従来例の動作を第4図を参照して
説明する。
Next, the operation of the conventional example according to the above configuration will be explained with reference to FIG.

第4図(alに示すように所定の周波数の交流の着゛信
信号が局線(T−R馳)K入力すると、コンデンサ2、
抵抗3を通過し、ダイオードブリッジ4により第4図(
blに示すような直流パルスて変換される。この直流パ
ルスは、抵抗5により減衰され、ツェナーダイオード6
により第4図(C1に示すようf所定の感度の波形の直
流パルスに変換されろ。
As shown in Fig. 4 (al), when an incoming AC signal of a predetermined frequency is input to the central office line (T-R) K, the capacitor 2,
It passes through the resistor 3 and the diode bridge 4 causes the
A DC pulse as shown in bl is converted. This DC pulse is attenuated by a resistor 5 and a Zener diode 6
As shown in FIG. 4 (C1), f is converted into a DC pulse with a waveform of a predetermined sensitivity.

この直流パルスかフォトカプラ7の発光部に入力すると
、受光部(フォトトランジスタ)のエミッタの出力波形
は第4図(dlに示すようなパルス波形となり、次いで
、このパルス波形が抵抗9、コンデンサ10により、第
4図(e)に示すような直流波形に変換される。
When this DC pulse is input to the light emitting part of the photocoupler 7, the output waveform of the emitter of the light receiving part (phototransistor) becomes a pulse waveform as shown in FIG. As a result, the DC waveform is converted into a DC waveform as shown in FIG. 4(e).

したがって、コントローラ11は、この直流波形の信号
が入力している間が着信信号の受信中と判断し、着信動
作の制御を行う。
Therefore, the controller 11 determines that an incoming signal is being received while this DC waveform signal is being input, and controls the incoming call operation.

発明が解決しようとjる問題点 しかしながら、上記従来の着信検出装置では、着信した
信号が所定の周波数以下の場合には、第4図te+に示
すような直流波形に変換することができず、第4図(d
lに示すようなパルス波形がコントローラ11に入力し
、コントローラ11は着信と判断するという問題点があ
る。
Problems to be Solved by the Invention However, with the conventional incoming call detection device described above, if the incoming signal is below a predetermined frequency, it cannot be converted into a DC waveform as shown in FIG. Figure 4 (d
There is a problem in that a pulse waveform as shown in FIG. 1 is input to the controller 11, and the controller 11 determines that there is an incoming call.

また、着信信号が所定の周波数以上の場合にも、直流波
形がコントローラ11に入力し、コントローラ11は着
信と判断するという問題点がある。
Further, even when the incoming signal has a predetermined frequency or higher, a DC waveform is input to the controller 11, and the controller 11 determines that it is an incoming call.

したがって、上記従来の着信検出装置は、着信信号のみ
を正確に検出することができないという問題点がある。
Therefore, the conventional incoming call detection device described above has a problem in that it cannot accurately detect only incoming signals.

本発明は上記問題点に鑑み、着信信号のみを正確に検出
することができろ着信検出装置を提供することを目的と
する。
SUMMARY OF THE INVENTION In view of the above problems, it is an object of the present invention to provide an incoming call detection device that can accurately detect only incoming signals.

問題点を解決するだめの手段 本発明は上記問題点を解決するために、着信した信号を
直流パルスに変換し、直流パルスの周波数が所定の周波
像の範囲内にあるか否かを判断し、所定の周波数の範囲
内にある場合に、着信信号と判別するように構成したこ
とを特徴とする。
Means for Solving the Problems In order to solve the above problems, the present invention converts an incoming signal into a DC pulse and determines whether the frequency of the DC pulse is within a predetermined frequency image range. , is characterized in that the signal is determined to be an incoming signal if it is within a predetermined frequency range.

作    用 本発明は上記構成により、所定の周波数の範囲内の信号
を着信信号と判別するために、着信信号のみを正確に検
出することができる。
Effect: With the above-described configuration, the present invention can accurately detect only the incoming signal in order to distinguish a signal within a predetermined frequency range from the incoming signal.

実施例 以下、図面を参照して本発明の詳細な説明する。第1図
は、不発明に係ろ着信検出装置の一実舵例を示すブロッ
ク図、第2図は、第1図の装置の主要信号のタイミング
チャートである。尚、第1図において、第3図の構成部
材と同一の構成部材には同一の参照符号を付す。
EXAMPLES Hereinafter, the present invention will be described in detail with reference to the drawings. FIG. 1 is a block diagram showing an example of an incoming call detection device according to the invention, and FIG. 2 is a timing chart of main signals of the device shown in FIG. In FIG. 1, the same reference numerals are given to the same components as those in FIG. 3.

第1図において、1は、ダイヤル用のdiリレー接点、
2ば、直流遮断用のコンデンサ、3は、着信インピーダ
ンスを設定するための抵抗、4は、交流の着信信号を直
流パルスに変換するダイオードブリッジ、5.6はそれ
ぞれ、着信感度を設定する抵抗、ツェナーダイオード、
7は、局稼回路と内部回路を分離して着信パルスを検出
するフォトカプラ、8は、通話用トランスである。
In FIG. 1, 1 is a di relay contact for the dial;
2 is a capacitor for DC cutoff; 3 is a resistor for setting the incoming impedance; 4 is a diode bridge that converts the incoming AC signal into a DC pulse; 5 and 6 are resistors for setting the incoming sensitivity; zener diode,
7 is a photocoupler that separates the station operation circuit from the internal circuit and detects an incoming pulse, and 8 is a telephone transformer.

また、12は、電圧vDDを分圧する抵抗、13は、フ
ォトカプラ7の受光部(フォトトランジスタ)のコレク
タ側からの検出信号fのパルスをカウントし、また後述
するリセット信号gによりリセットされるカウンタ、1
4.15はそれぞれ、異なる所定の基準値とカウンタ1
30カウント値を比較し、一致したときからハイレベル
の信号を出力jろコンパレータ、16は、コンパレータ
15の出力信号を反転するインバータ、17は、カウン
タ14の出力信号とインバータ16の出力信号との論理
積演算を行うアンドゲート、18は、カウンタ13に所
定の周期のリセット信号gを出力し、また、アンドゲー
ト17の出力信号(着信検出信号)fよりボタン電話装
置の所定の制御を行うコントローラである。
Further, 12 is a resistor that divides the voltage vDD, and 13 is a counter that counts the pulses of the detection signal f from the collector side of the light receiving part (phototransistor) of the photocoupler 7, and is reset by a reset signal g, which will be described later. ,1
4.15 respectively have different predetermined reference values and counter 1
16 is an inverter that inverts the output signal of the comparator 15; 17 is an inverter that inverts the output signal of the counter 14 and the output signal of the inverter 16; An AND gate 18 that performs an AND operation is a controller that outputs a reset signal g of a predetermined period to the counter 13, and also performs predetermined control of the button telephone device based on the output signal (incoming call detection signal) f of the AND gate 17. It is.

次に、上記構成に係る実施例の動作を説明する。Next, the operation of the embodiment according to the above configuration will be explained.

第1図において、従来例と同様に、第4図に()に示す
ように所定の周波数の交流の着信信号が局線(T−R線
)に入力すると、コンデンサ2、抵抗3を通過し、ダイ
オードブリッジ4により第4図(blに示すような直流
パルスに変換さハろ。この直流パルスは、抵抗5により
減衰され、ツェナーダイオード6により第4図tc+に
示すように所定の感度の波形の直流パルスに変換されろ
In Fig. 1, as in the conventional example, when an incoming AC signal of a predetermined frequency is input to the office line (T-R line) as shown in parentheses in Fig. 4, it passes through a capacitor 2 and a resistor 3. , is converted into a DC pulse as shown in FIG. 4 (bl) by a diode bridge 4. This DC pulse is attenuated by a resistor 5, and converted into a waveform with a predetermined sensitivity as shown in FIG. 4 (tc+) by a Zener diode 6. be converted into a DC pulse.

この直流パルスがフォトカプラ70発光部に入力すると
、受光部(フォトトランジスタ)のコレクタの出力波形
は第2図げ)に示すように、エミッタの出力波形〔第4
図(d)〕とは逆極性のパルス波形となり、カウンタ1
3に入力する。
When this DC pulse is input to the light emitting part of the photocoupler 70, the output waveform of the collector of the light receiving part (phototransistor) is changed to the output waveform of the emitter [the fourth
Figure (d)] has a pulse waveform of opposite polarity, and the counter 1
Enter 3.

カウンタ13は、第2図(g)K示すようにコントロー
ラ18から入力するリセット信号gのパルスAKより、
フォトカプラ7の出力パルスをカウントする。
The counter 13 receives the pulse AK of the reset signal g input from the controller 18 as shown in FIG. 2(g)K.
Count the output pulses of the photocoupler 7.

ここで、コンパレータ14.15の基準値をそわぞね「
4」、「10jに設定し、また、リセット信号gの周期
を8パルス毎に設定すると、コンパレータ14は、第2
図(hlに示すように第5のパルスが入力する時点Bか
らハイレベルの信号を出力し、他方、コンパレータエ5
は第2図(11に示すように、ロウレベルの信号を継続
して出力する。
Here, let's change the reference value of comparator 14.15.
4", "10j, and the period of the reset signal g is set every 8 pulses, the comparator 14
As shown in the figure (hl), a high level signal is output from time B when the fifth pulse is input, and on the other hand,
As shown in FIG. 2 (11), a low level signal is continuously output.

したがって、アンドゲート17は、コンパレータ14の
出力信号と、インバータ16を介したコンパレータ15
の出力信号との倫理積演算により、第2図(jlに示す
ような信号jを出力し、コントローラ18は、この信号
jが次のリセット信号A、を出力する直前にハイレベル
であることを読み取り、着信と判断する。
Therefore, the AND gate 17 receives the output signal of the comparator 14 and the comparator 15 via the inverter 16.
A signal j as shown in FIG. 2 (jl) is output by performing an ethical product operation with the output signal of It is read and determined to be an incoming call.

他方、着信した信号の周波数が、第2図fk+に示すよ
うに所定の周波数より高い場合には、コンパレータ14
.15はそ名ぞわ、第2図(1)、画に示すように、カ
ウンタ13の第5、第11の出力パルスが入力する時点
からハイレベルの信号を出力する。
On the other hand, if the frequency of the received signal is higher than the predetermined frequency as shown in FIG. 2 fk+, the comparator 14
.. 15 outputs a high-level signal from the time when the fifth and eleventh output pulses of the counter 13 are input, as shown in FIG. 2(1).

したがって、アンドゲート17は、コンパレータ14の
出力信号と、インバータ16を介したコンパレータ15
の出力信号との倫理積演算により、第2図fn+に示す
ような信号を出力し、コントローラ18は、この信号が
次のリセット信号A、を出力する直前KOクレペルであ
ることを読み取り、着信と判断しない。
Therefore, the AND gate 17 receives the output signal of the comparator 14 and the comparator 15 via the inverter 16.
The controller 18 outputs a signal as shown in FIG. 2 fn+ by performing an ethical product operation with the output signal of , and the controller 18 reads that this signal is a KO crepel immediately before outputting the next reset signal A, and recognizes the incoming call. Don't judge.

また、着信した信号の周波数が所定の周波数よす低い場
合には、コンパレータ14.15の出力信号はロウレベ
ルであり、したがって、コントローラ18は、入力信号
が次のリセット信号A、を出力fる直前にロウレベルで
あることを読み取り、着信と判断しない。
Further, when the frequency of the incoming signal is lower than the predetermined frequency, the output signal of the comparator 14.15 is at a low level, and therefore the controller 18 detects the input signal immediately before outputting the next reset signal A. It reads that the call is at low level and does not judge it as an incoming call.

以上説明したように、上記実診例では、カウンタ13 
ノIJセット周期、コンパレータ14,150基準値を
予め設定することにより所定の周波数の範囲内の着信信
号のみを検出することができ、また、デジタル回路によ
り構成することができるために集積化することができ、
したがって小型化を図ることができる。
As explained above, in the above practical example, the counter 13
By setting the IJ set period and the reference values of the comparators 14 and 150 in advance, it is possible to detect only incoming signals within a predetermined frequency range, and since it can be configured with a digital circuit, it can be integrated. is possible,
Therefore, miniaturization can be achieved.

尚、着信信号の周波数、カウンタ13がカウントするパ
ルス数、リセットされる周期と、コンパレータ14.1
5の基準値の関係は、 パルス数=2x周波数 基準値ニパルス数X IJ上セツト期 となり、したがって、20〜50 Hzの周波数の着信
信号を検出するためには、カウンタ13がカウントjる
パルス数は毎秒「40」〜「100」であるために、カ
ウンタ13のリセット信号を250m5[設定すると、
コンパレータ14.15の基準値はそ4ぞれ、「10」
、「25」に設定する。
Note that the frequency of the incoming signal, the number of pulses counted by the counter 13, the period to be reset, and the comparator 14.1
The relationship between the reference values of 5 is as follows: Number of pulses = 2 x frequency reference value number of double pulses is "40" to "100" per second, so if the reset signal of the counter 13 is set to 250 m5 [,
The reference values of comparators 14 and 15 are each "10"
, set to "25".

発明の詳細 な説明したように、本発明は、着信した信号を直流パル
スに変換し、直流パルスの周波数が所定の周波数の範囲
内にあるか否かを判別し、所定の周波数の範囲内にある
場合に、着信信号と判別するように構成したので、着信
信号のみを正確に検出することができる。
DETAILED DESCRIPTION OF THE INVENTION As described above, the present invention converts an incoming signal into a DC pulse, determines whether the frequency of the DC pulse is within a predetermined frequency range, and determines whether the frequency of the DC pulse is within a predetermined frequency range. Since the configuration is configured such that the signal is determined to be an incoming signal in some cases, only the incoming signal can be accurately detected.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、本発明に係る着信検出装置の一実施例を示す
ブロック図、第2図は、第1図の装置の主要信号のタイ
ミングチャート、第3図は、従来例を示すブロック図、
第4図は、第3図の装置の主要信号のタイミングチャー
トである。 2・・・コンデンサ、3.5・・・抵抗、4・・・ダイ
オードブリッジ、6・・・ツェナーダイオード、7・・
・フォトカプラ、13・・・カウンタ、14.15・・
・コンパレータ、16・・・インバータ、17・・・ア
ントケート、18・・・コントローラ。 第 1vlJ I 第2図 ■ ■
FIG. 1 is a block diagram showing an embodiment of an incoming call detection device according to the present invention, FIG. 2 is a timing chart of main signals of the device in FIG. 1, and FIG. 3 is a block diagram showing a conventional example.
FIG. 4 is a timing chart of the main signals of the device of FIG. 2... Capacitor, 3.5... Resistor, 4... Diode bridge, 6... Zener diode, 7...
・Photocoupler, 13...Counter, 14.15...
- Comparator, 16... Inverter, 17... Anchor, 18... Controller. 1st vlJ I Fig. 2 ■ ■

Claims (2)

【特許請求の範囲】[Claims] (1)局線を介して着信した信号を直流パルスに変換す
る手段と、前記直流パルスの周波数が所定の周波数範囲
内の場合に着信信号と判別する手段とを有する着信検出
装置。
(1) An incoming call detection device having means for converting a signal received via a local office line into a DC pulse, and means for determining that the DC pulse is an incoming signal when the frequency of the DC pulse is within a predetermined frequency range.
(2)前記判別手段は、前記直流パルスをカウントし、
所定の周期でリセットされるカウンタと、前記カウンタ
のカウント値とそれぞれ異なる基準値とを比較し、前記
カウント値が基準値に達したときからハイレベルの信号
を出力する2つのコンパレータと、基準値が大きい方の
前記コンパレータの出力信号を反転するインバータと、
基準値が小さい方の前記コンパレータの出力信号と前記
インバータの出力信号との論理積演算を行うアンドゲー
トと、前記カウンタがリセットされるときに前記アンド
ゲートの出力信号がハイレベルの場合、着信信号と判別
する手段とを有することを特徴とする特許請求の範囲第
1項記載の着信検出装置。
(2) The discrimination means counts the DC pulses,
a counter that is reset at a predetermined period; two comparators that compare the count value of the counter with different reference values; and output a high-level signal when the count value reaches the reference value; and a reference value. an inverter that inverts the output signal of the comparator with a larger value;
an AND gate that performs an AND operation between the output signal of the comparator whose reference value is smaller and the output signal of the inverter, and an incoming signal if the output signal of the AND gate is at a high level when the counter is reset; The incoming call detection device according to claim 1, further comprising means for determining the incoming call.
JP29812286A 1986-12-15 1986-12-15 Incoming call detector Pending JPS63151144A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP29812286A JPS63151144A (en) 1986-12-15 1986-12-15 Incoming call detector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29812286A JPS63151144A (en) 1986-12-15 1986-12-15 Incoming call detector

Publications (1)

Publication Number Publication Date
JPS63151144A true JPS63151144A (en) 1988-06-23

Family

ID=17855456

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29812286A Pending JPS63151144A (en) 1986-12-15 1986-12-15 Incoming call detector

Country Status (1)

Country Link
JP (1) JPS63151144A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0332851U (en) * 1989-08-08 1991-03-29
JPH0563765A (en) * 1991-09-02 1993-03-12 Matsushita Electric Ind Co Ltd Incoming call detector

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5714243A (en) * 1980-06-30 1982-01-25 Nec Corp Detecting circuit for ringing signal

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5714243A (en) * 1980-06-30 1982-01-25 Nec Corp Detecting circuit for ringing signal

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0332851U (en) * 1989-08-08 1991-03-29
JPH0563765A (en) * 1991-09-02 1993-03-12 Matsushita Electric Ind Co Ltd Incoming call detector

Similar Documents

Publication Publication Date Title
US5140631A (en) Apparatus and method for determining the state of a telephone line
US4296277A (en) Electronic voice detector
US4639553A (en) Call signal detecting device
US4679229A (en) Ringing detection circuit
US5392347A (en) Ringing tone signal detecting circuit
EP0465178B1 (en) Device for detecting a plurality of frequencies sent from an exchange
JPS63151144A (en) Incoming call detector
US4939775A (en) Telephone ringing detector
US4184053A (en) Ringing signal detector
JPH0342033B2 (en)
US4165450A (en) Telephone signalling test system
US5727056A (en) Parallel-connected telephone use determining circuit in a cordless telephone system and method thereof
JP2923979B2 (en) Frequency detection circuit
JP2558824B2 (en) Call detection circuit
KR940005073Y1 (en) Overload protecting circuit of vertical defletion device
US3546600A (en) Signal frequency detector circuit
JP2917667B2 (en) Ring tone signal detection circuit
JP2731570B2 (en) Ringer voltage detection circuit
SU1462500A1 (en) Device for identifying clocking pulses
JPH08313566A (en) Frequency detector
JPS6314522Y2 (en)
JP2876689B2 (en) Proximity switch
JPH084781Y2 (en) Signal detection circuit
JPH04117797A (en) Electronic circuit
JPH0358597A (en) Call originating signal detecting circuit