JPS63141414A - Da converter - Google Patents

Da converter

Info

Publication number
JPS63141414A
JPS63141414A JP28791286A JP28791286A JPS63141414A JP S63141414 A JPS63141414 A JP S63141414A JP 28791286 A JP28791286 A JP 28791286A JP 28791286 A JP28791286 A JP 28791286A JP S63141414 A JPS63141414 A JP S63141414A
Authority
JP
Japan
Prior art keywords
output
resistor
level
constant voltage
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28791286A
Other languages
Japanese (ja)
Inventor
Takashi Kinoshita
隆 木下
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP28791286A priority Critical patent/JPS63141414A/en
Publication of JPS63141414A publication Critical patent/JPS63141414A/en
Pending legal-status Critical Current

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

PURPOSE:To facilitate the control of an output voltage by connecting two variable constant voltage power supplies to a DA output terminal via a resistor and a reverse flow preventing diode and connecting a switching element to a connecting point between the resistor and the diode. CONSTITUTION:An output voltage of a constant voltage power supply 2 is adjusted by a brightness adjusting variable resistor 1. Moreover, an output voltage of a constant voltage power supply 19 is adjusted by a contrast adjusting variable resistor 20. Both power supplies 2, 19 are connected by resistors 17, 18 and reverse flow preventing diodes 15, 16, switching gates 7-9 are connected between connecting points of among components and a connecting point of the diodes 15, 16 is connected to a DA output terminal 14. H or L level of signal A, B inputted to input terminals 3, 4 is inverted (5, 6) and fed to the switching gates 7-9. The DA output becomes 0, 2/3, 1/3, 1 depending on the level of the signals A, B, L, L or H, L or L, H, or H, H. Thus, the contrast and brightness are adjusted freely by a resistance ratio.

Description

【発明の詳細な説明】 産業上の利用分野 本発明はCRTディスプレイ装置の映像増幅回路に用い
られるDA変換装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a DA converter used in a video amplification circuit of a CRT display device.

従来の技術 近年DA変換装置はCRTディスプレイ装置の映像増巾
回路にコンピュータよりのディジタル信号をアナログ信
号に変換する手段として利用するようになってきた。
2. Description of the Related Art In recent years, DA converters have come to be used as means for converting digital signals from computers into analog signals in video amplification circuits of CRT display devices.

以下図面を参照しながら、上述した従来のDA変換装置
の一例について説明する。
An example of the conventional DA converter described above will be described below with reference to the drawings.

2/<−; 第4図は従来のDA変換装置を、第6図はその動作原理
を示すものである。
2/<-; FIG. 4 shows a conventional DA converter, and FIG. 6 shows its operating principle.

第4図において、2はAVRであり、1はAVR2の出
力電圧設定用の可変抵抗である。3はTTLの入力端子
(A)、4は入力端子(B)である。6,6はインバー
タ等から成るゲート回路A、B、27から29まではオ
ープンコレクタタイプのNANDゲート回路である。1
oから13までは抵抗である。14はDA入出力端子あ
る。
In FIG. 4, 2 is an AVR, and 1 is a variable resistor for setting the output voltage of the AVR2. 3 is a TTL input terminal (A), and 4 is an input terminal (B). 6 and 6 are gate circuits A and B consisting of inverters, etc., and 27 to 29 are open collector type NAND gate circuits. 1
0 to 13 are resistances. 14 is a DA input/output terminal.

第2図において、2はAVRで第1図のAVR2を等偏
曲に表わしたものである。10から13までは抵抗で第
1図の抵抗と同一である。又14も第1図と同様のD入
出力端子である。
In FIG. 2, 2 is an AVR, which represents AVR2 in FIG. 1 in an equioblate manner. 10 to 13 are resistors which are the same as the resistors shown in FIG. Also, 14 is a D input/output terminal similar to that in FIG.

従来例の構成は入力端子3,4と、6から9までのDA
変換論理用のゲート回路5.6、NANDゲート回路2
7〜29及び可変定電圧電源2DA変換用抵抗10〜1
3及び、DA入出力端子14らなり、以上の様に構成さ
れたDA変換装置について、以下その動作について説明
する。
The configuration of the conventional example is input terminals 3 and 4 and DA from 6 to 9.
Gate circuit 5.6 for conversion logic, NAND gate circuit 2
7 to 29 and variable constant voltage power supply 2DA conversion resistor 10 to 1
The operation of the DA converter configured as described above, which includes the DA input/output terminal 14 and the DA input/output terminal 14, will be described below.

まず、この従来例は2ビツトODA変換装置の3へ−7 例であるが、第6図の原理図を基本に従来例の動作を説
明する。第4図において、入力端子3,4がローレベル
の時、HANDゲート回路28の両入力端子ともにハイ
レベルとなるので、第6図のスイッチ8′はオンとなる
ので、DA入出力端子14のD入出力電圧はゼロとなる
First, this conventional example is a 3-7 example of a 2-bit ODA converter, and the operation of the conventional example will be explained based on the principle diagram shown in FIG. In FIG. 4, when the input terminals 3 and 4 are at low level, both input terminals of the HAND gate circuit 28 are at high level, so switch 8' in FIG. 6 is turned on, so that the DA input/output terminal 14 D input/output voltage becomes zero.

入力端子3,4がハイレベルの時、NANDゲート回路
27〜29の入力端子は全てローレベルとなるので、第
6図のスイッチ7′〜9′がオープンとなり、D入出力
端子14には、AVR2の出力電圧を抵抗1oと13で
分圧した電圧が出力される。
When the input terminals 3 and 4 are at high level, the input terminals of NAND gate circuits 27 to 29 are all at low level, so switches 7' to 9' in FIG. 6 are open, and the D input/output terminal 14 has the following signals. A voltage obtained by dividing the output voltage of AVR 2 by resistors 1o and 13 is output.

入力端子3,4のどちらかがハイレベルの時にはHAN
Dゲート回路27〜29のどちらか片側がオンとなるの
で、第6図のスイッチ7′又は9′のどちらか一方がオ
ンとなり、DA入出力端子14は、AVR2の出力電圧
を抵抗10,11及び13で分圧した出力又は、抵抗1
0.12及び13で分圧した電圧が出力される。
When either input terminal 3 or 4 is at high level, HAN
Since one side of the D gate circuits 27 to 29 is turned on, either one of the switches 7' or 9' in FIG. and output divided by 13 or resistor 1
Voltages divided by 0.12 and 13 are output.

これらDAの出力電圧はCRTディプレイ装置の輝度と
比、例するので、AVR2の出力電圧全制御する可変抵
抗1は、輝度制御用の可変抵抗として機能することにな
る。
Since the output voltages of these DAs are in proportion to the brightness of the CRT display device, the variable resistor 1 that controls the entire output voltage of the AVR 2 functions as a variable resistor for brightness control.

発明が解決しようとする問題点 しかしながら上記のような構成では、操作者が周囲の明
るさに応じた輝度調整はできるが、DA出力電圧の細部
の電圧ステップを制御できないので、コントラスト調整
はできず、コントラスト機能が欠落するという問題点を
有していた。
Problems to be Solved by the Invention However, with the above configuration, although the operator can adjust the brightness according to the surrounding brightness, it is not possible to control the detailed voltage steps of the DA output voltage, so the contrast cannot be adjusted. , which had the problem of lacking a contrast function.

本発明は上記問題点に鑑み、CRTディスプレイ装置に
供せらる0人変換装置に輝度調整とコントラスト調整の
両機能を満たしたDA変換装置に提供するものである。
In view of the above-mentioned problems, the present invention provides a DA converter that satisfies both the functions of brightness adjustment and contrast adjustment in a zero-person conversion device used in a CRT display device.

問題点を解決するだめの手段 上記問題点を解決するだめに本発明ODA変換装置は複
数個の可変定電圧電源の出力電圧を、抵抗と逆流防止用
ダイオードを介してDA出力端子へ接続し、この抵抗と
逆流防止用ダイオードの接続点にスイッチング素子を設
け、DA入出力この複数個の定電圧電源の出力電圧を加
算して得られ5、、−7 るという構成を備えたものである。
Means for Solving the Problems In order to solve the above problems, the ODA converter of the present invention connects the output voltages of a plurality of variable constant voltage power supplies to the DA output terminal via resistors and backflow prevention diodes. A switching element is provided at the connection point between the resistor and the reverse current prevention diode, and the DA input/output voltage is obtained by adding the output voltages of the plurality of constant voltage power supplies.

作用 本発明は上記した構成によって、例えば片側の可変定電
圧電源全輝度調整として利用し、もう一方の可変定電圧
電源をコントラスト調整として用いれば、DA入出力こ
れらの電圧和に等しくなり、DA変換スイッチング回路
の接続により複数の入力電圧の状態に応じた所望の輝度
調整及びコントラスト調整が実現できる事となる。
Effect of the present invention With the above-described configuration, for example, if one variable constant voltage power supply is used for total brightness adjustment and the other variable constant voltage power supply is used for contrast adjustment, the DA input and output voltages will be equal to the sum of these voltages, and the DA conversion By connecting the switching circuit, desired brightness adjustment and contrast adjustment can be realized according to the states of a plurality of input voltages.

実施例 以下本発明の一実施例ODA変換装置について、図面全
参照しながら説明する。
Embodiment Hereinafter, an ODA converter according to an embodiment of the present invention will be described with reference to all the drawings.

第1図は本発明の一実施例におけるDA変換装置の基本
回路を示すものである。第1図において、2は輝度調整
用の可変定電圧電源であり、電圧設定用の可変抵抗1に
より出力電圧を制御されている。19はコントラスト調
整用の可変定電圧電源であり、電圧設定用の可変抵抗2
oにより出力電圧を制御されている。
FIG. 1 shows a basic circuit of a DA converter according to an embodiment of the present invention. In FIG. 1, reference numeral 2 denotes a variable constant voltage power supply for brightness adjustment, and the output voltage is controlled by a variable resistor 1 for voltage setting. 19 is a variable constant voltage power supply for contrast adjustment, and variable resistor 2 for voltage setting.
The output voltage is controlled by o.

抵抗1γと抵抗18はDA変換用分圧抵抗であ6へ一ン リ、15と16は逆流防止用のダイオードである。Resistor 1γ and resistor 18 are voltage dividing resistors for DA conversion and are connected to 6. 15 and 16 are diodes for preventing backflow.

DA変換論理ゲートの3出力のうちゼロレベル高速引込
用のスイッチングゲート8は、DA入出力端子14直接
接続され、晃レベル決定用のスイッチングゲート7は、
抵抗17を介して可変定電圧電源2へ、又、逆流防止用
のダイオード15を介して、9人出力端子14へ接続さ
れている。
Among the three outputs of the DA conversion logic gate, the switching gate 8 for high-speed zero level pull-in is directly connected to the DA input/output terminal 14, and the switching gate 7 for determining the low level is
It is connected to the variable constant voltage power supply 2 via a resistor 17 and to the nine-person output terminal 14 via a diode 15 for preventing backflow.

%レベル決定用のスイッチングゲート9は、抵抗18を
介して可変定電圧電源19へ、又、逆流防止用のダイオ
ード16を介してD入出力端子14へ接続されている。
The switching gate 9 for determining the % level is connected to a variable constant voltage power supply 19 via a resistor 18 and to the D input/output terminal 14 via a diode 16 for preventing backflow.

以上のように構成されたDA変換装置について、以下第
2図及び第3図をもってその動作全説明する。
The entire operation of the DA converter configured as described above will be explained below with reference to FIGS. 2 and 3.

まず第3図は、第1図の基本回路ODA変換論理ゲート
の機能対応図であり、入力端子3及び40入力に対応す
る。DA変換出力スイソチングゲートア、8.9のオン
/オフ状態及び、DA入出力端子14対する出力を表わ
している。ここで入力端子3.4の入力が共にHレベル
である時のDA出力端子14の出力レベルを1とした時
、入力端子3のみがHレベルの時の出力レベルを%とじ
、入力端子4のみがHレベルの時の出力レベル’に%と
して表わしている。この第3図の機能対応図を基に、第
1図の等価回路である第2図により動作全説明する。
First, FIG. 3 is a functional correspondence diagram of the basic circuit ODA conversion logic gate of FIG. 1, and corresponds to input terminals 3 and 40 inputs. The on/off state of the DA conversion output switching gate 8.9 and the output to the DA input/output terminal 14 are shown. Here, assuming that the output level of the DA output terminal 14 when both input terminals 3 and 4 are at H level is 1, the output level when only input terminal 3 is at H level is expressed as %, and only input terminal 4 is at H level. It is expressed as a percentage of the output level' when is at H level. Based on the functional correspondence diagram in FIG. 3, the entire operation will be explained with reference to FIG. 2, which is an equivalent circuit of FIG. 1.

入力端子3及び40入力電圧が共にLレベルの時にid
、スイッチ7/ 、 8′及び9′が共にオンとなり、
出力電圧は○となる。
id when input terminals 3 and 40 input voltages are both at L level
, switches 7/, 8' and 9' are both turned on,
The output voltage will be ○.

入力端子30入力電圧のみがHレベルの時にはスイッチ
9′のみがオンとなり、可変定電圧電源19の出力は抵
抗18を介して、スイッチ9′により短絡され、この電
源による出力はDA出力端子14には出力されない。一
方、可変定電圧電源2の出力電圧は、スイッチ7′がオ
フとなっているだめ、抵抗17及びダイオード15を介
してDA出力端子14に出力される。この時の出力電圧
は、ダイオード15の順方向電圧降下を無視すれば、可
変定電圧電源2の出力電圧を、抵抗17及び13で分圧
した電圧となる。
When only the input voltage of the input terminal 30 is at H level, only the switch 9' is turned on, the output of the variable constant voltage power supply 19 is short-circuited by the switch 9' via the resistor 18, and the output from this power supply is sent to the DA output terminal 14. is not output. On the other hand, the output voltage of the variable constant voltage power supply 2 is outputted to the DA output terminal 14 via the resistor 17 and the diode 15 unless the switch 7' is turned off. The output voltage at this time is the voltage obtained by dividing the output voltage of the variable constant voltage power supply 2 by the resistors 17 and 13, if the forward voltage drop of the diode 15 is ignored.

入力端子40入力電圧のみがHレベルになった時には、
入力端子3の入力電圧のみがHレベルとなった時と同様
に、可変定電圧電源19の出力電圧を抵抗18及び13
で分圧した電圧が出力される。
When only the input voltage at input terminal 40 becomes H level,
Similarly to when only the input voltage of the input terminal 3 is at H level, the output voltage of the variable constant voltage power supply 19 is controlled by the resistors 18 and 13.
The voltage divided by is output.

同、この第2図の等価回路にて、入力端子3及び4がH
レベルになった時、スイッチ7′、 sl及び9′はオ
ープンとなりDA出力端子14には、可変定電圧電源2
と可変定電圧電源19よりの電圧が抵抗17.18及び
ダイオード15.16を介して印加されるが、この印加
電圧は回路網内に2ケの起電力を有する回路となり、単
純な加算とはならない。この加算結果は、抵抗17及び
抵抗18と抵抗13の抵抗比で決定され、この抵抗比を
選ぶことにより、DA出力端子14に現われる電圧をコ
ントロールする事が可能となる。つまり第3図の機能対
応図上の偽レベル、偽レベルとルベルについての加算を
コントロールできる。
Similarly, in the equivalent circuit shown in Fig. 2, input terminals 3 and 4 are high.
When the level is reached, switches 7', sl and 9' are opened, and the DA output terminal 14 is connected to the variable constant voltage power supply 2.
The voltage from the variable constant voltage power supply 19 is applied via the resistor 17.18 and the diode 15.16, but this applied voltage results in a circuit with two electromotive forces in the circuit network, and is different from simple addition. No. This addition result is determined by the resistance ratio between the resistors 17 and 18 and the resistor 13, and by selecting this resistance ratio, it is possible to control the voltage appearing at the DA output terminal 14. In other words, it is possible to control the addition of the false level, false level, and rubel on the functional correspondence diagram of FIG. 3.

抵抗比の例として以下に示す。An example of resistance ratio is shown below.

抵抗1了:抵抗18:抵抗13=1 :1 :1の時9
べ−7 見しベル十%レベル=ルベル 抵抗17:抵抗18:抵抗13=2:2:1の特発レベ
ル十%レベルくルベル となる。
Resistor 1 completed: Resistor 18: Resistor 13 = 1:1:1 when 9
Be-7 The 10% level of the reference bell = 10% level of resistance = 17 resistances: 18 resistances: 13 resistances = 2:2:1.

発明の効果 以上のように本発明によれば、複数の可変定電圧電源の
出力電圧を抵抗と逆流防止用ダイオードを介して、DA
出力端子へ接続し、この抵抗と逆流防止用ダイオードの
接続点にスイッチング素子を備えることにより、コント
ラスト機能の実現とDAの加算結果に対するコントラス
トラ抵抗比により自在に実現することができる。
Effects of the Invention As described above, according to the present invention, the output voltages of a plurality of variable constant voltage power supplies are connected to the DA through resistors and backflow prevention diodes.
By connecting to the output terminal and providing a switching element at the connection point between this resistor and the backflow prevention diode, the contrast function can be freely realized by adjusting the contrast ratio of the resistance to the DA addition result.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例におけるDA変換装置のブロ
ック図、第2図は第1図の等価回路図、第3図は第1図
の機能対応図、第4図は従来例ODA変換装置のブロッ
ク図、第5図は第4図の等価回路図である。 1.20・・・・・・可変抵抗、2.19・・・・・・
可変定電圧電源、3.4・・・・・・入力端子、5,6
・・・・・・インバ10ベーン ータ回路、7,8.9・・・・・・スイッチングゲート
、13.17.18・・・・・・抵抗、14・・・・・
・DA出力端子、15.16・・・・・・ダイオード。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名1−
−フン1F峯又 2J9−一一可袈定f:、圧電効、 3.4−m−人力πδを 第5図
Fig. 1 is a block diagram of a DA conversion device according to an embodiment of the present invention, Fig. 2 is an equivalent circuit diagram of Fig. 1, Fig. 3 is a functional correspondence diagram of Fig. 1, and Fig. 4 is a conventional ODA conversion device. The block diagram of the device, FIG. 5, is an equivalent circuit diagram of FIG. 4. 1.20...variable resistance, 2.19...
Variable constant voltage power supply, 3.4... Input terminal, 5, 6
...Invar 10 vaneator circuit, 7,8.9...Switching gate, 13.17.18...Resistor, 14...
・DA output terminal, 15.16...diode. Name of agent: Patent attorney Toshio Nakao and 1 other person1-
-Fun 1F Minemata 2J9-11 Kasadai f:, Piezoelectric effect, 3.4-m-Human power πδ Fig. 5

Claims (1)

【特許請求の範囲】[Claims] 複数個の可変定電圧電源の出力電圧を抵抗と逆流防止用
ダイオードを介して、DA出力端子へ接続し、この抵抗
と逆流防止用ダイオードの接続点にスイッチング素子を
備えたことを特徴とするDA変換装置。
A DA characterized in that the output voltages of a plurality of variable constant voltage power supplies are connected to a DA output terminal via a resistor and a backflow prevention diode, and a switching element is provided at a connection point between the resistor and the backflow prevention diode. conversion device.
JP28791286A 1986-12-03 1986-12-03 Da converter Pending JPS63141414A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28791286A JPS63141414A (en) 1986-12-03 1986-12-03 Da converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28791286A JPS63141414A (en) 1986-12-03 1986-12-03 Da converter

Publications (1)

Publication Number Publication Date
JPS63141414A true JPS63141414A (en) 1988-06-13

Family

ID=17723333

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28791286A Pending JPS63141414A (en) 1986-12-03 1986-12-03 Da converter

Country Status (1)

Country Link
JP (1) JPS63141414A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0478386A2 (en) * 1990-09-28 1992-04-01 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
EP0478371A2 (en) * 1990-09-28 1992-04-01 Fujitsu Limited Liquid crystal display driver circuitry

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853645A (en) * 1971-11-08 1973-07-27
JPS4932575A (en) * 1972-07-22 1974-03-25
JPS61181223A (en) * 1985-02-06 1986-08-13 Nippon Gakki Seizo Kk Digital-analog converting circuit

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853645A (en) * 1971-11-08 1973-07-27
JPS4932575A (en) * 1972-07-22 1974-03-25
JPS61181223A (en) * 1985-02-06 1986-08-13 Nippon Gakki Seizo Kk Digital-analog converting circuit

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0478386A2 (en) * 1990-09-28 1992-04-01 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
EP0478371A2 (en) * 1990-09-28 1992-04-01 Fujitsu Limited Liquid crystal display driver circuitry
US5196738A (en) * 1990-09-28 1993-03-23 Fujitsu Limited Data driver circuit of liquid crystal display for achieving digital gray-scale
US5623278A (en) * 1990-09-28 1997-04-22 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
US5635950A (en) * 1990-09-28 1997-06-03 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
US5686933A (en) * 1990-09-28 1997-11-11 Sharp Kabushiki Kaisha Drive circuit for a display apparatus

Similar Documents

Publication Publication Date Title
JPH06196958A (en) Programmable variable length delay circuit
KR19990046152A (en) Three state switch detection using current sensing
JPS59117343A (en) Output multiplexer with 1-gate delay
JP2803444B2 (en) Power device drive protection circuit
JPS63141414A (en) Da converter
JPS58186817A (en) Constant current control circuit
CA2040134A1 (en) A delay line providing an adjustable delay
JPH07303039A (en) Method for producing control current output from output current circuit and cascode circuit
EP0163409A2 (en) Gain control in integrated circuits
JP2531666B2 (en) Dot circuit
JP2696870B2 (en) Signal switching circuit
JP2944337B2 (en) Level conversion circuit
JPS61170139A (en) Digital-analog converter
JPH0548671A (en) Serial communication multi-converter
JPH05268768A (en) Driving circuit for power converter
JPH03759Y2 (en)
JPH03186014A (en) Threshold voltage generator for emitter coupled logic circuit
KR890003029B1 (en) Hishspeed input convertor of ecl/ttl data
JPH02116206A (en) Voltage/current converting circuit
JPH09130252A (en) Offset circuit for d/a converter
JPS6350213A (en) Signal switching device
JPS60102014A (en) Semiconductor device
JPS6139908B2 (en)
KR840002144Y1 (en) Video switching circuit
JPS612409A (en) Amplifier circuit