JPS6276878A - 映像スクランブル信号処理装置 - Google Patents
映像スクランブル信号処理装置Info
- Publication number
- JPS6276878A JPS6276878A JP60214542A JP21454285A JPS6276878A JP S6276878 A JPS6276878 A JP S6276878A JP 60214542 A JP60214542 A JP 60214542A JP 21454285 A JP21454285 A JP 21454285A JP S6276878 A JPS6276878 A JP S6276878A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- level
- video signal
- capacitor
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/16—Analogue secrecy systems; Analogue subscription systems
- H04N7/167—Systems rendering the television signal unintelligible and subsequently intelligible
- H04N7/171—Systems operating in the amplitude domain of the television signal
- H04N7/1716—Systems operating in the amplitude domain of the television signal by inverting the polarity of active picture signal portions
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Picture Signal Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔発明の技術分野〕
この発明は映像スクランブル信号処理装置1に関し、特
にスクランブルされた信号のディスクランプル処理が正
確に行なわれるようKした装置である。
にスクランブルされた信号のディスクランプル処理が正
確に行なわれるようKした装置である。
CATVシステムにおいては、有料チャンネル信号を送
信する場合、そのチャンネルの映像信号にスクランブル
を施し、この映像信号の番組を契約した加入者のみが受
信できるように図っている。この種のスクランブル方式
において、第3図に示すように、ビデオ信号を反転し、
また、同期信号をオフセットした形でスクランブルを施
しこれを伝送する方式がある。図示のT1はビデオ信号
が反転された期間であシ、図示のTj 、TJは同期信
号がオフセットされた期間である。
信する場合、そのチャンネルの映像信号にスクランブル
を施し、この映像信号の番組を契約した加入者のみが受
信できるように図っている。この種のスクランブル方式
において、第3図に示すように、ビデオ信号を反転し、
また、同期信号をオフセットした形でスクランブルを施
しこれを伝送する方式がある。図示のT1はビデオ信号
が反転された期間であシ、図示のTj 、TJは同期信
号がオフセットされた期間である。
上記のように、スクランブルされた信号を再生するため
には、ビデオ信号の反転位置、同期信号のオフセット位
置を知る必要があるが、この位置データは、垂直ブラン
キング期間に挿入されてスクランブラ−から伝送されて
くる。
には、ビデオ信号の反転位置、同期信号のオフセット位
置を知る必要があるが、この位置データは、垂直ブラン
キング期間に挿入されてスクランブラ−から伝送されて
くる。
第4図は、スクランブルされた信号を再生するためのシ
ステムであり、ビデオ信号は、入力端子1ノを介してペ
デスタルクランプ回路12、データ抽出回路15、同期
分離回路16に供給される。同期分離回路16で分離さ
れた水平、垂直同期信号は、制ii11!l!1路17
に供給される。。
ステムであり、ビデオ信号は、入力端子1ノを介してペ
デスタルクランプ回路12、データ抽出回路15、同期
分離回路16に供給される。同期分離回路16で分離さ
れた水平、垂直同期信号は、制ii11!l!1路17
に供給される。。
制御回路17は、入力同期信号に基づいてデータ抽出タ
イミング信号を作り、データ抽出回路15に与える。デ
ータ抽出回路15からの各種の位置データは、制御回路
17に供給される。
イミング信号を作り、データ抽出回路15に与える。デ
ータ抽出回路15からの各種の位置データは、制御回路
17に供給される。
制御回路17は、位置データに基づいて、ペデスタルレ
ベル制御回路I8、ビデオ反転回路13にタイミング信
号をそれぞれ与える。ペデスタルレベル制御回路I8は
、ペデスタル期間に、ペデスタルクランプ回路12に制
御信号を再見、ペデスタルクランプ回w?1Bは、制御
信号に基づいてペデスタルレベルの補正を行なう。
ベル制御回路I8、ビデオ反転回路13にタイミング信
号をそれぞれ与える。ペデスタルレベル制御回路I8は
、ペデスタル期間に、ペデスタルクランプ回路12に制
御信号を再見、ペデスタルクランプ回w?1Bは、制御
信号に基づいてペデスタルレベルの補正を行なう。
ツf、 F) 、ペデスタルレベル制御回路11!ハ、
kl’デオ出力端子14側からの帰還情報を導入し、ペ
デスタルレベルが所望のレベルになっているか否かを判
定し、その判定結果に応じた制御信号を発生する。更に
、ペデスタルレベル制御回M1Bは、ビデオ反転回路1
3に対しても基準電圧を与える。ビデオ反転回路I3は
、与えられた基準電圧を中心に正又は負方向へビデオ信
号を反転(ディスクランブル)して出力端子。
kl’デオ出力端子14側からの帰還情報を導入し、ペ
デスタルレベルが所望のレベルになっているか否かを判
定し、その判定結果に応じた制御信号を発生する。更に
、ペデスタルレベル制御回M1Bは、ビデオ反転回路1
3に対しても基準電圧を与える。ビデオ反転回路I3は
、与えられた基準電圧を中心に正又は負方向へビデオ信
号を反転(ディスクランブル)して出力端子。
I4に導出する。つまり、第3図で示したように、ビデ
オ信号の反転基準、同期信号のオフセット位置は、予じ
め定められており、ビデオ信号の振幅の最大レベルを1
00%とすると、反転基111圧は50%、ペデスタル
レベルのオフセット位置は10%の位置である。
オ信号の反転基準、同期信号のオフセット位置は、予じ
め定められており、ビデオ信号の振幅の最大レベルを1
00%とすると、反転基111圧は50%、ペデスタル
レベルのオフセット位置は10%の位置である。
上記のように、ビデオ信号があるレベルで反転され、か
つ同期信号のペデスタルレベルがオフセットされで伝送
されるスクランブルされた信号を元のビデオ信号に再生
する場合、特に、外乱が生じてペデスタルレベル制御回
路17に唄った情報が蓄積されると、糸が安定するまで
に時間がかかるという問題がある。つまり、ペデスタル
レベル制御回路17は、ペデスタル期間の電圧をサンプ
ルしてコンデンサにそのレベル情報を蓄積し、これを制
御信号として用いるスタルクランプを行なうと当然ビデ
オ信号は、その直流再生レベルが不正確なものとなり、
表示画像の不鮮明さはもちろんのこと、各種の同期処理
、データ検出処理などにも誤りが生じる。
つ同期信号のペデスタルレベルがオフセットされで伝送
されるスクランブルされた信号を元のビデオ信号に再生
する場合、特に、外乱が生じてペデスタルレベル制御回
路17に唄った情報が蓄積されると、糸が安定するまで
に時間がかかるという問題がある。つまり、ペデスタル
レベル制御回路17は、ペデスタル期間の電圧をサンプ
ルしてコンデンサにそのレベル情報を蓄積し、これを制
御信号として用いるスタルクランプを行なうと当然ビデ
オ信号は、その直流再生レベルが不正確なものとなり、
表示画像の不鮮明さはもちろんのこと、各種の同期処理
、データ検出処理などにも誤りが生じる。
この発明は上記の事情に鑑みてなされたもので、ビデオ
反転及び同期信号オフセットにより伝送されてくるスク
ランブルされたビデオ信号を、安定して元のビデオ信号
に復元することができ、またスクランブルを施すことも
できる映像スクランブル信号処理装置を提供することを
目的とする。
反転及び同期信号オフセットにより伝送されてくるスク
ランブルされたビデオ信号を、安定して元のビデオ信号
に復元することができ、またスクランブルを施すことも
できる映像スクランブル信号処理装置を提供することを
目的とする。
この発明は例えば渠1図に示すように、逆極性の関係に
あるビデオ信号(aHb)の反転基準レベ6一 ルが互いに一致するように、直流再生を行なう場合、ビ
デオ信号中の同期信号オフセットレベルが、反転と非反
転信号間では所定の関係であり、かつ、クランプレベル
に対しても所定の関係であることを利用するものである
。即ち、コンデンサ57とスイッチS3で、0%のクラ
ンプレベルを設定し、スインf81とコンデンサ56で
90%のオフセットレベルを設定する。
あるビデオ信号(aHb)の反転基準レベ6一 ルが互いに一致するように、直流再生を行なう場合、ビ
デオ信号中の同期信号オフセットレベルが、反転と非反
転信号間では所定の関係であり、かつ、クランプレベル
に対しても所定の関係であることを利用するものである
。即ち、コンデンサ57とスイッチS3で、0%のクラ
ンプレベルを設定し、スインf81とコンデンサ56で
90%のオフセットレベルを設定する。
そして、コンデンサ51には、演算増幅器60を介して
10%のオフセットレベルが強制的に設定されるように
するものである。
10%のオフセットレベルが強制的に設定されるように
するものである。
以下この発明の実施例を図面を診照して説明する。
入力端子2ノに供給されるスクランブルされ九人カビデ
オ信号ム■は、入力トランジスタQ1のベース、データ
抽出回路22、同期分離面misに供給される。
オ信号ム■は、入力トランジスタQ1のベース、データ
抽出回路22、同期分離面misに供給される。
データ抽出回路22は、入力ビデオ信号の垂[帰線期間
内の水平同期)皆ルス間に挿入され九鍵データを抽出す
る。この鍵データは、スクランブルを解くために必要な
位置データであり、ビデオ反転位置、同期信号のオフセ
ット位[!を示している。同期分離回路23は、入力ビ
デオ信号から水平、垂直同期信号を分離し、これを制御
回路24に供給する。制御回路24は、分離された同期
信号に基づいて予じめ決められている位置データに同期
したタイミング信号を発生し、前記データ抽出回路j2
が位置データを抽出するように作用する。抽出はれた位
置データは、制御回路24に取込まれ、各種のタイミン
グノfルスを作るために利用される。
内の水平同期)皆ルス間に挿入され九鍵データを抽出す
る。この鍵データは、スクランブルを解くために必要な
位置データであり、ビデオ反転位置、同期信号のオフセ
ット位[!を示している。同期分離回路23は、入力ビ
デオ信号から水平、垂直同期信号を分離し、これを制御
回路24に供給する。制御回路24は、分離された同期
信号に基づいて予じめ決められている位置データに同期
したタイミング信号を発生し、前記データ抽出回路j2
が位置データを抽出するように作用する。抽出はれた位
置データは、制御回路24に取込まれ、各種のタイミン
グノfルスを作るために利用される。
つまり、位置データは、オフセットタイミング情報、ペ
デスタルクランプ位置情報、ビデオ反転位置情報を含み
、これらに基づいて制御++’!1路24は、タイミン
グノ母ルスPI、PHI、P3゜P4を発生する。
デスタルクランプ位置情報、ビデオ反転位置情報を含み
、これらに基づいて制御++’!1路24は、タイミン
グノ母ルスPI、PHI、P3゜P4を発生する。
タイミングノ譬ルスpx、pg、psは、それぞれオフ
セットペデスタルタイミング回路15、ペデスタルクラ
ンプタイミング回路j6、反転タイミング回1827に
供給されて、これらの回路を駆動する。ここで、オフセ
ットペデスタルタイミング回路25、ペデスタルクラン
プタイミング回路26、反転タイミング回路27は、デ
ィスクランブルのためのビデオ処理回路30を構成する
スイッチF31,82,83,84をそれぞれ駆動する
。
セットペデスタルタイミング回路15、ペデスタルクラ
ンプタイミング回路j6、反転タイミング回1827に
供給されて、これらの回路を駆動する。ここで、オフセ
ットペデスタルタイミング回路25、ペデスタルクラン
プタイミング回路26、反転タイミング回路27は、デ
ィスクランブルのためのビデオ処理回路30を構成する
スイッチF31,82,83,84をそれぞれ駆動する
。
ここで、ビデオ処理回路30の構成及びその動作につい
て説明する。
て説明する。
入力トランジスタQ1のコレクタには、電源端子31か
ら電源電圧が供給されており、そのエミッタ抵抗32に
あられれたビデオ信号は、差動増侑器をm成するトラン
ジスタQ2のベースに供給される。トランジスタQ、?
、QJの各エミッタは、それぞれエミッタ抵抗33.3
4を介したのち、町y抵抗35の両端に接続され、この
可変抵抗35の副格子が抵抗36を介して接地されるこ
とで左右の差動バイアスのバランスを調整できる。トラ
ンジスタQ3のベースには、電源端子3)と接地間に直
列接続され九駐抗37,311の分圧電圧が印加され、
また、トランジスタQ3のベースと接地間にはパイ・9
ス用容置39が接続されている。
ら電源電圧が供給されており、そのエミッタ抵抗32に
あられれたビデオ信号は、差動増侑器をm成するトラン
ジスタQ2のベースに供給される。トランジスタQ、?
、QJの各エミッタは、それぞれエミッタ抵抗33.3
4を介したのち、町y抵抗35の両端に接続され、この
可変抵抗35の副格子が抵抗36を介して接地されるこ
とで左右の差動バイアスのバランスを調整できる。トラ
ンジスタQ3のベースには、電源端子3)と接地間に直
列接続され九駐抗37,311の分圧電圧が印加され、
また、トランジスタQ3のベースと接地間にはパイ・9
ス用容置39が接続されている。
差動増幅器からは、逆相関係にあるビデオ信号を得るこ
とができ、これは、トランジスタQJ、QJのコレクタ
から得られ、各出力は、トランジスタQ4.QBのベー
スに供給される。
とができ、これは、トランジスタQJ、QJのコレクタ
から得られ、各出力は、トランジスタQ4.QBのベー
スに供給される。
41.42は、負荷抵抗である。トランジスタQ a
e Q sのコレクタには、電源端子31からの電#電
圧が供給され、各エミッタは、エミッタ抵抗4J、44
を介して接地されるとともに、結合コンデンサ45.4
6を介して、スイッチ84の第1.第2入力端al、b
lに接続される。
e Q sのコレクタには、電源端子31からの電#電
圧が供給され、各エミッタは、エミッタ抵抗4J、44
を介して接地されるとともに、結合コンデンサ45.4
6を介して、スイッチ84の第1.第2入力端al、b
lに接続される。
スイッチ84の入力端11は、抵抗47を介したのち、
コンデンサ48、抵抗49、コイル50の並列回路の一
端に接続され、この並列回路の他端は、スイッチ82を
介してコンデンサ51に接続される。従って、スイッチ
82がオンしたときには、コンテンf54にチャー2′
されているI&流流電価値、前記45の出力:りS直流
再生される。
コンデンサ48、抵抗49、コイル50の並列回路の一
端に接続され、この並列回路の他端は、スイッチ82を
介してコンデンサ51に接続される。従って、スイッチ
82がオンしたときには、コンテンf54にチャー2′
されているI&流流電価値、前記45の出力:りS直流
再生される。
また、前記スイッチ840入力端F−blは、抵抗52
を介し九〇ら、コンデンサ53、抵抗54、コイル55
の並列回路の一端に接続される。この並列回路の他端は
、スイッチ81を介してコンデンサ56に接続され、ま
たスイッチ83を介してコンデンサ57に接続される。
を介し九〇ら、コンデンサ53、抵抗54、コイル55
の並列回路の一端に接続される。この並列回路の他端は
、スイッチ81を介してコンデンサ56に接続され、ま
たスイッチ83を介してコンデンサ57に接続される。
従って、コンデンサ46の出力は、スインfB1がオン
したときには、コンデンサ56にチャージされているI
K流流電価値直流再生され、またスイッチS3がオンし
たときにはコンデンサ57にチャージされている直流電
圧値に直流再生される。
したときには、コンデンサ56にチャージされているI
K流流電価値直流再生され、またスイッチS3がオンし
たときにはコンデンサ57にチャージされている直流電
圧値に直流再生される。
更にこの発明では、前記コンデンサ51゜56.57の
チャージ′喧圧が常に相互関連した電圧となるように回
路構成されている。
チャージ′喧圧が常に相互関連した電圧となるように回
路構成されている。
J21.lち、コンデンサ56は、演算増幅器600Å
力繻子に接続され、この演算増幅器60の出力は、抵抗
6ノ、可変抵抗62、抵抗64を介1、で接地されてい
る。抵抗64け、抵抗63とともに、Mi源と接地間に
直列接続されており、また抵抗64と並列に先にコンデ
ンサ57が接続されている。そして、前記抵抗62の調
整子が前記コンデンサ5!如接続されている。
力繻子に接続され、この演算増幅器60の出力は、抵抗
6ノ、可変抵抗62、抵抗64を介1、で接地されてい
る。抵抗64け、抵抗63とともに、Mi源と接地間に
直列接続されており、また抵抗64と並列に先にコンデ
ンサ57が接続されている。そして、前記抵抗62の調
整子が前記コンデンサ5!如接続されている。
ここで、演算増@器60は、コンデンサ56に90%の
摂幅レベル(直流値)i!圧がチャージされている場合
、コンデンサ5Zには、10%の振幅レベル電圧をチャ
ージするように設定されている。また、コンデンサ57
は、抵抗63.64の分圧により0%の振幅レベル電圧
チャーノされる。
摂幅レベル(直流値)i!圧がチャージされている場合
、コンデンサ5Zには、10%の振幅レベル電圧をチャ
ージするように設定されている。また、コンデンサ57
は、抵抗63.64の分圧により0%の振幅レベル電圧
チャーノされる。
この結果、スクランブルを解くのに、0%、90%、1
0%の直流レベルが相対的に確保される。以下その動作
を第2図に示す信号波形を参照して説明する。
0%の直流レベルが相対的に確保される。以下その動作
を第2図に示す信号波形を参照して説明する。
今、コンデンサ4s、4eK?42図に示すビデオ信号
(a) (b)があられれるものとする。水平同期信号
期間t1では、タイミングパルスP2が得られ、これに
基づいて、ペデスタルクランプ回路26から信号(fl
が出力される。この信号(flKよF)、期nJ5tl
のペデスタルレベルは、コンデンサ52の0%のレベル
に直流再生される。
(a) (b)があられれるものとする。水平同期信号
期間t1では、タイミングパルスP2が得られ、これに
基づいて、ペデスタルクランプ回路26から信号(fl
が出力される。この信号(flKよF)、期nJ5tl
のペデスタルレベルは、コンデンサ52の0%のレベル
に直流再生される。
次に1期間t2では、同期オフセットタイミング回路2
5からの出力信号(,1によって、90%のオフセット
レベルがコンデンサ56Kfヤージされ、同時に、10
%のオフセットレベルがコンデンサ51にチャージされ
ることKなる。
5からの出力信号(,1によって、90%のオフセット
レベルがコンデンサ56Kfヤージされ、同時に、10
%のオフセットレベルがコンデンサ51にチャージされ
ることKなる。
これによって、映像反転のための基準電圧は、50%の
レベルに自動的に決まる。期間t3においても同様であ
る。従って、映像信号を反転すべき期間t4では、タイ
ミングパルスルスP3に基づく反転タイミング回路27
からの出力によってスイッチ84が端子a1を選択する
。従って、復元された映像信号は、正確に50%の位置
で正転し歪を生じない。
レベルに自動的に決まる。期間t3においても同様であ
る。従って、映像信号を反転すべき期間t4では、タイ
ミングパルスルスP3に基づく反転タイミング回路27
からの出力によってスイッチ84が端子a1を選択する
。従って、復元された映像信号は、正確に50%の位置
で正転し歪を生じない。
上記のように、スイッチ84で、反転状態が決された信
号は、トランジスタQ5.Q6で構成されるプッシュプ
ル回路を介して出力端子65に導出され。この場合、オ
フセットされた同期信号を所定のクランプレベル0%に
戻す処理が行なわれる。これを実現する[田路は、スイ
ッチ85、及びコンデンサ7θ、抵抗71.コイル12
による並列回路で構成される。そして、スイッチS5が
オンしたときνC1コンデンサ57によって、0%の直
流レベルが出力端子65で再生されるようKm成されて
いる。ここで、スイッチ85は、タイミングパルスP4
によって駆動される同期オフセットタイミング回wr7
3からのイキ号(g)によってオンオフされる。
号は、トランジスタQ5.Q6で構成されるプッシュプ
ル回路を介して出力端子65に導出され。この場合、オ
フセットされた同期信号を所定のクランプレベル0%に
戻す処理が行なわれる。これを実現する[田路は、スイ
ッチ85、及びコンデンサ7θ、抵抗71.コイル12
による並列回路で構成される。そして、スイッチS5が
オンしたときνC1コンデンサ57によって、0%の直
流レベルが出力端子65で再生されるようKm成されて
いる。ここで、スイッチ85は、タイミングパルスP4
によって駆動される同期オフセットタイミング回wr7
3からのイキ号(g)によってオンオフされる。
この結果、出力端子65には、オフセットされてい九同
期信号も元のレベルに戻され、完全な原形のビデオ信号
(c)を得ることができる。
期信号も元のレベルに戻され、完全な原形のビデオ信号
(c)を得ることができる。
上記の説明では、スクランブルを解除する回路として説
明したが、映像イMvの反転のための基準電圧を設定す
るという考え方は、スクランブルを施す送信側でも有効
に利用できるものである。
明したが、映像イMvの反転のための基準電圧を設定す
るという考え方は、スクランブルを施す送信側でも有効
に利用できるものである。
以上説明したように、この発明は、同期信号オフレット
及び映葎反転により送られてくるビデ第4M号を元に戻
すのに、反転基準レベルを正確に設定1.1尋、しかも
、ノイズ等に長期間影響されることがなく、またスクラ
ンブル信号の送信側にも有効に利用できる映像スクラン
ブル信号処理装置を提供できる。
及び映葎反転により送られてくるビデ第4M号を元に戻
すのに、反転基準レベルを正確に設定1.1尋、しかも
、ノイズ等に長期間影響されることがなく、またスクラ
ンブル信号の送信側にも有効に利用できる映像スクラン
ブル信号処理装置を提供できる。
第1図はこの発明の一実施例を示す回路図、第2図は第
1図の回路の各部信号波形図、第3図はスクランブル映
像信号の例を示す図、81!4図は、スクランブル解除
装置の従来のブロックを示す図である。 22・・・データ抽出回路、23・・・同期分離回路、
24・・・制御回路、25・・・同期オフセットタイミ
ング回路、26・・・ペデスタルクランプ回路、27・
・・反転タイミングf!!1M%、?/)・・・ビデオ
処理回路、S1〜84・・・スイッチ、81,56.5
7・・・コンデンサ、60・・・演算増幅器。 出願人代理人 弁理士 鈴 江 式 彦j
1図の回路の各部信号波形図、第3図はスクランブル映
像信号の例を示す図、81!4図は、スクランブル解除
装置の従来のブロックを示す図である。 22・・・データ抽出回路、23・・・同期分離回路、
24・・・制御回路、25・・・同期オフセットタイミ
ング回路、26・・・ペデスタルクランプ回路、27・
・・反転タイミングf!!1M%、?/)・・・ビデオ
処理回路、S1〜84・・・スイッチ、81,56.5
7・・・コンデンサ、60・・・演算増幅器。 出願人代理人 弁理士 鈴 江 式 彦j
Claims (1)
- (1)ビデオ信号が供給され、第1の出力部に非反転ビ
デオ信号、第2の出力部に反転ビデオ信号を得る差動増
幅回路手段と、 前記ビデオ信号の任意の水平同期信号期間 のペデスタル位置でオフセット用の第1のタイミングパ
ルス、前記水平同期信号期間の他の水平同期信号期間の
ペデスタル位置でペデスタルクランプ用の第2のタイミ
ングパルス、前記ビデオ信号の任意の映像期間で反転用
の第3のタイミングパルスを発生する制御手段と、 前記第1の出力部に接続されここにあらわ れる信号を前記第1のタイミングパルスのタイミングで
第1のレベルに直流再生する第1のコンデンサと、 前記第1のコンデンサの出力を演算処理し て前記第1のレベルとは異なる第2のレベルの出力を得
る演算手段と、 前記第2の出力部に接続され、ここにあら われる信号を第1のタイミングパルスで前記第2のレベ
ルに直流再生するように、前記演算手段の出力が充電さ
れた第2のコンデンサと、 前記第1又は第2の出力部の何れか一方に 接続され、前記第2のタイミングパルスで前記ビデオ信
号のペデスタル位置を第3のレベルに直流再生する第3
のコンデンサと、 前記第1、第2の出力部の何れか一方に接 続され、前記第3のタイミングパルスに応答して他方の
出力部に切換わるスイッチ手段とを具備したことを特徴
とする映像スクランブル信号処理装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60214542A JPS6276878A (ja) | 1985-09-30 | 1985-09-30 | 映像スクランブル信号処理装置 |
DE19863632864 DE3632864A1 (de) | 1985-09-30 | 1986-09-26 | Prozessor fuer verschluesselte videosignale |
US06/912,849 US4725882A (en) | 1985-09-30 | 1986-09-29 | Scrambled video signal processor |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60214542A JPS6276878A (ja) | 1985-09-30 | 1985-09-30 | 映像スクランブル信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6276878A true JPS6276878A (ja) | 1987-04-08 |
Family
ID=16657461
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60214542A Pending JPS6276878A (ja) | 1985-09-30 | 1985-09-30 | 映像スクランブル信号処理装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US4725882A (ja) |
JP (1) | JPS6276878A (ja) |
DE (1) | DE3632864A1 (ja) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6310991A (ja) * | 1986-07-02 | 1988-01-18 | Alps Electric Co Ltd | Catv受信装置 |
JPS63292790A (ja) * | 1987-05-23 | 1988-11-30 | Sony Corp | デイスパ−サル信号除去回路 |
US4951315A (en) * | 1988-12-30 | 1990-08-21 | Switsen Henry N | Video signal noise evaluation and removal circuit |
GB2233184B (en) * | 1989-05-26 | 1993-05-19 | Pioneer Electronic Corp | Catv terminal unit having an improved descrambling operation |
EP0421564B1 (en) * | 1989-09-28 | 1995-06-28 | Pioneer Electronic Corporation | CATV terminal and video apparatus having a noise eliminating circuit |
JP3670649B2 (ja) * | 2003-02-14 | 2005-07-13 | 株式会社東芝 | ウォーターマーク処理装置およびウォーターマーク処理方法 |
TWI587306B (zh) * | 2011-05-13 | 2017-06-11 | 半導體能源研究所股份有限公司 | 半導體裝置 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3396232A (en) * | 1964-07-01 | 1968-08-06 | Zenith Radio Corp | Interrogating system for subscription television receivers |
US3924059A (en) * | 1972-02-18 | 1975-12-02 | Teleglobe Pay Tv System Inc | Pay television systems |
US4075660A (en) * | 1972-02-18 | 1978-02-21 | Teleglobe Pay-Tv System, Inc. | Pay television system with synchronization suppression |
US4222068A (en) * | 1978-11-02 | 1980-09-09 | American Television And Communications Corporation | Subscription television apparatus and methods |
US4336553A (en) * | 1980-05-14 | 1982-06-22 | Oak Industries | Method of coding audio and video signals |
US4340906A (en) * | 1980-05-14 | 1982-07-20 | Oak Industries Inc. | Video signal coding by video signal polarity reversal on the basis of brightness level comparison |
US4598318A (en) * | 1983-06-10 | 1986-07-01 | General Instrument Corporation | Video encryption system |
EP0129299A3 (en) * | 1983-06-20 | 1986-03-19 | Philips Electronics Uk Limited | Secure television transmission system |
-
1985
- 1985-09-30 JP JP60214542A patent/JPS6276878A/ja active Pending
-
1986
- 1986-09-26 DE DE19863632864 patent/DE3632864A1/de active Granted
- 1986-09-29 US US06/912,849 patent/US4725882A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE3632864A1 (de) | 1987-04-09 |
DE3632864C2 (ja) | 1988-01-28 |
US4725882A (en) | 1988-02-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4547802A (en) | TV Scrambler/descrambler using serial memories | |
KR880001922B1 (ko) | 비데오 테이프의 복제불능 녹화방법 및 그 장치 | |
KR900019002A (ko) | 조합 회로 | |
US4691354A (en) | Vertical interval data blanker | |
JPS6276878A (ja) | 映像スクランブル信号処理装置 | |
US4599648A (en) | Video signal transmission systems | |
US4750051A (en) | Color difference line sequential circuit in a magnetic recording system | |
US6108043A (en) | Horizontal sync pulse minimum width logic | |
JP2805762B2 (ja) | 同期信号分離装置 | |
JPS5850670Y2 (ja) | 再生水平同期信号発生装置 | |
JPS62266992A (ja) | ビデオ信号のスクランブル回路 | |
US5844626A (en) | HDTV compatible vertical sync separator | |
KR940002196Y1 (ko) | 휘도신호분리회로 | |
JP2845458B2 (ja) | 信号処理方式 | |
JP3329149B2 (ja) | クランプパルス発生方法およびその回路 | |
JPS6190586A (ja) | 映像信号生成回路 | |
JPH03101380A (ja) | ゴースト除去装置 | |
JPS59186477A (ja) | 撮像システム | |
JPH0574075U (ja) | 映像信号の垂直輪郭補正回路 | |
JPS63107386A (ja) | スクランブル方式 | |
JPH03219782A (ja) | 同期信号分離装置 | |
JPS60249487A (ja) | 映像信号処理方法 | |
JPS6268370A (ja) | 疑似同期信号発生回路 | |
JPH03123177A (ja) | 映像同期信号生成回路 | |
JPS6166485A (ja) | フイ−ルド遅延装置 |