JPS6275725A - Stabilized power supply circuit - Google Patents

Stabilized power supply circuit

Info

Publication number
JPS6275725A
JPS6275725A JP21451485A JP21451485A JPS6275725A JP S6275725 A JPS6275725 A JP S6275725A JP 21451485 A JP21451485 A JP 21451485A JP 21451485 A JP21451485 A JP 21451485A JP S6275725 A JPS6275725 A JP S6275725A
Authority
JP
Japan
Prior art keywords
output voltage
voltage
rise
vout
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP21451485A
Other languages
Japanese (ja)
Inventor
Koji Shitanda
四反田 浩二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP21451485A priority Critical patent/JPS6275725A/en
Publication of JPS6275725A publication Critical patent/JPS6275725A/en
Pending legal-status Critical Current

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)

Abstract

PURPOSE:To suppress the fluctuation of an output voltage and to provide a moderate rise characteristic to the output voltage, by fluctuating a reference voltage also when a supply voltage rises. CONSTITUTION:The rise of an output voltage Vout considerably falls behind than the rise of a reference voltage Vref. Since a diode D22 is conducted when the output voltage Vout rises, the reference voltage Vref stays as the voltage Vf across the base and emitter of a transistor Q22 until the output voltage Vout starts to rise. Since the voltage across both ends of the diode D22 becomes lower than the voltage Vf when the output voltage Vout starts to rise, a clipping operation is released and the reference voltage Vref again gently rises by the integrating action of a resistance R24 and capacitor C21. Therefore, the output voltage Vout is controlled immediately after it starts to rise and also moderately approaches a specified output voltage.

Description

【発明の詳細な説明】 〔発明の技術分野〕 仁の発明は安定化電源回路に関する。[Detailed description of the invention] [Technical field of invention] Jin's invention relates to a stabilized power supply circuit.

〔発明の技術的背景〕[Technical background of the invention]

安定化電源回路には、種々の形式のものがおる。しかし
、基本的には、出力電圧と基攬電圧を比較し、その比較
結果に従って出力電圧を制御するようになっている。す
なわち、出力電圧と基準電圧の差が常に一定となるよう
に制御することにより、出力電圧を一定レベルに保つよ
うになっている。
There are various types of stabilized power supply circuits. However, basically, the output voltage and the base voltage are compared, and the output voltage is controlled according to the comparison result. That is, the output voltage is kept at a constant level by controlling the difference between the output voltage and the reference voltage to be always constant.

最近の電気機器(例えばテレビジョン受像機)において
は、大容量のメイン電源回路の他に、比較的小容量でか
つ高精度のスタンバイ電源回路を備え、その出力電圧を
基準電圧としてメイン電源回路の出力電圧を制御する場
合が多い。
Modern electrical equipment (for example, television receivers) is equipped with a relatively small-capacity, high-precision standby power supply circuit in addition to a large-capacity main power supply circuit, and the output voltage of the standby power supply circuit is used as a reference voltage to control the main power supply circuit. In many cases, the output voltage is controlled.

このような構成において、基準電圧と出力電圧の比較に
よって得られる制御信号の伝達回路として、7オトカデ
ラを利用する場合、第3図のような帰還増幅の回路構成
が考えられる。
In such a configuration, when using a 7-point scale as a transmission circuit for a control signal obtained by comparing a reference voltage and an output voltage, a feedback amplification circuit configuration as shown in FIG. 3 can be considered.

第3図において、1は例えばリレーで構成されるスイッ
チ回路である。このスイッチ回路Iは後述するオン/オ
フ信号(onloff )に従ってオン、オフされ、オ
ン状B(電源投入状態)において、商用の交流電源?後
段に与える。2は発光ダイオードPDIBとフォトトラ
ンジスタPTt lから成るフォトカプラである。3は
電源回路の主回路で、整流回路、F波回路および上記フ
ォトカプラ2からの電流によって出力電圧を制御する制
御回路を含む。
In FIG. 3, reference numeral 1 denotes a switch circuit composed of, for example, a relay. This switch circuit I is turned on and off in accordance with an on/off signal (onloff), which will be described later. Give it to the next stage. 2 is a photocoupler consisting of a light emitting diode PDIB and a phototransistor PTtl. Reference numeral 3 denotes a main circuit of the power supply circuit, which includes a rectifier circuit, an F-wave circuit, and a control circuit that controls the output voltage using the current from the photocoupler 2.

Voは、上記小容量、高精度のスタンバイ電源回路の出
力電圧(以下、スタンバイ電源電圧と記す)である。オ
ン/オフ信号(o n10 f f )は電源回路外部
からの与えられるパルス信号で、ロウレベル(オン状態
)で、上記電圧■。を負荷側に供給し、ハイレベル(オ
フ状態)ならば供給しないような信号である。
Vo is the output voltage (hereinafter referred to as standby power supply voltage) of the small capacity, high precision standby power supply circuit. The on/off signal (on10 f f ) is a pulse signal given from outside the power supply circuit, and is at a low level (on state) at the above voltage ■. This is a signal that is supplied to the load side and is not supplied if it is at a high level (off state).

トランジスタQllは飽和状態で用いられ、オン/オフ
信号(onlof f )がロウレベル(オン状態)な
らば、そのコレクタ電圧は■。に等しく、ハイレベル(
オフ状態)ならば、接地(GND)レベルとなる。トラ
ンジスタQstのペース電位は、オフ状態のときはGN
Dレベルだが、オン状態のときは、抵抗R1! p R
13の分圧比で設定される基準電位(Vr@f)となる
The transistor Qll is used in a saturated state, and if the on/off signal (onlof f ) is at low level (on state), its collector voltage is ■. equal to the high level (
(off state), it becomes the ground (GND) level. The pace potential of the transistor Qst is GN in the off state.
Although it is at D level, when it is in the on state, the resistance R1! p R
The reference potential (Vr@f) is set at a voltage division ratio of 13.

この基準電位(Vref)と出力電圧(Vout)との
電位差により、フォトカプラ2を流れる4流を変化させ
、安定な出力電圧(Vout)が供給されるように制御
する。すなわち、フォトトラン・ゾスタPTII(7)
’[[流が増加すれば、出力電圧(Vaut )を抑制
し、減少すれば出力電圧(V ou t )全上昇させ
るように制御回路を構成すれば、(1)  フォトトラ
ンジスタPTttt−流れる電流はフォトダイオードP
DHの電流に比例する。
Based on the potential difference between the reference potential (Vref) and the output voltage (Vout), four currents flowing through the photocoupler 2 are changed and controlled so that a stable output voltage (Vout) is supplied. That is, Phototran Zosta PTII (7)
'[[If the control circuit is configured so that when the current increases, the output voltage (Vout) is suppressed, and when the current decreases, the output voltage (Vout) is completely increased, then (1) Phototransistor PTttt - the flowing current is Photodiode P
It is proportional to the DH current.

(2)  出力電圧(Vout )が規定出力電圧より
上がった時、電位差(Vout −Vref )が拡が
シ、フォトダイオードPD、、の電流が増加し、逆に出
力電圧(Vout)が下がると、フォトダイオードPD
1.の電流が減少する。
(2) When the output voltage (Vout) rises above the specified output voltage, the potential difference (Vout - Vref) expands, the current of the photodiode PD increases, and conversely, when the output voltage (Vout) falls, Photodiode PD
1. The current decreases.

ことがらVaut f一定に保つように制御することが
できる。
It is possible to control Vout f to keep it constant.

〔背景技術の問題点〕[Problems with background technology]

上記構成においては、第4図に示すように、出力電圧(
Vout)の方が基準電圧(Vref)よシも遅れて立
ち上がる。この場合、出力電圧(Vout)が規定出力
電圧に近づくまでフォトダイオードPDIIに電流が流
れないことから、出力電圧(Vout)は急激に立ち上
がる。これによシ、過大な電力が発生し、主回路3の負
担が大きくなるとともに、出力電圧(Vout)に、オ
ーバーシュートが生じる。
In the above configuration, as shown in FIG. 4, the output voltage (
Vout) rises later than the reference voltage (Vref). In this case, since no current flows through the photodiode PDII until the output voltage (Vout) approaches the specified output voltage, the output voltage (Vout) rises rapidly. As a result, excessive power is generated, increasing the load on the main circuit 3 and causing an overshoot in the output voltage (Vout).

また、スイッチング周波ik変化させることにより、電
力を制御するスイッチング方式の安定化電源回路の場合
、大きな電力を発生させるために、立ち上がシ時に周波
数が低くなり、可聴音を発生することもある。
In addition, in the case of a switching-type stabilized power supply circuit that controls power by changing the switching frequency ik, in order to generate a large amount of power, the frequency decreases at startup and may generate an audible sound. .

〔発明の目的〕[Purpose of the invention]

この発明は上記の事情に対処すべくなされたもので、電
源投入時の出力電圧の急峻な立ち上がフを抑制すること
によシ、一時的な過大電力の発生やオーバーシュートの
発生を抑えることができる安定化電源回路を提供するこ
とを目的とする。
This invention was made to deal with the above-mentioned situation, and by suppressing the sudden rise of the output voltage when the power is turned on, it suppresses the occurrence of temporary excessive power and overshoot. The purpose is to provide a stabilized power supply circuit that can

〔発明の概要〕[Summary of the invention]

この発明は上記目的全達成するために、電源電圧の立ち
上がり時において、基準電圧をも変動させることにより
、出力電圧の変動を抑制し、緩やかな立ち上がシ特性を
もたせるようにしたものである。
In order to achieve all of the above objects, this invention suppresses fluctuations in the output voltage by also changing the reference voltage when the power supply voltage rises, thereby providing a gradual rise characteristic. .

〔発明の実施例〕[Embodiments of the invention]

以下、第1図を参照してこの発明の一実施例を詳細に説
明する。なお、第1図において、先の第3図と対応する
部分には対応符号を付す。
Hereinafter, one embodiment of the present invention will be described in detail with reference to FIG. Note that in FIG. 1, parts corresponding to those in FIG. 3 are given corresponding symbols.

第1図において、トランジスタQ21のエミッタには、
スタンバイ電源電圧■。が印加され、ペースにはオン/
オフ信号(on7off )が供給される。このトラン
ジスタQ雪1のコレクタはダイオードIhiのアノード
に接続されている。このダイオードI)atのカソード
は直列接続された抵抗R1z r Rzsを介して接地
されている。抵抗R1z+Fhsの接続点は抵抗R雪a
 t−介してトランジスタ(hxのペースに接続される
とともに、コンデンサCatを介して接地されている。
In FIG. 1, the emitter of transistor Q21 has
Standby power supply voltage■. is applied and the pace is on/off.
An off signal (on7off) is supplied. The collector of this transistor Q1 is connected to the anode of the diode Ihi. The cathode of this diode I)at is grounded via a series-connected resistor R1zrRzs. The connection point of resistor R1z + Fhs is resistor R snow a
It is connected to the pace of the transistor (hx) through the t- and grounded through the capacitor Cat.

トランジスタQt意のペースはダイオードDxzkl匝
方向に介して主回路3の出力端子に接続されている。ト
ランジスタQzzのエミッタは抵抗Rat k介して主
回路3の出力端子に接続され、コレクタはフォトカプラ
ー2のフォトダイオードPD、、を順方向に介して接地
されている。
The transistor Qt is connected to the output terminal of the main circuit 3 via the diode Dxzkl. The emitter of the transistor Qzz is connected to the output terminal of the main circuit 3 via a resistor Rat k, and the collector is grounded via the photodiode PD of the photocoupler 2 in the forward direction.

上記構成において第2図を参照しながら、動作を説明す
る。この実施例の回路は、スタンバイ電源電圧V。金利
用して基準電圧(Vref)を炸9、これと出力電圧(
Vout)との差を一定に保つように制御する構成とな
っている。
The operation of the above configuration will be explained with reference to FIG. The circuit of this embodiment has a standby power supply voltage of V. The reference voltage (Vref) is set using gold9, and this and the output voltage (
The configuration is such that the control is performed to maintain a constant difference from Vout).

オン/オフ信号(onloff )がロウレベル(オン
状1)になると、トランジスタQssは飽和し、そのコ
レクタ電位は■。となる。基準電圧(Vr・f)となる
トランジスタQszのペース電位は、最終的には、ダイ
オードI)xlの順方向電圧と抵抗R1! J Rlm
の分圧比で規定される電位まで上昇するが、コンデンサ
C21等の積分作用のために緩やかに上昇する。ダイオ
ードI)ztはトランジスタQ■のエミッタ・ペース間
電圧と相補性をもたせている。
When the on/off signal (onloff) becomes low level (on state 1), the transistor Qss is saturated and its collector potential becomes ■. becomes. The pace potential of the transistor Qsz, which becomes the reference voltage (Vr·f), is ultimately determined by the forward voltage of the diode I)xl and the resistor R1! J Rlm
The voltage rises to the potential defined by the voltage division ratio of , but rises slowly due to the integral action of the capacitor C21 and the like. The diode I)zt is complementary to the emitter-to-base voltage of the transistor Q■.

前述のように、出力電圧(Vout)の立ち上がりは、
基準電圧(Vr@f)の立ち上がシよシかなフ遅れる。
As mentioned above, the rise of the output voltage (Vout) is
The rise of the reference voltage (Vr@f) is delayed.

このとき、ダイオードI)ztが導通するので、出力電
圧(Vout)が立ち上が9はじめるまで、基準電圧(
Vref)はトランジスタQ!2のペース・エミッタ間
電圧Vfに留まる。っまυ、ダイオードD22は基準電
圧(Vref)をペース・エミッタ間電圧Vfにクリッ
プしている。
At this time, the diode I)zt becomes conductive, so the reference voltage (Vout) remains constant until the output voltage (Vout) starts rising 9.
Vref) is the transistor Q! 2, the pace-emitter voltage Vf remains. The diode D22 clips the reference voltage (Vref) to the pace-emitter voltage Vf.

出力電圧(Vout)が立ち上がシはじめると。When the output voltage (Vout) begins to rise.

ダイオードD!zの両端電圧はvfK満たなくなるので
、このダイオードI)zzに電流が流れなくなる。した
がって、ダイオードD。によるクリップ作用が解除され
ることになり、基準電圧(Vref)は抵抗R14及び
コンデンサC1lの積分作用によシ、再び緩やかに上昇
する。ここで、出力電圧(Vout)の方が基準電圧(
Vref )より立ち上が9速度が早いので、ダイオー
ド[)zzが再びクリップ作用をすることはない。した
がって、出力電圧(Vout)は立ち上が少はじめてす
ぐに制御され、やはシ、緩やかに規定出力電圧に近づく
Diode D! Since the voltage across z no longer satisfies vfK, no current flows through this diode I)zz. Therefore, diode D. The clipping effect caused by this will be canceled, and the reference voltage (Vref) will gradually rise again due to the integral action of the resistor R14 and the capacitor C1l. Here, the output voltage (Vout) is higher than the reference voltage (
Since the rising speed is faster than Vref), the diode [)zz will not perform the clipping action again. Therefore, the output voltage (Vout) is controlled immediately after a small rise, and gradually approaches the specified output voltage.

なお、ダイオードD■はオン/オフ信号(6′YV′o
ff )がハイレベル(オフ状、@4)のときは、コン
デンサC1lに蓄積された電荷を速やかに放電する役′
J’Jも来たしている。
Note that the diode D■ has an on/off signal (6'YV'o
When ff) is at high level (off state, @4), it serves to quickly discharge the charge accumulated in the capacitor C1l.
J'J is also coming.

以上詳述したこの実施例によれば、電源投入時、出力電
圧を緩やかに立ち上がらせることができる。したがって
、出力電圧にオーバーシー−トが生じたり、過大電流に
よって回路の負担が大きくなるのを防ぐことができる。
According to this embodiment described in detail above, the output voltage can be gradually raised when the power is turned on. Therefore, it is possible to prevent an oversheet from occurring in the output voltage and from increasing the load on the circuit due to excessive current.

また、スイッチング方式の安定化電源回路においては、
立ち上がり時の可聴音の発生を無くすことができる。
In addition, in switching type stabilized power supply circuits,
It is possible to eliminate the generation of audible sound at the time of startup.

〔発明の効果〕〔Effect of the invention〕

この発明によれば、電源投入時に出力電圧を緩やかに立
ち上がらせることができるので、オーバーシーートの発
生や回路負担等を無くすことができる。
According to this invention, since the output voltage can be gradually raised when the power is turned on, oversheet occurrence and circuit load can be eliminated.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の一実施例の構成を示す回路図、第2
図は第1図の動作を説明するための波形図、第3図は従
来の安定化を源回路の構成を示す回路図、第4図は第3
図の動作を説明するための波形図である。 !・・・スイッチ回路、2・・・フォトカプラ、3・・
・主回路、Qzx 、QI! ・” )’ランジスタ、
D2K。 D!2・・・ダイオード、R11〜R14・・・抵抗s
c鵞1・・・コンデンサ、PD21・・・フォトダイオ
ード、p’r* 1・・・フォトトランジスタ。 出願人代理人  弁理士 鈴 江 武 彦第1図 1 nff 第3図
FIG. 1 is a circuit diagram showing the configuration of an embodiment of the present invention, and FIG.
The figure is a waveform diagram to explain the operation of Figure 1, Figure 3 is a circuit diagram showing the configuration of a conventional stabilization source circuit, and Figure 4 is a waveform diagram to explain the operation of Figure 1.
FIG. 3 is a waveform diagram for explaining the operation shown in the figure. ! ...Switch circuit, 2...Photocoupler, 3...
・Main circuit, Qzx, QI!・”)'Rangister,
D2K. D! 2...Diode, R11-R14...Resistance s
c鵞1...Capacitor, PD21...Photodiode, p'r*1...Phototransistor. Applicant's agent Patent attorney Takehiko Suzue Figure 1 1 nff Figure 3

Claims (1)

【特許請求の範囲】 基準電圧と出力電圧との差を一定に保つよう帰還制御し
て出力電圧を一定に保つ安定化電源回路において、 上記基準電圧を積分する積分手段と、 この積分手段の積分出力を上記出力電圧が出力されると
きまで、所定電位でクリップするクリップ手段とを具備
したことを特徴とする安定化電源回路。
[Scope of Claims] A stabilized power supply circuit that maintains a constant output voltage by feedback control to maintain a constant difference between a reference voltage and an output voltage, comprising: an integrating means for integrating the reference voltage; and an integrating means for integrating the reference voltage. A stabilized power supply circuit comprising: clipping means for clipping the output at a predetermined potential until the output voltage is output.
JP21451485A 1985-09-30 1985-09-30 Stabilized power supply circuit Pending JPS6275725A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21451485A JPS6275725A (en) 1985-09-30 1985-09-30 Stabilized power supply circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21451485A JPS6275725A (en) 1985-09-30 1985-09-30 Stabilized power supply circuit

Publications (1)

Publication Number Publication Date
JPS6275725A true JPS6275725A (en) 1987-04-07

Family

ID=16656983

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21451485A Pending JPS6275725A (en) 1985-09-30 1985-09-30 Stabilized power supply circuit

Country Status (1)

Country Link
JP (1) JPS6275725A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006048990A1 (en) * 2004-11-04 2006-05-11 Rohm Co., Ltd. Power supply and portable apparatus
US7635969B2 (en) 2004-11-04 2009-12-22 Rohm Co., Ltd. Power supply unit and portable device
US8120344B2 (en) 2004-11-04 2012-02-21 Rohm Co., Ltd. Power supply unit and portable device

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006048990A1 (en) * 2004-11-04 2006-05-11 Rohm Co., Ltd. Power supply and portable apparatus
US7626371B2 (en) 2004-11-04 2009-12-01 Rohm Co., Ltd. Power supply unit and portable device
US7635969B2 (en) 2004-11-04 2009-12-22 Rohm Co., Ltd. Power supply unit and portable device
US8120344B2 (en) 2004-11-04 2012-02-21 Rohm Co., Ltd. Power supply unit and portable device

Similar Documents

Publication Publication Date Title
KR20060048353A (en) Power supply comprising overcurrent protection function
JP2003047237A (en) Switching power supply apparatus
SE510611C2 (en) BUCK-BOOST VOLTAGE REGULATOR
JP3270440B2 (en) Low noise step-down switching regulator circuit with programmable slew rate limiter and method of use
US6204646B1 (en) Power supply device
US5883504A (en) Power supply unit
JP3566201B2 (en) Chopper type regulator
US20060152875A1 (en) Overcurrent protection device
JP3263418B2 (en) Power circuit
JPH0767325A (en) Dc-dc converter
JPS6275725A (en) Stabilized power supply circuit
JP2010015471A (en) Regulator apparatus, and electronic apparatus provided with the same
US4645986A (en) Deflectional system for a television set comprising a power transistor
JPS632418A (en) Voltage controlled oscillator
TW202219684A (en) Control circuit of power converter
CN108123688B (en) Boost circuit for power amplifier
JP2005312105A (en) Step-down converter
JPH1075530A (en) Method for limiting electric power consumed by unit, and unit which contains at least an electronic equipment and a power source
JPS58215815A (en) Comparator circuit
JP2621418B2 (en) Telephone
JP2002501648A (en) Control circuit device
JPH05150847A (en) Power supply circuit
JPH11110056A (en) Power circuit
JP2900684B2 (en) Constant voltage generator
JP2623739B2 (en) Sawtooth oscillation circuit