JPS627215A - Channel selection device - Google Patents

Channel selection device

Info

Publication number
JPS627215A
JPS627215A JP14617385A JP14617385A JPS627215A JP S627215 A JPS627215 A JP S627215A JP 14617385 A JP14617385 A JP 14617385A JP 14617385 A JP14617385 A JP 14617385A JP S627215 A JPS627215 A JP S627215A
Authority
JP
Japan
Prior art keywords
channel selection
signal
command
down counter
button
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14617385A
Other languages
Japanese (ja)
Inventor
Takeaki Ohira
武昭 大平
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yaesu Musen Co Ltd
Original Assignee
Yaesu Musen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yaesu Musen Co Ltd filed Critical Yaesu Musen Co Ltd
Priority to JP14617385A priority Critical patent/JPS627215A/en
Publication of JPS627215A publication Critical patent/JPS627215A/en
Pending legal-status Critical Current

Links

Landscapes

  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

PURPOSE:To improve the operability by sending a down command or an up command to an up-down counter in response to the operating direction of a channel selection member at unlock state so as to attain channel selection surely even with one hand operation. CONSTITUTION:The 0th...n-th channel selection members S0-Sn are provided to the side face of a portable transceiver 1. In depressing the i-th channel selection member Si, a channel selection signal applied to the i-th member is sent to a data bus 17 via a cable driver Di. A PLL 11 receives the control of a CPU 8 to start operation in the selected operating frequency. When 2sec elapses after the channel selection member Si is depressed, unlock state is attained. The channel selection circuit 13 sends an up command when the signal number is in the direction of older number and a down command when in the younger number to the up-down counter 14 depending on the slided position of the channel selection members S0-Sn.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明は選局装置に係わり、特に携帯形トランシーバの
選局装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a channel selection device, and particularly to a channel selection device for a portable transceiver.

〔発明の技術的背景とその問題点〕[Technical background of the invention and its problems]

携帯形トランシーバの送受信周波数範囲は例えば144
.00 MHz 〜145.99 MHz f使用する
。この周波数範囲? 0. OI MHzで分割し20
0チヤネルの通話路を形成する。携帯形トランシーバは
第1図に示すように筐体1の表面2にブツシュ釦Kn(
nはO〜14)を実装する。ブツシュ釦に、〜に、は数
字釦、KIOは本釦、Kllはす釦、Knはアップ釦、
Klsはダウン釦、K14はメモリ釦である。(以下、
数字釦に、−に、、す釦KIG・・・と示す。)数字釦
に、〜に0、ナ釦Kn k操作するとキーマトリックス
7、データバス17を介してFLAM9のメモリチャネ
ルMRn(n 110〜9とする)に運用周波数を書き
込むことができる。メモリチャネルMRnに書き込まれ
た運用周波数はメモリチャネルMRn’i指定するため
数字釦Ko−に*’を操作しメモリ釦に14を押下する
と読み出すことができる。読み出された運用周波数はf
4スゲレイ16で表示される。PLL 11はCPU 
8の制御を受は選局された運用周波数で運用を開始する
。メモリチャネル8nをスキャンして読み出す場合はメ
モリ釦に14とアラ!釦に12またはダウン釦Ktsを
操作する。送受信周波数範囲内でチャネルをスキャンす
るときはアップ釦XtZまたはダウン釦に13選局回路
13を介してアップダウンカウンタ14が制御される。
The transmitting and receiving frequency range of a portable transceiver is, for example, 144
.. 00 MHz to 145.99 MHz f is used. This frequency range? 0. Divide by OI MHz and 20
0 channel communication path is formed. As shown in FIG. 1, the portable transceiver has a button Kn (
n implements 0 to 14). To the button, ~ to, is the number button, KIO is the main button, Kll is the button, Kn is the up button,
Kls is a down button, and K14 is a memory button. (below,
The number buttons indicate -, the button KIG... ) The operating frequency can be written in the memory channel MRn (n 110 to 9) of the FLAM 9 via the key matrix 7 and the data bus 17 by operating the numeric button 0 for ~ and the N button Kn k. The operating frequency written in memory channel MRn can be read by operating *' on number button Ko- and pressing 14 on memory button to designate memory channel MRn'i. The read operating frequency is f
Displayed in 4 Sedge Rays and 16. PLL 11 is CPU
Under the control of No. 8, operation begins on the selected operational frequency. If you want to scan and read memory channel 8n, set the memory button to 14! Operate button 12 or down button Kts. When scanning channels within the transmission/reception frequency range, an up/down counter 14 is controlled by an up button XtZ or a down button via a channel selection circuit 13.

アップ釦Kfl、ダウン釦Kllをピアノタッチで操作
すると1ステツプづつ歩進する。
When you operate the up button Kfl and down button Kll with a piano touch, the game advances one step at a time.

0.5秒以上押すとスキャンを開始する。スキャン速度
はパルスデエネレータPGで定める。5秒以上押下する
とパルスデエネレータPGは緩速スキャンから急速スキ
ャンとなる。図中符号3はアンテナ、12は基準i4ル
ス発生器、10はROM、18はアドレスバス、19は
ケーブルドライバ、20は送受信切換器、21はRFア
ンプ、22゜27は混合器、24は検波器、25はAP
アンプ、29はマイクアンプ、28はスプラッタフィル
タである。またスピーカ4、マイク5、PTT釦6は筺
体1の外壁2畠に面して実装する。選局操作部材には上
記のほか選局操作部材としてサムホイール、ダイヤル等
の回転体を用いたものもある。上記アップ釦K13、ダ
ウン釦K1mは抑圧の時間要素で緩速スキャンと急速ス
キャンを区別し、かつ、操作部材が2個となるので、操
作性が悪く希望するチャネルで停止することが困難であ
る欠点を有している。また、不用意に操作部材に手を触
れると7ツプダウンカウンタが誤動作することがらシ、
アップ釦12、ダウン釦13のほかにロック釦を設けな
ければならない。
Press for 0.5 seconds or more to start scanning. The scan speed is determined by the pulse deenerator PG. When pressed for 5 seconds or more, the pulse deenerator PG changes from slow scan to rapid scan. In the figure, 3 is an antenna, 12 is a reference i4 pulse generator, 10 is a ROM, 18 is an address bus, 19 is a cable driver, 20 is a transmit/receive switch, 21 is an RF amplifier, 22° 27 is a mixer, and 24 is a wave detector vessel, 25 is AP
29 is a microphone amplifier, and 28 is a splatter filter. Further, the speaker 4, microphone 5, and PTT button 6 are mounted facing the outer wall 2 of the housing 1. In addition to the above-mentioned channel selection operation members, there are also those using rotary bodies such as thumbwheels and dials as the channel selection operation members. The above-mentioned up button K13 and down button K1m distinguish between slow scan and rapid scan based on the time element of suppression, and since there are two operation members, the operability is poor and it is difficult to stop at the desired channel. It has its drawbacks. Also, if you carelessly touch the operating member, the 7-up down counter may malfunction.
In addition to the up button 12 and down button 13, a lock button must be provided.

〔発明の目的〕[Purpose of the invention]

本発明は上述した点に鑑みなされたもので、操作が容易
な選局装置を提供することを目的とする。
The present invention has been made in view of the above points, and an object of the present invention is to provide a channel selection device that is easy to operate.

〔発明の概要〕[Summary of the invention]

本発明には携帯形ト、7/シーパの側面に第O・・・第
n番の選局部材が設けである。任意の第n番目の選局部
材を押下すると第n番目の選局部材に係わる信号が信号
番号と共に検出できるようになっている。信号番号が老
番方向か若番方向かによってダウン指令、またはアップ
指令をアップダウンカウンタへ送出する。アンロック指
令は任意の選局部材が所定の時間押下されるととKよシ
生成するようになっている。
In the present invention, O-th...n-th channel selection members are provided on the side of the portable seaper. When an arbitrary n-th channel selection member is pressed, a signal related to the n-th channel selection member can be detected together with a signal number. A down command or an up command is sent to the up/down counter depending on whether the signal number is in the direction of higher numbers or lower numbers. The unlock command is generated when any channel selection member is pressed down for a predetermined period of time.

〔発明の実施例〕[Embodiments of the invention]

以下、本発明になる選局装置の一実施例を図面にしたが
って詳述する。
EMBODIMENT OF THE INVENTION Hereinafter, one embodiment of the channel selection device according to the present invention will be described in detail with reference to the drawings.

第2図において、5n(nはθ〜11)は選局部材でち
る。選局部材札を押下すると選局信号(以下。
In FIG. 2, 5n (n is θ to 11) is a channel selection member. When you press the channel selection tag, the channel selection signal (below).

単に信号という)がケーブルドライバDn(nはO〜1
1)を介してデータバス17に送うれる。
(simply called a signal) is a cable driver Dn (n is O~1
1) to the data bus 17.

信号検出手段には第3図に示す信号走査プログラム30
が用意されている。信号走査プログラム30は実行管理
プログラム(図示してない)の管理を受け161!Is
周期で起動する。周期は第7図に示すタイムインターバ
ルTIの走査周期Tjで表示する走査周期Tjは第3図
に示す処理31で1を加算し数値かへキサでFFとなる
と判断がツクス32と処理33でOに復帰する。ケーブ
ルドライバDn(n=0〜11)は第8図に示す走査メ
モリSCNのθ〜11ビットで表示され通常は「1」、
信号有でrOJとなる。始めにり、の信号有無が処理3
4で走査される。処理35でD1番目の走査メモリSC
Nの「0」または「l」が演算レジスタrlへ蓄積され
る。また、第9図に示すラインメモリLMのDi番目の
「0」またはrlJが演算レジスタrtへ蓄積される。
The signal detection means includes a signal scanning program 30 shown in FIG.
is available. The signal scanning program 30 is managed by an execution management program (not shown) 161! Is
Starts periodically. The period is expressed by the scanning period Tj of the time interval TI shown in FIG. 7.The scanning period Tj is determined by adding 1 in the process 31 shown in FIG. to return to. The cable driver Dn (n=0 to 11) is indicated by the θ to 11 bits of the scanning memory SCN shown in FIG. 8, and is usually "1",
If there is a signal, it becomes rOJ. At the beginning, the presence or absence of the signal is processed 3
4 is scanned. In process 35, D1-th scanning memory SC
"0" or "l" of N is stored in the arithmetic register rl. Further, the Di-th "0" or rlJ of the line memory LM shown in FIG. 9 is stored in the calculation register rt.

演算レジスタr1の負論理と演算レジスタ1gとの積を
処理37で演算レジスタrBに蓄積する。演算レジスタ
r3の内容はrlJか「0」である。信号が発生したと
きおよび発生した信号が復旧したときが「1」である。
In process 37, the product of the negative logic of the calculation register r1 and the calculation register 1g is accumulated in the calculation register rB. The contents of the arithmetic register r3 are rlJ or "0". It is "1" when a signal is generated and when the generated signal is restored.

信号走査の結果、信号に変化がないときは判断がツクス
38に従ってつぎの判断がックス46ヘジヤンプする。
As a result of signal scanning, if there is no change in the signal, the next decision is made according to the test 38 and jumps to the box 46.

D6 * DI・・・I)ttと処理47によシ走査す
る。演算レジスタr、の内容がrlJのときは処理39
でホッノ臂トランプクン!IンHP’rRt−ハントす
る。(以下、HPTRと記す) HPTRは第10図に
示すようにO〜3ワードの4ワード構成である。Oワー
ドには要求先プログラムの先頭番地、1ワードにはフォ
ーワードリンケージ、2ワードにはバックワードリンケ
ージが記入される。3ワードには第3図に示す処理43
.49によシ走査周期Tjと走査番号Diおよび正スタ
ンSTNまたは負スタンSTNが記入される。待ち行列
QoにはヘッドポインタHPとテールポインタTPを有
しヘッドポインタHPとテールポインタTPに記入され
るアドレスにしたがってアタッチおよびアタッチする。
D6*DI...I)tt and processing 47 are performed. If the content of the calculation register r is rlJ, process 39.
And I'm so excited! InHP'rRt - Hunt. (Hereinafter referred to as HPTR) As shown in FIG. 10, HPTR has a 4-word configuration of O to 3 words. The starting address of the requested program is written in the O word, the forward linkage in the 1st word, and the backward linkage in the 2nd word. Process 43 shown in Figure 3 is applied to the 3rd word.
.. 49, the scan period Tj, scan number Di, and positive stun STN or negative stun STN are written. The queue Qo has a head pointer HP and a tail pointer TP, and attaches and attaches according to the addresses written in the head pointer HP and tail pointer TP.

処理39で空きHPTRをサーチし、判断ボックス40
でD1位置のラインメモリLMが「0」か[1」かを判
断する。「0」を有信号、rlJは無信号を示している
から、「1」のときは処理41で「0」に「0」のとき
は処理48で「1」とする。rOJを「1」にしたとき
は、その履歴を処理42で第9図に示すラストルックL
Lに記入する。記入する数値は「O」で他はすべて「1
」とする。信号有のときは処理43、信号無は処理49
でSTN 、 STNと共にTj、 Dlを記入する。
In process 39, a vacant HPTR is searched, and judgment box 40 is displayed.
It is determined whether the line memory LM at the D1 position is "0" or "1". Since "0" indicates the presence of a signal and rlJ indicates no signal, when it is "1", it is set to "0" in process 41, and when it is "0", it is set to "1" in process 48. When rOJ is set to "1", the history is converted to the last look L shown in FIG. 9 in process 42.
Fill in L. The number to be entered is “O” and all others are “1”.
”. When there is a signal, process 43; when there is no signal, process 49
Enter Tj and Dl together with STN and STN.

記入したHPTRは処理44で待行列Qoヘアタッチす
る。処理45でタイマ100ミリセコンドT100mg
をatt”1”に更新する。信号分析手段には第4図に
示す信号分析プログラム50が用意されている。
The entered HPTR is hair-touched to the queue Qo in step 44. Processing 45 timer 100 milliseconds T100mg
is updated to att"1". A signal analysis program 50 shown in FIG. 4 is prepared in the signal analysis means.

信号分析グログラム50は待行列QoにHPTRがアタ
ッチされたときに起動する。処理52でHPTRを待行
列Qoからアタッチする。アタッチしたHPTHの3ワ
ード目の信号有STN%信号無STNを判断ボックス5
3で判断する。ダウン指令と、アップ指令は信号有の時
点に係わる走査番号D1で定める。
Signal analysis program 50 is activated when HPTR is attached to queue Qo. Step 52 attaches HPTR from queue Qo. Box 5: Determine signal presence STN% signal no STN of the third word of the attached HPTH
Judging by 3. The down command and up command are determined by the scan number D1 related to the time point when the signal is present.

現在有信号となった走査番号D1が直前に有信号となり
た走査番号Dlを処理56で演算する。rOJのときは
アップまたはダウンでないので判断ボックス57を介し
て実行管理プログラムへ制御を渡す。負数のときは正/
4ルス情報P1正数のときは負)母ルス情報P、にノ’
ルスジエネレータトランデクッシ冒ンPGTR(以下P
GTRと記入)に処理59゜60で記入し待行列Q1に
アタッチする。アンロック指令のためには第4図に示す
アンロックプログツム61が用意されている、アンロッ
クは有信号の時間が2秒経過した時点で行となり。信号
有の時点の走査周期は処理54でラインメモリアドレス
基を走査番号Diで修飾した番地のO〜7ビツトに記入
されている。したがって、この数値を処理62で演算レ
ジスタr1へ取出し演算レジスタr1の数値とHPTH
に記入された走査周期Tjとを計算すれば信号の時間長
が判る。信号の時間長は約2秒とし、演算値が50以上
のときは処理65で・櫂ルスジェネレータPGのロック
を外す。ラインメモリアドレス基のすDiは処理66で
第9図に示すようにO〜8ビットをatt @l’とす
る。この場合は信号無してある。アップ指令、ダウン指
令を送出するには第5図に示す指令送出ノログラム67
が用意されている。指令送出プログラム67は500 
ms同周期起動する。起動したときに第11図に示すパ
ルスデエネレータトランデクシ日ンPGTR(以下、P
GTRと記す)が待行列Qlにアタッチされてないとき
は判断ボックス68を介して実行管理プログラムに制御
を渡す。アタッチされているときはPGTRの枚数を演
算レジスタr1へ蓄積する。数値が9よシ大きいときは
に=10゜6と7と8のときはに==5.3と4と5の
ときはに=2、lと2のときはに=1とする最初のPG
TRをアタッチしに倍した加算パルスまたは減算ノ4ル
スがアップダウンカウンタ14へ送出するようパルスデ
エネレータPGを制御する。ロックアウトには第6図に
示すロックアウトプログラム81が用意され、選局部材
SO”S11から手を離すと第3図に示す処理45で第
13図に示すタイマ100ミリセコンドT 100m5
 *LL ’1’ (ヘキサでFF。
In process 56, the scan number D1 that currently has a signal is calculated as the scan number D1 that immediately before had a signal. When rOJ is not up or down, control is passed to the execution management program via decision box 57. Positive when negative number/
4 Lux information P1 Negative when positive) Mother Lux information P, ni'
PGTR (hereinafter referred to as P)
GTR) is entered in steps 59 and 60 and attached to queue Q1. For the unlock command, an unlock program 61 shown in FIG. 4 is prepared, and the unlock is executed when 2 seconds of the signal presence time have elapsed. The scanning period at the time when the signal is present is written in bits 0 to 7 of the address obtained by modifying the line memory address base with the scanning number Di in step 54. Therefore, in process 62, this value is taken out to the calculation register r1 and the value of the calculation register r1 and HPTH
By calculating the scanning period Tj written in , the time length of the signal can be determined. The time length of the signal is about 2 seconds, and when the calculated value is 50 or more, the paddle pulse generator PG is unlocked in process 65. In step 66, the line memory address base Di sets bits 0 to 8 as att@l' as shown in FIG. In this case, there is no signal. To send the up command and down command, use the command sending nologogram 67 shown in Fig. 5.
is available. The command sending program 67 is 500
Activates at the same cycle of ms. When started, the pulse deenerator trandex PGTR (hereinafter referred to as P
GTR) is not attached to queue Ql, control is passed to the execution manager via decision box 68. When attached, the number of PGTR sheets is accumulated in the calculation register r1. When the number is larger than 9, it is 10°; when it is 6, 7, and 8, it is 5. When it is 3, 4, and 5, it is 2; when it is l and 2, it is 1. P.G.
The pulse deenerator PG is controlled so that an addition pulse or a subtraction pulse obtained by attaching and multiplying TR is sent to the up/down counter 14. For lockout, a lockout program 81 shown in FIG. 6 is prepared, and when you release your hand from the channel selection member SO"S11, a timer 100 milliseconds T 100m5 shown in FIG. 13 is activated in process 45 shown in FIG. 3.
*LL '1' (FF in hex.

1D1で255)に設定する。この時点から5秒経過す
ると第6図に示す処理84でPCをロックする。
Set to 255) in 1D1. When 5 seconds have elapsed from this point, the PC is locked in process 84 shown in FIG.

ここで選局装置S6””SllのSIOI Sllを押
下すると走査番号D10 r Dllに対応した信号が
発生する。2秒経過するとアンロックとなる。810 
y811からSoの方へ摺動すると摺動に応じたHPT
Rが作成される。このHPTRには信号の長さと走査番
号、走査周期に関する情報がふくまれているので、情報
に応じてPGTRを作成する。PGTRの作成速度は5
〜15 ppm程度であるから指令送出プログラム67
の起動条件をPGTHのアタッチ時点とすると選局部材
S0〜Sttと正パルス情報Pまたは負/4’ルス丁が
1対1に対応するので急速パルス制御ができない。した
がって、指令送出の周期を500 msとし、この間に
作成されたPGTRの枚数で急速ノ9ルス制御を行なっ
ている。また、HPTHには走査周期に関する情報があ
るのでこの走査周期情報から摺動速度を計算して急速ノ
々ルス制御を行なってもよい。摺動時には選局部材80
〜Sllから手を離す場合があるので、5秒間はロック
しないようになっている。
Here, when the SIOI Sll of the channel selection device S6''Sll is pressed, a signal corresponding to the scan number D10 r Dll is generated. It will be unlocked after 2 seconds. 810
When sliding from y811 towards So, HPT according to the sliding
R is created. Since this HPTR includes information regarding the signal length, scanning number, and scanning period, the PGTR is created according to the information. PGTR creation speed is 5
Since it is about 15 ppm, the command sending program 67
If the activation condition is the time of attachment of PGTH, there is a one-to-one correspondence between the channel selection members S0 to Stt and the positive pulse information P or negative/4' pulse information, making rapid pulse control impossible. Therefore, the command sending cycle is set to 500 ms, and rapid pulse control is performed based on the number of PGTRs created during this period. Further, since the HPTH has information regarding the scanning period, the sliding speed may be calculated from this scanning period information to perform rapid norlus control. When sliding, the channel selection member 80
~Since you may take your hand off the Sll, it will not lock for 5 seconds.

〔発明の効果〕〔Effect of the invention〕

本発明になる選局装置は第0番・・・第n番の選局部材
の操作に応じて発生する信号の有無を検出する信号検出
手段と、信号検出手段で検出した信号が老番方向の選局
部材または若番方向の選局部材に係わる信号であるかど
うかを分析する信号分析手段と、上記信号の時間要素で
アンロック指令をアップダウンカウンタへ送出するアン
ロック手段と、を具備した構成であるから、選局部材の
操作方向に厄じてダウン指令またはアップ指令をアップ
ダウンカウンタへ送出するところに特長を有している。
The channel selection device according to the present invention includes a signal detection means for detecting the presence or absence of a signal generated in response to the operation of a channel selection member number 0...n, and a signal detected by the signal detection means in the direction of an older number. A signal analysis means for analyzing whether the signal is related to a channel selection member or a channel selection member in a lower number direction, and an unlocking means for sending an unlock command to an up/down counter based on the time element of the signal. Because of this configuration, it has a feature in that a down command or an up command is sent to the up/down counter regardless of the direction in which the channel selection member is operated.

このため操作性が向上し、片手でも確実に選局できる効
果がある。
This improves operability and allows for reliable channel selection even with one hand.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は従来の選局装置に係わる無線通信機のブロック
図、第2図は本発明になる選局装置に係わる無線通信機
のブロック図、第3図は第1図の選局装置で使用する信
号走査プログラムのフローチャート、第4図は第2図に
係わる信号分析プログラムおよびアンロックプログラム
のフローチャート、第5図は第2図に係わる指令送出プ
ログラム、第6図は第2図に係わるロックアウトプログ
ラムのフローチャート、第7図〜第13図は第3図〜第
6図のフローチャートに係わるデータ構成図である。図
中符号lはアンテナ、2は表面、2&は外壁、3はアン
テナ、4はスピーカ、5はマイク、6はPTT、7はキ
ーマトリックス、8はCPU、9はRAM、 10はR
OM、11はPLL、12は基準t4ルス発生器、13
は選局回路、14はアップダウンカウンタ、16はディ
スプレイ、17ハテータパス、18はアドレスバス、1
9はケーブルドライバ、20は送受信切換器、21はR
Fアンプ、22,27は混合器、23はIF’ユニット
、24は検波器、25はAFアンプ、26はファイナル
モー)S−ル、28はスブラックフィルタ、29はマイ
クアンプ、30は信号走査プログラム、50は信号分析
プログラム、61はアンロックプログラム、67は指令
送出プログラム、81はロックアウトプログラム、31
.34〜37,39゜41〜45,47,48,49,
52,54゜56.59.60,62,63,65.6
6゜71〜80,82.84は処理、32,40゜11
.53,58,64,68.83は判断?ツクス、so
”””sttは選局部材、DO−Dllはケーブルドラ
イバ、PGは/4’ルスデエネレータである。 特許出願人  八重洲無線株式会社 第  2  因 第  3  図 第  4  図 第5図 第  6 図 第  7 図 第  8  図 第9図
FIG. 1 is a block diagram of a radio communication device related to a conventional channel selection device, FIG. 2 is a block diagram of a radio communication device related to the channel selection device of the present invention, and FIG. 3 is a block diagram of a radio communication device related to the channel selection device of the present invention. Flow chart of the signal scanning program to be used, FIG. 4 is a flow chart of the signal analysis program and unlock program related to FIG. 2, FIG. 5 is a command sending program related to FIG. 2, and FIG. 6 is a flow chart of the lock related to FIG. 2. The out program flowcharts in FIGS. 7 to 13 are data configuration diagrams related to the flowcharts in FIGS. 3 to 6. In the figure, l is the antenna, 2 is the surface, 2 & is the outer wall, 3 is the antenna, 4 is the speaker, 5 is the microphone, 6 is the PTT, 7 is the key matrix, 8 is the CPU, 9 is the RAM, 10 is R
OM, 11 is PLL, 12 is reference t4 pulse generator, 13
1 is a channel selection circuit, 14 is an up/down counter, 16 is a display, 17 is a hatter path, 18 is an address bus, 1
9 is a cable driver, 20 is a transmission/reception switch, 21 is R
F amplifier, 22 and 27 are mixers, 23 is IF' unit, 24 is detector, 25 is AF amplifier, 26 is final motor) S-leur, 28 is black filter, 29 is microphone amplifier, 30 is signal scanning program, 50 is a signal analysis program, 61 is an unlock program, 67 is a command sending program, 81 is a lockout program, 31
.. 34-37, 39° 41-45, 47, 48, 49,
52,54゜56.59.60,62,63,65.6
6゜71~80,82.84 is processed, 32,40゜11
.. 53, 58, 64, 68. 83 is a judgment? Tsukusu, so
``'''' stt is a channel selection member, DO-Dll is a cable driver, and PG is a /4' loop generator. Patent applicant Yaesu Musen Co., Ltd. 2nd factor 3 Figure 4 Figure 5 Figure 6 Figure 7 Figure 8 Figure 9

Claims (1)

【特許請求の範囲】[Claims] 1、選局部材に応動して生成されるアンロック指令、ダ
ウン指令、アップ指令で制御されるアップダウンカウン
タを有し、アップダウンカウンタの内容に基づく運用周
波数情報で選局するよう構成された選局装置において、
上記等0番、第1番・・・等n番の選局部材の操作に応
じて発生する信号の有無を検出する信号検出手段と、上
記信号検出手段で検出した信号が老番方向の選局部材ま
たは若番方向の選局部材に係わる信号であるかどうかを
分析する信号分析手段と、上記信号の時間要素で上記ア
ップダウンカウンタへアンロック指令を送出すべく設け
られたアンロック手段と、を具備し、アンロック時に選
局部材の操作方向に応じてダウン指令またはアップ指令
をアップダウンカウンタへ送出するよう構成したことを
特徴とする選局装置。
1. It has an up/down counter that is controlled by an unlock command, a down command, and an up command that are generated in response to a tuning member, and is configured to select a station based on operating frequency information based on the contents of the up/down counter. In the channel selection device,
a signal detection means for detecting the presence or absence of a signal generated in response to the operation of a channel selection member of number n such as number 0, number 1, etc.; a signal analysis means for analyzing whether the signal is related to a station member or a channel selection member in a lower number direction; and an unlocking means provided to send an unlock command to the up/down counter based on the time element of the signal. What is claimed is: 1. A channel selection device comprising: a channel selection device configured to send a down command or an up command to an up/down counter depending on the operating direction of a channel selection member when unlocking.
JP14617385A 1985-07-03 1985-07-03 Channel selection device Pending JPS627215A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14617385A JPS627215A (en) 1985-07-03 1985-07-03 Channel selection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14617385A JPS627215A (en) 1985-07-03 1985-07-03 Channel selection device

Publications (1)

Publication Number Publication Date
JPS627215A true JPS627215A (en) 1987-01-14

Family

ID=15401784

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14617385A Pending JPS627215A (en) 1985-07-03 1985-07-03 Channel selection device

Country Status (1)

Country Link
JP (1) JPS627215A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63214016A (en) * 1987-02-28 1988-09-06 Sony Corp Channel selection device
JPH0349416U (en) * 1989-09-20 1991-05-14

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116722A (en) * 1977-03-23 1978-10-12 Pioneer Electronic Corp Tuning control circuit
JPS547203A (en) * 1977-06-20 1979-01-19 Pioneer Electronic Corp Tuning pulse generator

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53116722A (en) * 1977-03-23 1978-10-12 Pioneer Electronic Corp Tuning control circuit
JPS547203A (en) * 1977-06-20 1979-01-19 Pioneer Electronic Corp Tuning pulse generator

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63214016A (en) * 1987-02-28 1988-09-06 Sony Corp Channel selection device
JP2689422B2 (en) * 1987-02-28 1997-12-10 ソニー株式会社 Tuning device
JPH0349416U (en) * 1989-09-20 1991-05-14

Similar Documents

Publication Publication Date Title
US7352274B2 (en) Remote keyless entry system
JPH0759164A (en) Remote-control access system
JPS627215A (en) Channel selection device
JP7210382B2 (en) vehicle control system
JP2000129978A (en) Door lock opening and closing system
CA1258108A (en) Remote master-slave control method
US6255578B1 (en) Tone color setting device of electronic musical instrument
JP2606095Y2 (en) Wireless communication equipment
JP3442914B2 (en) Vehicle remote control device
JPH05181193A (en) Remote control camera
JP3826823B2 (en) Wireless call system with remote operation registration function
JP2004112413A (en) Analog signal processor and program
KR20030067863A (en) Laser beam pointer with mouse function
JP2005017034A (en) Radio transmitting/receiving device
JPH0844407A (en) Operation device
JPH0635547Y2 (en) Tuning device
JPS6138293Y2 (en)
JPH04360223A (en) Method for setting operation environment for pointing device
JPH01272395A (en) Remote control ic provided with echo back function
JPS5961665A (en) Electronic lock system
JPH09247012A (en) Information receiver
JPH07167971A (en) Stopwatch with radio
JPS6326021A (en) Scanner
JP2001069222A (en) Portable radio terminal
JPS5952392B2 (en) Display method on fish finder