JPS6266308A - Control method for stationary type reactive power compensating device - Google Patents

Control method for stationary type reactive power compensating device

Info

Publication number
JPS6266308A
JPS6266308A JP60204431A JP20443185A JPS6266308A JP S6266308 A JPS6266308 A JP S6266308A JP 60204431 A JP60204431 A JP 60204431A JP 20443185 A JP20443185 A JP 20443185A JP S6266308 A JPS6266308 A JP S6266308A
Authority
JP
Japan
Prior art keywords
overvoltage
thyristor
limiter
time
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60204431A
Other languages
Japanese (ja)
Inventor
Kimihiro Hoshi
公弘 星
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60204431A priority Critical patent/JPS6266308A/en
Publication of JPS6266308A publication Critical patent/JPS6266308A/en
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E40/00Technologies for an efficient electrical power generation, transmission or distribution
    • Y02E40/30Reactive power compensation

Landscapes

  • Supply And Distribution Of Alternating Current (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

PURPOSE:To protect a reactor and a thyristor from being overloaded by employing a control method which permits a temporary overcurrent to flow temporarily on condition that a time for constant-time cooling is secured after the temporary overcurrent is made to flow through the reactor and thyristor for overvoltage suppression. CONSTITUTION:When an overvoltage is generated at a point tA, the output of an overvoltage detecting circuit 10 varies from 0 to 1 and the output of a timer 11 varies from 0 to 1 accordingly and continues in the state for a constant time t1. Simultaneously, a switch 12 couples an alphaT limiter 8-2 with a pulse amplifier 9 and SVC flows the overcurrent for the overvoltage suppression. Then, the timer 11-1 varies from 1 to 0 a period t1 later, the switch 12 couples an alphaC limiter 8-1 with the pulse amplifier 9, and the output of a timer 11-2 varies from 0 to 1. The SVC, therefore, flows a current limited by a continuous maximum current limit alphaC. Then, control is so carried out that the overcurrent is flowed a constant time T2 later.

Description

【発明の詳細な説明】 [発明の技術分野] 本発明は静止無効電力補償製雪の制御方法に関するもの
である。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a method of controlling snowmaking with static reactive power compensation.

[発明の技術的背景とその問題点] サイリスタを用いてリアクトルに流れる電流を制御する
静止形無効電力補償装置(以下8VCと配下)の−構成
例を第2図に示す。
[Technical background of the invention and its problems] FIG. 2 shows an example of the configuration of a static var power compensator (hereinafter referred to as 8VC) that controls the current flowing to a reactor using a thyristor.

図(二おいて、lはリアクトル、2はサイリスタ、3は
計測用変圧器PT、4はサイリスタ2のゲートパルス制
御回路である。
In Figure 2, l is a reactor, 2 is a thyristor, 3 is a measurement transformer PT, and 4 is a gate pulse control circuit for the thyristor 2.

第3図は第1図のサイリスタ2のアノード・カンード間
電圧波形YAKおよび通電電流1を示したものである。
FIG. 3 shows the voltage waveform YAK between the anode and cand of the thyristor 2 shown in FIG. 1 and the conducting current 1.

ここで点弧角αの大きさg;より通電電流屋の大きさが
制御される。
Here, the magnitude of the energizing current is controlled by the magnitude g of the firing angle α.

リアクトル1またはサイリスタ2が過電流C:より破壊
されるためサイリスタ20:流れる電流には制限が課さ
れる。以下その点弧角リミッタをαリミットと呼ぶ。
Since reactor 1 or thyristor 2 is destroyed by overcurrent C, a limit is imposed on the current flowing through thyristor 20. Hereinafter, this firing angle limiter will be referred to as the α limit.

従来サイリスタ2のαリミットは連続通電してもリアク
トルlやサイリスタ2が破壊されないように連続最大電
流値を定ぬた点弧角αCと一時的な過電圧を抑えるため
一定期間のみ連続最大電流値より大きい一時的最大電流
値を定めた点弧角a〒が設定されている。開閉サージの
ような一時的過電圧には一定期間点弧角のリミットをα
CからαTに移して一時的過電圧を抑制していた。その
従来例を第4図を使って説明する。
Conventionally, the α limit of thyristor 2 is a firing angle αC that sets the continuous maximum current value so that the reactor 1 and thyristor 2 will not be destroyed even if the current is continuously applied, and the firing angle αC that is set below the continuous maximum current value for a certain period of time to suppress temporary overvoltage. A firing angle a is set which defines a large temporary maximum current value. For temporary overvoltages such as switching surges, set the firing angle limit α for a certain period of time.
Temporary overvoltage was suppressed by shifting from C to αT. The conventional example will be explained using FIG. 4.

5は系統の電圧変動△Vを検出する誤差電圧検出回路、
6は誤差電圧検出回路5の出力からSVCの発生すべき
無効市、力Qを決定する△V−Q変換回路、7は△V−
Q変換回路6の出力からサイリスタ2の点弧角度αを決
定するQ−α変換回路、8−1はαリミットがαCとな
るリミッタ−で、このαCに制限される点弧角度であれ
ばSVCを連続運転してもリアクトル1もサイリスタ2
も破壊されない。
5 is an error voltage detection circuit that detects voltage fluctuation △V of the grid;
6 is a △V-Q conversion circuit that determines the invalidity and force Q to be generated by SVC from the output of the error voltage detection circuit 5; 7 is △V-
A Q-α conversion circuit that determines the firing angle α of the thyristor 2 from the output of the Q conversion circuit 6, 8-1 is a limiter whose α limit is αC, and if the firing angle is limited to this αC, the SVC Even if you operate continuously, reactor 1 and thyristor 2
is not destroyed either.

9はパルスアンプ(PA)回路でこの出力がサイリスタ
2のゲートシニ与えられる。
Reference numeral 9 denotes a pulse amplifier (PA) circuit whose output is given to the gate of the thyristor 2.

10は過電圧検出回路で、その出力は系統が過電圧の時
「1」で、過電圧でない時「0」である。
10 is an overvoltage detection circuit whose output is "1" when there is an overvoltage in the system, and "0" when there is no overvoltage.

11−1は、その入力が「0」から「1」つ甘り過電圧
が検出されると出力は「0」から「1」に変化してスイ
ッチJ3を切り換え設だ時間Tl後その出力は「1」か
ら「0」に変化して切換スイッチ13を元にもどすタイ
マー。
11-1 changes its input from "0" to "1" and when an overvoltage is detected, its output changes from "0" to "1", and after switching the switch J3 for a set time Tl, its output becomes " A timer that changes from "1" to "0" and returns the selector switch 13 to its original state.

8−2はαリミットがαTとなるリミッタで点弧角度α
TでSVCを運転してもタイマ11−1で設定される時
間内であるならリアクトル1もサイリスタ2も破壊され
ない。
8-2 is a limiter whose α limit is αT, and the firing angle α
Even if the SVC is operated at T, neither the reactor 1 nor the thyristor 2 will be destroyed as long as it is within the time set by the timer 11-1.

切換スイッチ12はタイマ11−1の出力が「0」の時
はαCリミッタ8−1とパルスアンプ9を連結し、タイ
マー11−1の出力が「1」の時はαTリミッタ8−2
トパルスアンプ9を連結する。
The changeover switch 12 connects the αC limiter 8-1 and the pulse amplifier 9 when the output of the timer 11-1 is "0", and connects the αT limiter 8-2 when the output of the timer 11-1 is "1".
The top pulse amplifier 9 is connected.

次に従来回路の動作を説明する。Next, the operation of the conventional circuit will be explained.

まず系統に過電圧が発生していない場合、誤差電圧検出
回路で電圧変動△■を検出して次に△V−Q変換回路6
で8VCの発生すべIQが決定される。
First, if no overvoltage has occurred in the grid, the error voltage detection circuit detects the voltage fluctuation △■, and then the △V-Q conversion circuit 6
The total IQ of 8VC is determined.

そのQ(ユ対応してQ−α変換1−]路7で点弧角度α
が決定されαCリミッタ8−1とαTリミッタ8−21
二送られる。
The firing angle α at the Q (corresponding to Q-α conversion 1-) path 7
is determined and αC limiter 8-1 and αT limiter 8-21
Two sent.

しかしスイッチ12はαCリミッタ8−1とパルスアン
プ9とを連続しているので点弧角度αはα−r I)ミ
ッタ8−2ではなくαCリミッタ8−1によって制限さ
れパルスアンプ9に送られる。
However, since the switch 12 connects the αC limiter 8-1 and the pulse amplifier 9 in succession, the firing angle α is limited by the αC limiter 8-1 rather than the α-r I) limiter 8-2 and is sent to the pulse amplifier 9. .

次に系統が過電圧になった場合、過電圧検出回路10に
よって過電圧を検出しタイマ11−1によりスイッチ】
2はタイマ11−1で設定される時間TIだけαTリミ
ッタ8−2とパルスアンプ9を連結するのでQ−α変換
回路7で決定された点弧角αはα丁すミッタ8−2で制
限され、8VCは大きなりアクドル電流を期間T1だけ
流すことができ過電圧を抑えることができる。しかしこ
の制御方法では系統にしばしば過電圧が発生するような
場合一時的に許した点弧角αTがひんばんに使わわてリ
アクトル1やサイリスタ2が過負荷で破壊される恐れが
ある。
Next, when the grid becomes overvoltage, the overvoltage is detected by the overvoltage detection circuit 10 and switched by the timer 11-1]
2 connects the αT limiter 8-2 and the pulse amplifier 9 for the time TI set by the timer 11-1, so the firing angle α determined by the Q-α conversion circuit 7 is limited by the α-T limiter 8-2. Since 8VC is large, the idle current can be made to flow for a period T1, and overvoltage can be suppressed. However, with this control method, if overvoltage often occurs in the system, the temporarily allowed firing angle αT may be frequently used, and the reactor 1 and thyristor 2 may be destroyed by overload.

[発明の目的] よって本発明の目的とするところは過電圧がひんばんに
発生するような弱い系統において一時的過電圧を抑制す
るたぬ一定期間だけ過電流を流すことを許した点弧角制
限を使用してなおかつサイリスタやりアクドルを過負荷
から保護するような静止形無効電力補償装置の制御方法
を提供することにある。
[Objective of the Invention] Therefore, the object of the present invention is to limit the firing angle by allowing overcurrent to flow for a certain period of time without suppressing temporary overvoltage in a weak system where overvoltage frequently occurs. It is an object of the present invention to provide a method for controlling a static var power compensator that can be used and still protect a thyristor or an axle from overload.

[発明の概要] 本発明の中心となる部分な侠約して述べると、過電圧抑
制のためリアクトル1やサイリスタ2に一時的過電流を
流した後は、一定期間リアクトル1やサイリスタ2が冷
却さねるための時間を確保したことを条件に、再び一時
的過電流を流すことを許可する制御方法をとってリアク
トル1やサイリスタ2を過負荷から保護することC二あ
る。
[Summary of the Invention] To describe the central part of the present invention, after a temporary overcurrent is passed through the reactor 1 and thyristor 2 to suppress overvoltage, the reactor 1 and thyristor 2 are cooled down for a certain period of time. C2 is to protect the reactor 1 and the thyristor 2 from overload by adopting a control method that allows temporary overcurrent to flow again on the condition that time for resting has been secured.

[発明の実施例] 第1図は本発明の一実施例を示したものである。[Embodiments of the invention] FIG. 1 shows an embodiment of the present invention.

従来技術で使用したものと同一符号のものは同一もしく
は同相当の機能を有する。
Components having the same reference numerals as those used in the prior art have the same or equivalent functions.

各構成要素の機能は下記のとおりである。The functions of each component are as follows.

タイマ11−2はタイマ11−1の出力が「1」から「
0」へ変化した時その出力が「0」から「1」に変化し
て一定時間たとえばTz期間後に「1」から「0」へ変
化するものである。
Timer 11-2 changes the output of timer 11-1 from "1" to "
When the output changes from "0" to "0", the output changes from "0" to "1", and after a certain period of time, for example, Tz period, the output changes from "1" to "0".

13はNOT回路、 14はANI)回路である。13 is a NOT circuit, and 14 is an ANI) circuit.

よって本発明では鎖線人で囲まれた部分が従来回路に追
加されたものである。
Therefore, in the present invention, the portion surrounded by chain lines is added to the conventional circuit.

次Cユ第1図、第5図を用いて本発明の作用について述
べる。まず系統に過電圧が発生していない場合、誤差電
圧検出回路5で電圧変動△Vを検出し次に△V−Q変換
回路6でSVCの発生すべきQが決定される。そのQに
対応してQ−α変換回路7で点弧角αが決定され、αC
リミッタ8−1とαTリミッタ8−2に送られる。しか
しスイッチ12はαCリミッタ8−2とパルスアンプ9
とを連結しているので点弧角αはαTリミッタ8−2で
はなくαCリミッタ8−1によって制限され、パルスア
ンプ9に送られる。
Next, the operation of the present invention will be described using FIGS. 1 and 5. First, when no overvoltage occurs in the system, the error voltage detection circuit 5 detects the voltage fluctuation ΔV, and then the ΔV-Q conversion circuit 6 determines the Q at which the SVC should be generated. The firing angle α is determined by the Q-α conversion circuit 7 in accordance with the Q, and αC
It is sent to limiter 8-1 and αT limiter 8-2. However, the switch 12 is connected to the αC limiter 8-2 and the pulse amplifier 9.
Since the firing angle α is limited by the αC limiter 8-1 rather than the αT limiter 8-2, the firing angle α is sent to the pulse amplifier 9.

次C二系統に過電圧が発生した場合の本発明の作用番一
ついて、第5図のタイムチャートを使用して説明する。
Next, the operation of the present invention when overvoltage occurs in the two C systems will be explained using the time chart shown in FIG.

まず過電、圧がt4点で発生すると過電圧検出回路IO
の出力は「0」から「1」に変化する。これに合わせて
タイマ11−1の出力は「0」から「1」にffす、そ
れが一定期間Tltl、この間スイッチ12はαTリミ
ッタ8−2とパルスアンプ9を連結してSvCは過電圧
抑制のための過電流を流している。
First, when overvoltage and pressure occur at point t4, the overvoltage detection circuit IO
The output of changes from "0" to "1". In accordance with this, the output of the timer 11-1 is turned off from "0" to "1" for a certain period of time Tltl. During this period, the switch 12 connects the αT limiter 8-2 and the pulse amplifier 9, and the SvC suppresses the overvoltage. An overcurrent is flowing for this purpose.

そして期間Tl後つまりtB点でタイマ11−1の出力
が「1」から「0」へ変化する。こね1ユあわせてスイ
ッチは12はαCリミッタ8−1とパルスアンプ9を連
結し、着たタイマ11−2の出力は「0」から「1」に
変化する。よってSVCは連続最大電流リミットαCに
よって制限される電流を出力する。そこでたとえば16
点で再び過電圧が発生して過電圧検出回路10の出力が
「1」 となってもタイマ11−2の出力はrOJから
「1」には変化せずスイッチ12は切り換えられずαc
 llミッタ8−1とパルスアンプ9を連結したままで
あり、系統は過電圧ではあるが、連続通電用リミッタ8
−1によって制限された電流を出力している。
Then, after the period Tl, that is, at point tB, the output of the timer 11-1 changes from "1" to "0". In addition, the switch 12 connects the αC limiter 8-1 and the pulse amplifier 9, and the output of the timer 11-2 changes from "0" to "1". Therefore, the SVC outputs a current limited by the continuous maximum current limit αC. So for example 16
Even if an overvoltage occurs again at point and the output of the overvoltage detection circuit 10 becomes "1", the output of the timer 11-2 does not change from rOJ to "1" and the switch 12 is not switched and αc
The limiter 8-1 and pulse amplifier 9 remain connected, and although the system is overvoltage, the limiter 8 for continuous energization
It outputs a current limited by -1.

次にタイマ8−2の出力が一定期間T2後つまりtD点
で「1」から「0」に変化し、第4図のととく過電、圧
が継続していた場合過電、圧検出回路用の出力「1」と
タイマ11−2の出力「0」(二よりAND回路14の
出力は「0」から「1」になりタイマ11−1の出力は
再び「0」から「1」に変化し、これが一定期間TIの
間、その出力はrlJを保つ。よってスイッチ12はα
T リミッタ8−2とパルスアンプ9を連結してSVC
はT1期間つまりtBまでの間一時的に過電流を流して
再び過電圧を抑制する。
Next, when the output of timer 8-2 changes from "1" to "0" after a certain period of time T2, that is, at point tD, and the overvoltage and pressure continues as shown in Figure 4, the overvoltage and pressure detection circuit The output of the AND circuit 14 changes from ``0'' to ``1'' and the output of the timer 11-1 changes from ``0'' to ``1'' again. The output of the switch 12 remains at rlJ for a certain period of time TI.Therefore, the switch 12
T limiter 8-2 and pulse amplifier 9 are connected to SVC
The overcurrent is temporarily caused to flow during the T1 period, that is, until tB, and the overvoltage is suppressed again.

従来技術ではt4点からtB点まで一時的に過電流を流
してなおかつ、tB点からtcまでのわずかな期間だけ
連続通電用リミットαCでSVCの出力は制限され、1
6点から再びそのリミットは一時的過電圧抑制Tにかわ
る。このようなパターンがひんばんにくり返えされるな
らリアクトル1やサイリスタ2は過負荷の1でめ破壊さ
れる恐れがある。しかし本発明を用いればtA点からt
B点まで過電圧抑制の一時的過電流を流した後は、リア
クトルやサイリスタが十分冷却されるための時間T2を
とっているので再びtD点で期間Tlの間過電流を流し
たとしてもリアクトルやサイリスタが破壊されることは
ない。
In the conventional technology, an overcurrent is temporarily passed from point t4 to point tB, and the output of the SVC is limited by the limit αC for continuous energization for a short period from point tB to tc.
From point 6 onwards, the limit changes to temporary overvoltage suppression T again. If such a pattern is repeated frequently, reactor 1 and thyristor 2 may be destroyed by overload 1. However, if the present invention is used, from point tA to t
After passing a temporary overcurrent to suppress overvoltage to point B, a time T2 is allowed for the reactor and thyristor to sufficiently cool down, so even if the overcurrent is passed again for a period Tl at point tD, the reactor and thyristor will not be affected. The thyristor is never destroyed.

以上の説明では過電圧抑制のため一時的過電流・を流し
た後、一定期間T8間、連続最大電流を定めたリミット
点弧角αCの場合シ一ついて説明し友が、一時的過電流
を流した後、そのリミット点弧角をα0より通電電流の
小さい値に定めれは、Tilより短い期間でリアクトル
やサイリスタは十分冷却される。
In the above explanation, we will explain the case where a temporary overcurrent is applied to suppress overvoltage, and then the limit firing angle αC is set to a continuous maximum current for a certain period of time T8. After that, if the limit firing angle is set to a value smaller than α0, the reactor and thyristor are sufficiently cooled in a period shorter than Til.

[発明の効果] 以上説明したように本発明では過電圧がひんばんC:発
生するような弱い系統においても一時的過電圧抑制のた
め一定期間のみ過電流を流し、なおかつりアクドルやサ
イリスタを過負荷による破壊から保iaTるような著し
い効果がある。
[Effects of the Invention] As explained above, the present invention allows overcurrent to flow only for a certain period of time in order to temporarily suppress overvoltage even in a weak system where overvoltage is likely to occur. It has a significant effect of protecting it from destruction.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例を示すブロック図。 第2図は静止形無効電力補償装置の主回路図、第3図は
第2図のサイリスタAK間電圧波形および通電電流波形
図、第4図は従来装置のブロック図、第5図は系統過電
圧と静止無効電力補償装置の点弧角を比較したタイムチ
ャートである。 5・・・誤差電圧検出回路 6・・・△V−Q変換回路
7・・・Q−α変換回路 8−1・・・αC点弧角リミ
ッタ8−2・・・α1点弧角リミッタ 9・・・パルス
アンプ10・・・過電圧検出回路 11−1・・・タイ
マー設定時間T111−2・・・タイマー設定時間T2
12・・・スイッチ13・・・NOT回路    14
・・・AND回路整流 電圧 第3図 n
FIG. 1 is a block diagram showing one embodiment of the present invention. Figure 2 is the main circuit diagram of the static var power compensator, Figure 3 is the voltage waveform and current waveform across the thyristor AK in Figure 2, Figure 4 is the block diagram of the conventional device, and Figure 5 is the system overvoltage. 2 is a time chart comparing the firing angles of the static reactive power compensator and the static reactive power compensator. 5...Error voltage detection circuit 6...△V-Q conversion circuit 7...Q-α conversion circuit 8-1...αC firing angle limiter 8-2...α1 firing angle limiter 9 ... Pulse amplifier 10 ... Overvoltage detection circuit 11-1 ... Timer setting time T111-2 ... Timer setting time T2
12...Switch 13...NOT circuit 14
...AND circuit rectified voltage Fig. 3 n

Claims (1)

【特許請求の範囲】[Claims] サイリスタによりリアクトルに流れる電流を制御し上記
サイリスタとリアクトルに連続的に流すことができる連
続最大電流値を定めた点弧角リミッタ1と一定期間のみ
流すことができる一時的最大電流値を定めた点弧角リミ
ッタ2を具備した静止形無効電力補償装置において上記
点弧角リミッタ1で定めた連続最大電流値またはそれ以
下の電流値で一定期間通電したことを条件として再び上
記点弧角リミッタ2で定めた一時的最大電流を一定期間
通電することを許可したことを特徴とする静止形無効電
力補償装置の制御方法。
A firing angle limiter 1 that controls the current flowing through the reactor using a thyristor and defines a continuous maximum current value that can be continuously passed through the thyristor and the reactor, and a firing angle limiter 1 that defines a temporary maximum current value that can be passed only for a certain period of time. In a static reactive power compensator equipped with an arc angle limiter 2, the firing angle limiter 2 may be used again on the condition that the current is applied for a certain period of time at the continuous maximum current value determined by the firing angle limiter 1 or a current value lower than that. 1. A method for controlling a static var power compensator, characterized in that a predetermined temporary maximum current is allowed to flow for a certain period of time.
JP60204431A 1985-09-18 1985-09-18 Control method for stationary type reactive power compensating device Pending JPS6266308A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60204431A JPS6266308A (en) 1985-09-18 1985-09-18 Control method for stationary type reactive power compensating device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60204431A JPS6266308A (en) 1985-09-18 1985-09-18 Control method for stationary type reactive power compensating device

Publications (1)

Publication Number Publication Date
JPS6266308A true JPS6266308A (en) 1987-03-25

Family

ID=16490421

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60204431A Pending JPS6266308A (en) 1985-09-18 1985-09-18 Control method for stationary type reactive power compensating device

Country Status (1)

Country Link
JP (1) JPS6266308A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019149850A (en) * 2018-02-26 2019-09-05 富士電機株式会社 Reactive power compensator and control circuit therefor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2019149850A (en) * 2018-02-26 2019-09-05 富士電機株式会社 Reactive power compensator and control circuit therefor

Similar Documents

Publication Publication Date Title
JPS6266308A (en) Control method for stationary type reactive power compensating device
JPH03294913A (en) Gate pulse generating device of reactive power compensating device
JP2588954B2 (en) Control circuit for static var compensator
JPH08310279A (en) Reactive power compensating device
JPS63213424A (en) Reactive power compensator control system
JPS63186532A (en) Control system of reactive power compensator
JPH08214459A (en) Controller of reactive power compensating equipment
JPH0731562B2 (en) Power system power factor correction device
JPH08163781A (en) Self-exciting reactive voltage compensator
JPS63148831A (en) Controller of stational reactive power compensator
JPS5856008A (en) Control system for reactive power compensating device
JPH01136556A (en) Protective circuit for acceleration power unit
JPS6367612A (en) Reactive power compensator
JPH04344909A (en) Reactive power compensating device
JPH04205608A (en) Controlling method for static type reactive power compensator
JPS62138911A (en) Control method for reactive power compensating device
JPH08314557A (en) Controller for reactive power compensator
JPH0413731B2 (en)
JPH01307812A (en) Controller for system voltage stabilizing equipment
JPS5875476A (en) Control device of dc power supply
JPH036606A (en) Control method for static reactive power compensator
JPS62239831A (en) Automatic power factor controller
JPH08314559A (en) Rush current suppressor for transformer
JPS6118399A (en) Automatic voltage regulator
JPH04135025U (en) gate control circuit