JPS62275292A - デユアルポ−トカラ−マツプドda変換器 - Google Patents

デユアルポ−トカラ−マツプドda変換器

Info

Publication number
JPS62275292A
JPS62275292A JP61117382A JP11738286A JPS62275292A JP S62275292 A JPS62275292 A JP S62275292A JP 61117382 A JP61117382 A JP 61117382A JP 11738286 A JP11738286 A JP 11738286A JP S62275292 A JPS62275292 A JP S62275292A
Authority
JP
Japan
Prior art keywords
color
data
converter
dual port
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61117382A
Other languages
English (en)
Inventor
永田 俊次
林 晋一
健二 麻殖生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Image Information Systems Inc
Hitachi Ltd
Original Assignee
Hitachi Ltd
Hitachi Video Engineering Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Video Engineering Co Ltd filed Critical Hitachi Ltd
Priority to JP61117382A priority Critical patent/JPS62275292A/ja
Publication of JPS62275292A publication Critical patent/JPS62275292A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 :3、発明の詳細な説明 〔産業上の利用分野〕 本発明は、DΔ変換器(以下、11 A (:と略す。
)に係り、特に、グラフィックディスプレイに好適なカ
ラーマツブトヒデオl) A Cに関する。
〔従来の技術〕
従来のグラフィック・ディスプレイ&’21iTカ一般
的な構成は、第S3図に示したようになっている。
ます、ホス1へから送p〕れたコマンドとl1111俊
テータから、プロセッサ1:3やベクタ・ジェネレータ
14によって画素データ・カラーデータを作り、フレー
lトバツファI5、カラールックアップテーブル(カラ
ーマツブト[)Δ0内の含まれろ。)に書き込む。フレ
ーム・バッファ2から表示に必要な画素データを読み出
し、カラーマツプ+qnAe15を通して、R,G、I
33個を作り、モニタ17に表示する。この書き込みI
Fl+作は、通常、干二夕17の水平あるいは、垂直ブ
ランキング期間内に行われている、したがって最高60
分の1秒間時たなければ、書き込み動作が実行できない
しかし、この60分の1秒は計算機側からみれば、この
間、制約されてしまいアクセス効58が悪くなる。また
、近年のグラフインクディスプレイは、高精細かつフル
カラーが要求されており、フレームバツファ及びカラー
ルックアップテーブルが大きくなっている。したがって
、書き込みに要する時間が増大しプロセッサからこれら
のメモリへのアクセス効率が大幅に低下する。そこで、
読み出し及び書き込みが同時にできるデュアルポートメ
モリが必要であり、フレー11バツフア川のダイナミッ
クメモリがデュアルポート化されているの+i既知のと
tCりである。従来のカラーマツブト1)ACについて
は、例えば、アドバンス、マイクロ、デバイス(^dv
ancCd Micro Devt−ces) A M
8151 、0ctob/!r l!ll’l/Iに示
されている。第5図に示し、そのタイミングチャートを
第6図に示す、ところが、このようなりACでは、カラ
ールックアンプテーブルが書き込み動作と読み出しイブ
1作が同時にできない。
〔発明が解決しようとする問題点〕
このような従来のカラーマツブトD A Cのシステ1
1全体を考えてみると、フレー11バツフアは。
書き込み読み出しが同時にできるが、カラーマツプ]・
1〕ΔCは書き込み動作が垂直及び水平ブランキング1
ul1間内しこ書き込まなければいけないので、結束的
に、計算機側は、最高60分の1秒間時たなければいけ
ない。つまり、フレーム・バッファだけがデュアルポー
トメモリになっても、カラーマツブトDACがデュアル
ポートにならなければプロセスかr)のアクセス効率は
、改善されない。
そこで、カラーマツブトI) A Cをデュアルレポー
カラーマツブトドl’) A Cにする必要がある6本
発明の目的は、上記のシステムを達成するために、読み
出しり1作と書き込み動作を同時に行えろ、デコ、アル
ポートカラーマツブトl) A にを提供することにあ
る。
〔作用〕
一ヒ記[1的はカラーマツブトril A C内のカラ
ー歩ツクアップテーブルを、2個用意し、一方は書き込
み、もう一方は読み出しを行い、この191作を交互に
くりかえすようにした回路で、カラールックアップテー
ブルの読み出し動作側を選択して、その出力をr) A
 Cに入力してr)A変換出力を得ろようにした回路に
より達成されろ。
〔発明の実施例〕
以下、本発明の一実施例を第1図により説明する。本発
明は、同図の破線内の部分で、その構成は、アドレス発
生回路1とフレームバッファ2とを選択する2個のスイ
ッチ4,5と、入力データをラッチするラッチ回路6,
7と、2個のカラールックアンプテーブル8,9と、そ
の出力データを選択するスイッチ10と、その出力デー
タをラッチするラッチ回路11及び、デジタルデータを
アナログデータに変換するr)AC12とから成り立っ
ている。次に、この回路の+l!!+作を、第1図と第
2図を用いて詳細に説明する。アドレス発生回路1及び
フレー11バツフア2より出力されたデータAI、Δ2
.II]、+12.をφ1によりスイッチを切換えて選
択する。第2図ではφ1がl!fh (H)のときスイ
ッチ4は)−1,スイッチ5はA2を選択し、φ1がr
、OW([、)のとき、スイッチ4はΔJ、スイッチ5
はTI 2を選択すると決めである。
スイッチ4,5によって選択されたデータCL。
C2は第2図のように、AIとBI、A2とl12が交
12になっている。このデータCI、C2は、ラッチ回
路6,7によりデータ整定されて、データ■)1が第1
のカラールックアップテーブル(C1,U’r) 8 
ニ、データ1〕2が第2のCLUT 9に入力される。
ここで、「)1の情報が「へ1のとき、:lJ?:き込
み読み出し制御信号W ト: 1は(ト■)でC1,u
T8から読み出しデータ■Σ1が出力されろ。その一方
D2の情報はA2であり、このときWEB、は(■、)
で、c+、uT(>に(折データ(71が書き込まれ、
C1,L汀9の出力データE2は(第5)となる。この
とき、φ3が(II)でスイッチ10がデータト:1を
選択し読み出しデータ「パ1が出力されろ。このデータ
をラッチ回路]1で整定しDA(12に入力して丁つA
変換出力を得る。また、【〕1の情報がAI、D2の情
tIJ、が112のときは、すべて(二1,1)第8で
1Fき込み、C1,uT9で読み出しが同様に行われ、
φ;3が(L) テr:Ltlr9の出カド;2.が1
択さtしてD A Cよりr)A9換出力が得られろ。
つまりカラーマツブト1)ACからは常しこモニタへの
表示データが出力されつつ、マ)き込みも同時に行われ
ていることができろ。
また、この方法を用いると、水平、垂直ブランキング期
間以外の画面表示中にも書き込みを行うことができろ。
例えば、カラールックアップテーブルの構成がmワード
xnビット出力であるとすると、第4図の(a)に示し
たモニタ画面内の任意の時間から、第4図の(1))に
示したように、C1,IJTlとC1,IJT2を交互
に選択しながら連続して2m回の書き込みが行われろ一
方、C[、UTIとCI。UT2を書き込み時と逆に交
互に選択しながら連続2mドツト表示が行われる。表示
している間連続2ドツ1〜毎に、c+、u’r内のカラ
ーデータが宵き変えられていくので、実際には、ちがっ
た色の映像が2mドツトの書込み前の色と書込み後の色
と4つて表示されることがある。しかし、通常、カラー
ルックアップテーブルは、最大でも256ワード×8ビ
ツト出力構成となっているので、書き込み期間すなわち
2. rnnドラ間は、最高512ドツトとなる。走査
線数が500本クラスの一般的なグラフィックディスプ
レイでも一走査線のmlであり、走査線数が+ 000
本以上のクラス高精細ディスプレイになればさらに1.
:の書込み期間は短かくなる。
シカモ次のフレーIXを表示するどきには、完全に新し
い画像が表示されるので1表示中の画像への影響も目視
で気付かない程小さい。
〔発明の効果〕
本発明によれば、カラーマツブトD A C:内のカラ
ールックアップテーブルに、7%込み期j1)1の制限
がなく、いつでも書き込みが行えるので、計算機側の書
き込みに費す時間を大幅な短縮オろことができるという
効果がある。
【図面の簡単な説明】
第1図は、本発明によるデュアルボートカラーマツプド
DA変換器を示す図、第2図は、第1図の動作を説明す
るタイミングチャートを示す図、第3回は、カラーマツ
ブトr)A変換器の使用されているカラーグラフィック
システムを示す1・4、第4図はモニター画面、及び書
込み読み出しのタイミングチャートを示す図である。 1・・・アドレス発生回路、2・・・フレー11バツフ
ア、3・・更新データ、4,5,10.19・・・スイ
ッチ、6.7,1.1.20.22・・・ラッチ回路、
8,9゜zl・・カラールックアップテーブル 変換器.  1. :3・・プロセッサ、14・・・ベ
クタジェネレータ、15・・・カラーマツブトD A 
C、]6・・・タイミングジェネレータ、17・・・モ
ニタ。 乎 1 図 第 2 口 ひへC0u1匹を 千 3 目

Claims (1)

    【特許請求の範囲】
  1. 1、画素データをカラーデータに変換するカラールツク
    アツプテーブルとDA変換器を内蔵するデユアルポート
    カラーマツプドDA変換器において、2個のカラールツ
    クアツプテーブルと、それぞれの入力に、読み出しと書
    き込みを選択して、入力する第1及び第2のスイツチ、
    第1、第2のカラールツクアツプテーブルの出力から、
    読み出し選択によつて出力されたカラーデータのみを選
    択する第3のスイツチを設け、同時に読み出しと書き込
    みができるようにしたことを特徴とするデユアルポート
    カラーマツプドDA変換器。
JP61117382A 1986-05-23 1986-05-23 デユアルポ−トカラ−マツプドda変換器 Pending JPS62275292A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61117382A JPS62275292A (ja) 1986-05-23 1986-05-23 デユアルポ−トカラ−マツプドda変換器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61117382A JPS62275292A (ja) 1986-05-23 1986-05-23 デユアルポ−トカラ−マツプドda変換器

Publications (1)

Publication Number Publication Date
JPS62275292A true JPS62275292A (ja) 1987-11-30

Family

ID=14710265

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61117382A Pending JPS62275292A (ja) 1986-05-23 1986-05-23 デユアルポ−トカラ−マツプドda変換器

Country Status (1)

Country Link
JP (1) JPS62275292A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005266576A (ja) * 2004-03-19 2005-09-29 Seiko Epson Corp 画像処理装置、及び画像処理方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005266576A (ja) * 2004-03-19 2005-09-29 Seiko Epson Corp 画像処理装置、及び画像処理方法

Similar Documents

Publication Publication Date Title
CA1244160A (en) Character and pattern display system
EP0525986B1 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
JPS62275292A (ja) デユアルポ−トカラ−マツプドda変換器
JPS6332392B2 (ja)
JPS6150318B2 (ja)
JP2563569B2 (ja) 画像表示装置
JPS61215587A (ja) 画像表示装置
JPH0572998A (ja) 液晶表示装置
JPS60101590A (ja) 表示装置
JPS61254981A (ja) マルチウインド表示制御装置
JPS62254185A (ja) 図形表示装置
JPH0126226B2 (ja)
JPH01284981A (ja) 画素データ変換装置
JPS63178294A (ja) 図形表示装置
JPH02230474A (ja) 画像表示処理装置
JPS58207780A (ja) 文字図形表示回路
JPH0430033B2 (ja)
JPS5915981A (ja) Crtデイスプレイの表示制御方式
JPS6064384A (ja) パタ−ン表示方法
JPH07146768A (ja) 画像表示装置
JPS58105189A (ja) 表示メモリの制御装置
JPS64716B2 (ja)
JPS61209482A (ja) Crt制御装置
JPS6243581A (ja) スキヤンコンバ−タ
JPS623293A (ja) ライン移動描画装置