JPS62264738A - Multiplex demodulator - Google Patents

Multiplex demodulator

Info

Publication number
JPS62264738A
JPS62264738A JP10794786A JP10794786A JPS62264738A JP S62264738 A JPS62264738 A JP S62264738A JP 10794786 A JP10794786 A JP 10794786A JP 10794786 A JP10794786 A JP 10794786A JP S62264738 A JPS62264738 A JP S62264738A
Authority
JP
Japan
Prior art keywords
circuit
signal
output
sign
multiplex
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10794786A
Other languages
Japanese (ja)
Inventor
Akira Sobashima
彰 傍島
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP10794786A priority Critical patent/JPS62264738A/en
Publication of JPS62264738A publication Critical patent/JPS62264738A/en
Pending legal-status Critical Current

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Abstract

PURPOSE:To realize an excellent multiplexer demodulator with improved reliability by using a digital component so as to demodulate a multiplex signal. CONSTITUTION:A pilot signal (b) supplied from an input terminal 2 is converted into a pilot signal (c) via a pilot multiplier circuit 5. The pilot signal (c-) passes trough a differentiation circuit 6, where the phase is led by 90 deg., and when the polarity of the signal is changed from a positive state into a negative state via a sign deciding circuit 7, a sampling pulse (d) is outputted from the 1st sign change detection circuit 8, and when the polarity is changed from negative into positive conversely, a sampling pulse (f) is outputted from the 2nd sign change detection circuit 10. The multiplex signal (a) supplied from the input terminal 1 is subject to sample and holding by the 1st sample and holding circuit 9 in the output timing of the sampling pulse (d) and its output L channel signal (e) is extracted from the 1st output terminal 3. Similarly, the multiplex signal (a) supplied from the input terminal 1 is extracted from the 2nd output terminal 4.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、例えばFMステレオチューナや、米国音声多
重放送に対応したテレビ受像機の音声部回路に用いられ
るマルチプレックス復調装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a multiplex demodulator used in, for example, an FM stereo tuner or an audio section circuit of a television receiver compatible with American audio multiplex broadcasting.

従来の技術 近年のディジタル技術やLSI技術の進歩に伴い、従来
アナログ回路で処理を行っていた分野のディジタルLS
I化が比較的容易に行えるようになってきた。
Conventional technology With the recent advances in digital technology and LSI technology, digital LS is now available in fields where processing was traditionally performed using analog circuits.
I have become relatively easy to implement.

従来の技術としては、例えばダイオードのオン。Conventional techniques include, for example, turning on a diode.

オフにより、入力マルチブレックス信号をスイッチング
してステレオ復調信号を取シ出すようにしたマルチプレ
ックス復調装置があった。
There is a multiplex demodulator that switches the input multiplex signal by turning it off to extract a stereo demodulated signal.

以下、図面を参照しながら、前述したようなマルチプレ
ックス復調装置について説明を行う。
The multiplex demodulator as described above will be described below with reference to the drawings.

第3図は、従来のマルチプレックス復調装置の回路構成
を示すものである。第4図はその信号波形図を示す。第
3図において、21はマルチプレックス信号の入力端子
、22はパイロット信号を抜き取るためのバンドパスフ
ィルタ、23はパイロット信号の2倍の周波数の信号を
発生させる副搬送波発生回路、24は副搬送波発生回路
23の出力信号の極性に応じたスイッチング信号を発生
させるスイッチング信号発生回路、24+L〜246は
スイッチング信号発生回路24の構成素子であり、24
Lは結合トランス、24b、24Cは抵抗、24d、2
46はダイオード、25は入力信号からマルチプレック
ス信号を取シ出すローパスフィルタ、26はスイッチン
グ信号発生回路24の出力信号によりローパスフィルタ
25の出力マルチプレックス信号をスイッチングし、ス
テレオ信号を取シ出すためのスイッチング回路、261
〜26hはスイッチング回路26を構成する素子であり
、2651L、260,265〜26hは抵抗、26b
はトランジスタ、26dはコンデンサ、27゜28はそ
れぞれ左、右の出力端子である。
FIG. 3 shows the circuit configuration of a conventional multiplex demodulator. FIG. 4 shows the signal waveform diagram. In FIG. 3, 21 is an input terminal for a multiplex signal, 22 is a bandpass filter for extracting a pilot signal, 23 is a subcarrier generation circuit that generates a signal with twice the frequency of the pilot signal, and 24 is a subcarrier generation circuit. A switching signal generation circuit that generates a switching signal according to the polarity of the output signal of the circuit 23; 24+L to 246 are constituent elements of the switching signal generation circuit 24;
L is a coupling transformer, 24b, 24C are resistors, 24d, 2
46 is a diode, 25 is a low-pass filter for extracting a multiplex signal from the input signal, and 26 is for switching the output multiplex signal of the low-pass filter 25 by the output signal of the switching signal generation circuit 24 and extracting a stereo signal. switching circuit, 261
~26h are elements constituting the switching circuit 26, 2651L, 260, 265~26h are resistors, and 26b
is a transistor, 26d is a capacitor, and 27° and 28 are left and right output terminals, respectively.

以上の様に構成されたマルチプレックス復調装置につい
て以下その動作について説明する。
The operation of the multiplex demodulator configured as described above will be explained below.

入力端子21から入力された第4図aに示すマルチプレ
ックス信号の中で、バンドパスフィルタ22を介して得
られた第4図すに示す周波数Fpのパイロット信号は副
搬送波発生回路23により、第4図Cに示す周波数が2
オFpの信号に変換される・このようにして得られた信
号の極性が正の時、ダイオード24dは導通状態となシ
ダイオード24dのアノード側の電位はゼロとなり、す
なわち左の出力端子27をスイッチオンする。
Among the multiplex signals inputted from the input terminal 21 and shown in FIG. 4a, the pilot signal with the frequency Fp shown in FIG. 4 The frequency shown in Figure C is 2
When the polarity of the signal thus obtained is positive, the diode 24d is in a conductive state.The potential on the anode side of the diode 24d is zero, that is, the left output terminal 27 is Switch on.

この時、ローパスフィルタ26を介して得られるマルチ
プレックス信号は第4図dに示すような信号となって、
右の出力端子28から出力される。
At this time, the multiplex signal obtained via the low-pass filter 26 becomes a signal as shown in FIG. 4d,
It is output from the right output terminal 28.

逆に、副搬送波発生回路23の出力信号の極性が負の時
は、ダイオード246が導通状態になり、右の出力端子
がスイッチオフされ、マルチプレ・ソクス信号は第4図
eに示すような信号となって左の出力端子27に現れる
Conversely, when the polarity of the output signal of the subcarrier generation circuit 23 is negative, the diode 246 becomes conductive, the right output terminal is switched off, and the multiplex signal becomes a signal as shown in FIG. 4e. appears at the left output terminal 27.

発明が解決しようとする問題点 しかしながら、上記の様にアナログ回路で構成した場合
、フィルタのLSI化が困難であるため回路規模が大き
くなったり、調整工程が必要であったり、経年変化など
の信頼性の問題を有していた。
Problems to be Solved by the Invention However, when the filter is configured using an analog circuit as described above, it is difficult to integrate the filter into an LSI, which increases the circuit scale, requires an adjustment process, and reduces reliability due to aging. He had sexual problems.

本発明は上記問題点に鑑みてなされたもので、ディジタ
ル信号処理によシステレオ復調を実現するマルチプレッ
クス復調装置を提供するものである。
The present invention has been made in view of the above problems, and provides a multiplex demodulation device that realizes systemeo demodulation by digital signal processing.

問題点を解決するための手段 この目的を達成するために、本発明のマルチプレックス
復調装置は、アナログ・ディジタル変換されたオーディ
オ帯域の主信号と搬送波抑圧側波帯変調でれた副信号か
らなるマルチプレ・フクス信号と、ステレオ復調に必要
なパイロット信号とを入力信号とする復調装置であって
、前記パイロット信号の周波数を2倍にするパイロット
逓倍回路と、前記パイロット逓倍回路の出力を微分する
微分回路と、前記微分回路の出力信号の符号を判定する
符号判定回路と、前記符号判定回路の判定結果が正から
負に変化したことを検出する第1の符号変化検出回路と
、逆に負から正に変化したことを検出する第2の符号変
化検出回路と、前記第1の符号変化検出回路の出力パル
スによシ前記マルチプレックス信号をサンプル及ホール
ドする第1のサンプル及ホールド回路と、前記符号検出
回路が正から負に変化したことを検出する第2の符号変
化検出回路と、前記第2の符号変化検出回路の出力パル
スによシ前記マルチプレックス信号をサンプル及ホール
ドする第2のサンプル及ホールド回路を持ち、前記第1
のサンプル及ホールド回路の出力から第1の出力を取り
出し、前記第2のサンプル及ホールド回路の出力から第
2の出力を取り出すように構成されている。
Means for Solving the Problems In order to achieve this object, the multiplex demodulator of the present invention consists of a main signal in the audio band that has been converted from analog to digital and a sub signal that has been subjected to carrier suppression sideband modulation. A demodulation device that receives a multiplex Fuchs signal and a pilot signal necessary for stereo demodulation as input signals, the demodulation device comprising a pilot multiplier circuit that doubles the frequency of the pilot signal, and a differentiator that differentiates the output of the pilot multiplier circuit. a sign determination circuit that determines the sign of the output signal of the differentiating circuit; a first sign change detection circuit that detects that the determination result of the sign determination circuit changes from positive to negative; a second sign change detection circuit for detecting a positive change; a first sample and hold circuit for sampling and holding the multiplex signal according to the output pulse of the first sign change detection circuit; a second sign change detection circuit for detecting that the sign detection circuit changes from positive to negative; and a second sample for sampling and holding the multiplex signal according to the output pulse of the second sign change detection circuit. and a hold circuit, and the first
A first output is taken out from the output of the sample and hold circuit, and a second output is taken out from the output of the second sample and hold circuit.

作用 本発明はこのように、回路をディジタル回路で構成する
ことにより、フィルタ部のLSI化や調整工程の削減あ
るいは自動化が可能となり、キらには経年変化がないな
ど、信頼性も向上することとなる。
As described above, by configuring the circuit with a digital circuit, the present invention makes it possible to use an LSI in the filter section, reduce or automate the adjustment process, and improve reliability as the filter does not change over time. becomes.

実施例 以下、本発明の一実施例について、図面を参照しながら
説明する。第1図は本発明の一実施例におけるマルチプ
レックス復調装置のブロック図を示すものである。また
第2図はその信号波形図である0 第1図において、1はアナログ・ディジタル変換はれた
マルチプレックス信号aの入力端子、2は同じくアナロ
グ・ディジタル変換されたパイロット信号すの入力端子
、3は第1の出力端子、4は第2の出力端子、5はパイ
ロット逓倍回路、6は微分回路、7は符号判定回路、8
は第1の符号変化検出回路、9は第1のサンプル及ホー
ルド回路、1oは第2の符号変化検出回路、11は第2
のサンプル及ホールド回路である。
EXAMPLE Hereinafter, an example of the present invention will be described with reference to the drawings. FIG. 1 shows a block diagram of a multiplex demodulator according to an embodiment of the present invention. Fig. 2 is a diagram of the signal waveform. In Fig. 1, 1 is the input terminal of the multiplex signal a which has been converted from analog to digital, 2 is the input terminal of the pilot signal which has also been converted from analog to digital, 3 is a first output terminal, 4 is a second output terminal, 5 is a pilot multiplier circuit, 6 is a differentiation circuit, 7 is a sign determination circuit, 8
is the first sign change detection circuit, 9 is the first sample and hold circuit, 1o is the second sign change detection circuit, and 11 is the second sign change detection circuit.
This is a sample and hold circuit.

第2図において、(a)はマルチプレックス信号で、オ
ーディオ帯域の左チヤネル信号と右チヤネル信号の和信
号(主信号)と、搬送波抑圧側波帯変調された左チヤネ
ル信号と右チヤネル信号の差信号(副信号)からなる信
号、(b)はバイロー7ト信号、(C)はパイロット信
号そ2で、パイロット逓倍回路5の出力信号、(dlは
サンプリングパルス1で、第1の符号検出回路8の出力
信号、(e)はLチャネル信号で、第1のサンプル及ホ
ールド回路9の出力信号、(f′)はサンプリングパル
ス2で、Ig2tD符号変化検出回路1oの出力信号、
(g)はRチャネル信号で、第2のサンプル及ホールド
回路11の出力信号である。
In Figure 2, (a) is a multiplex signal, which is the difference between the sum signal (main signal) of the left channel signal and right channel signal in the audio band, and the left channel signal and right channel signal subjected to carrier suppression sideband modulation. (b) is the birot signal, (C) is the pilot signal 2, which is the output signal of the pilot multiplier circuit 5, (dl is the sampling pulse 1, and the signal is the output signal of the first code detection circuit. (e) is the L channel signal, which is the output signal of the first sample and hold circuit 9; (f') is the sampling pulse 2, which is the output signal of the Ig2tD sign change detection circuit 1o;
(g) is an R channel signal, which is an output signal of the second sample and hold circuit 11.

尚、第2図は各部の信号波形全表しているが、説明を分
かりやすくするためアナログ的に表現しており、実際に
はディジタル信号であることは言うまでもない。
Although FIG. 2 shows all the signal waveforms of each part, they are expressed in analog form to make the explanation easier to understand, and it goes without saying that they are actually digital signals.

入力端子2から入ったパイロット信号(1))はパイロ
ット逓倍回路6を介してパイロット信号+2(C)に変
換される。パイロット信号≠2(c)は微分回路6を通
り90’位相が進み、その信号が符号判定回路7を介し
、正から負へ変化した時、第1の符号変化検出回路8か
らサンプリングパルス1(d)が出力され、逆に負から
正へ変化した時、第2の符号変化検出回路10からサン
プリングパルス2(f)が出力される。入力端子1から
入ったマルチプレックス信号(2L)はサンプリングパ
ルス1(d)の出力タイミングで第1のサンプル及ホー
ルド回路9によってサンプル及ホールドされ、その出力
Lチャネル信号(e5)は第1の出力端子3から取り出
される。
The pilot signal (1)) input from the input terminal 2 is converted to a pilot signal +2 (C) via the pilot multiplier circuit 6. The pilot signal≠2(c) passes through the differentiating circuit 6 and advances in phase by 90', and when the signal passes through the sign determination circuit 7 and changes from positive to negative, the first sign change detection circuit 8 outputs the sampling pulse 1 ( d) is output, and conversely when it changes from negative to positive, the second sign change detection circuit 10 outputs sampling pulse 2(f). The multiplex signal (2L) input from the input terminal 1 is sampled and held by the first sample and hold circuit 9 at the output timing of the sampling pulse 1 (d), and its output L channel signal (e5) is sent to the first output. It is taken out from terminal 3.

同様に、入力端子1から入ったマルチプレックス信号(
2L)はサンプリングパルス2(f)の出力タイミング
で、第2のサンプル及ホールド回路11によってサンプ
ル及ホールドされ、その出力Rチャネル信号(g)は第
2の出力端子4から取り出される。
Similarly, the multiplex signal input from input terminal 1 (
2L) is sampled and held by the second sample and hold circuit 11 at the output timing of the sampling pulse 2(f), and its output R channel signal (g) is taken out from the second output terminal 4.

なお、北米の音声多重システムにおいては、主搬送波に
おける主信号と副信号の周波数偏移が異なるため、第1
の出力端子3には5HL−Rが現れ、また第2の出力端
子4には3+R−Lが現れる。従って左チヤネル信号あ
るいは右チヤネル信号を取シ出すためにはデマトリクス
する必要がある。
Note that in the North American audio multiplexing system, the frequency shift of the main signal and sub-signal in the main carrier wave is different, so the first
5HL-R appears at the output terminal 3 of , and 3+R-L appears at the second output terminal 4. Therefore, dematrixing is required to extract the left channel signal or the right channel signal.

発明の効果 本発明は、アナログ・ディジタル変換されたオーディオ
帯域の主信号と搬送波抑圧側波帯変調された副信号から
なるマルチプレックス信号と、ステレオ復調に必要なパ
イロット信号とを入力信号とする復調装置であって、前
記パイロット信号の周波数を2倍にするパイロット逓倍
回路と、前記パイロット逓倍回路の出力を微分する微分
回路と、前記微分回路の出力信号の符号を判定する符号
判定回路と、前記符号判定回路の判定結果が正から負に
変化したことを検出する第1の符号変化検出回路と、逆
に負から正に変化したことを検出する第2の符号変化検
出回路と、前記第1の符号変化検出回路の出力パルスに
よシ前記マルチプレックス信号をサンプル及ホールドす
る第1のサンプル及ホールド回路と、前記符号検出回路
が正から負に変化したことを検出する第2の符号変化検
出回路と、前記第2の符号変化検出回路の出力パルスに
よシ前記マルチプレ・ソクス信号をサンプル及ホールド
する第2のサンプル及ホールド回路を備え、前記第1の
サンプル及ホールド回路の出力から第1の出力を取り出
し、前記第2のサンプル及ホールド回路の出力から第2
の出力を取り出すようにし、マルチプレックス信号の復
調をディジタル素子によって行うため、アナログ回路で
は大きな規模になったフィルタ部のLSI化が調整工程
の削減あるいは自動化が可能となり、さらには経年変化
がないなど、信頼性の向上を図ることが出来る優れたマ
ルチプレックス復調装置を実現出来るものである。
Effects of the Invention The present invention provides demodulation using as input signals a multiplex signal consisting of an audio band main signal converted from analog to digital and a sub signal subjected to carrier suppression sideband modulation, and a pilot signal necessary for stereo demodulation. The device includes: a pilot multiplier circuit that doubles the frequency of the pilot signal; a differentiator circuit that differentiates the output of the pilot multiplier circuit; a sign determination circuit that determines the sign of the output signal of the differentiator circuit; a first sign change detection circuit that detects that the determination result of the sign determination circuit changes from positive to negative; a second sign change detection circuit that detects that the determination result of the sign determination circuit changes from negative to positive; a first sample and hold circuit that samples and holds the multiplex signal according to the output pulse of the sign change detection circuit; and a second sign change detection circuit that detects that the sign detection circuit changes from positive to negative. a second sample and hold circuit for sampling and holding the multiplex signal according to the output pulse of the second sign change detection circuit; and extracts the output of the second sample and hold circuit from the output of the second sample and hold circuit.
Since the output of the multiplex signal is taken out and the demodulation of the multiplex signal is performed by a digital element, the filter section, which has become large in analog circuits, can be integrated into an LSI, making it possible to reduce or automate the adjustment process, and furthermore, it does not deteriorate over time. , it is possible to realize an excellent multiplex demodulator that can improve reliability.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例におけるマルチプレックス復
調装置のブロック図、第2図は本発明の一実施例の各部
の動作を示す信号波形図、第3図は従来例のマルチプレ
ックス復調装置の回路図、第4図は同信号波形図である
。 1.2・・・・・・入力端子、3,4・・・・・・出力
端子、5・・・・・・パイロット逓倍回路、6・・・・
・・微分回路、7・・・・・・符号判定回路、8・・・
・・・第1の符号変化検出回路、9・・・・・・第1の
サンプル及ホールド回路、1o・・・・・・第2の符号
変化検出回路、11・・・・・・第2のサンプル及ホー
ルド回路。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名/、
 2−一一人カ堝子 3.4− 出力立昂子 5−一一パイロヅF辺V廿rgJw!−6−依分固路 7−符号判定回路 β−−−第!の才1号麦イし才針出凹隆’?−11のヅ
ンフ゛ル4ホールド凹昌トlθ−一一第2例符号変化放
出回路 tt −一一第2クサン7′Iしゐホールド回路第1図 d   −Q   +J    i   旬   二 
 ;第3図
FIG. 1 is a block diagram of a multiplex demodulator according to an embodiment of the present invention, FIG. 2 is a signal waveform diagram showing the operation of each part of an embodiment of the present invention, and FIG. 3 is a conventional multiplex demodulator The circuit diagram of FIG. 4 is the same signal waveform diagram. 1.2...Input terminal, 3,4...Output terminal, 5...Pilot multiplier circuit, 6...
...Differential circuit, 7...Sign determination circuit, 8...
...First sign change detection circuit, 9...First sample and hold circuit, 1o...Second sign change detection circuit, 11...Second sample and hold circuit. Name of agent: Patent attorney Toshio Nakao and 1 other person/
2-11 Kakoko 3.4- Output Rachiko 5-11 Pyrozu F side V 廿rgJw! -6-Ibunjiro 7-Sign determination circuit β---No. ! No. 1 barley, talented needle Deko Takashi'? -11 dungeon 4 hold recess lθ-11 2nd example sign change release circuit tt -11 2nd sample 7'I hold circuit Fig. 1 d -Q +J i Jun 2
;Figure 3

Claims (1)

【特許請求の範囲】[Claims] アナログ・ディジタル変換されたオーディオ帯域の主信
号と搬送波抑圧側波帯変調された副信号からなるマルチ
プレックス信号と、ステレオ復調に必要なパイロット信
号とを入力信号とする復調装置であって、前記パイロッ
ト信号の周波数を2倍にするパイロット逓倍回路と、前
記パイロット逓倍回路の出力を微分する微分回路と、前
記微分回路の出力信号の符号を判定する符号判定回路と
、前記符号判定回路の判定結果が正から負に変化したこ
とを検出する第1の符号変化検出回路と、逆に負から正
に変化したことを検出する第2の符号変化検出回路と、
前記第1の符号変化検出回路の出力パルスにより前記マ
ルチプレックス信号をサンプル&ホールドする第1のサ
ンプル&ホールド回路と、前記符号検出回路が正から負
に変化したことを検出する第2の符号変化検出回路と、
前記第2の符号変化検出回路の出力パルスにより前記マ
ルチプレックス信号をサンプル&ホールドする第2のサ
ンプル&ホールド回路とを有し、前記第1のサンプル&
ホールド回路の出力から第1の出力を取り出し、前記第
2のサンプル&ホールド回路の出力から第2の出力を取
り出すようにしたマルチプレックス復調装置。
A demodulation device that receives as input signals a multiplex signal consisting of an analog-to-digital converted main signal in an audio band and a sub signal subjected to carrier suppression sideband modulation, and a pilot signal necessary for stereo demodulation, wherein the pilot a pilot multiplier circuit that doubles the frequency of a signal; a differentiation circuit that differentiates the output of the pilot multiplication circuit; a sign determination circuit that determines the sign of the output signal of the differentiation circuit; and a determination result of the sign determination circuit. a first sign change detection circuit that detects a change from positive to negative; and a second sign change detection circuit that detects a change from negative to positive;
a first sample and hold circuit that samples and holds the multiplex signal using an output pulse of the first sign change detection circuit; and a second sign change that detects that the sign detection circuit changes from positive to negative. a detection circuit;
a second sample and hold circuit that samples and holds the multiplex signal using the output pulse of the second sign change detection circuit;
A multiplex demodulator, wherein a first output is taken out from the output of the hold circuit, and a second output is taken out from the output of the second sample and hold circuit.
JP10794786A 1986-05-12 1986-05-12 Multiplex demodulator Pending JPS62264738A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10794786A JPS62264738A (en) 1986-05-12 1986-05-12 Multiplex demodulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10794786A JPS62264738A (en) 1986-05-12 1986-05-12 Multiplex demodulator

Publications (1)

Publication Number Publication Date
JPS62264738A true JPS62264738A (en) 1987-11-17

Family

ID=14472083

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10794786A Pending JPS62264738A (en) 1986-05-12 1986-05-12 Multiplex demodulator

Country Status (1)

Country Link
JP (1) JPS62264738A (en)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56116346A (en) * 1980-02-20 1981-09-12 Hitachi Ltd Fm stereo demodulation circuit
JPS5840960B2 (en) * 1976-12-28 1983-09-08 帝人株式会社 Interconversion method between hydroxycholesterol stereoisomers
JPS5986933A (en) * 1982-11-10 1984-05-19 Matsushita Electric Ind Co Ltd Multiple signal demodulating device
JPS6118233A (en) * 1984-07-04 1986-01-27 Matsushita Electric Ind Co Ltd Fm stereo demodulation method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5840960B2 (en) * 1976-12-28 1983-09-08 帝人株式会社 Interconversion method between hydroxycholesterol stereoisomers
JPS56116346A (en) * 1980-02-20 1981-09-12 Hitachi Ltd Fm stereo demodulation circuit
JPS5986933A (en) * 1982-11-10 1984-05-19 Matsushita Electric Ind Co Ltd Multiple signal demodulating device
JPS6118233A (en) * 1984-07-04 1986-01-27 Matsushita Electric Ind Co Ltd Fm stereo demodulation method

Similar Documents

Publication Publication Date Title
US5570137A (en) Device for digital demodulation of video and audio elements of television signal
US4321549A (en) Switching quadrature detector
US4306112A (en) Stereophonic receiver noise eliminating device
JPS62264738A (en) Multiplex demodulator
JPS62109440A (en) Multiplex demodulation device
JPS5917589B2 (en) Multiple signal demodulator
JPS62225039A (en) Multiplex demodulator
JPS647735A (en) Digital tuner
JP3671111B2 (en) RDS data demodulator
US4288752A (en) Stereo demodulator with high frequency de-emphasis compensation
JPH07123304B2 (en) Color signal demodulation circuit for digital television receiver
JPS6347115Y2 (en)
JPS6234165B2 (en)
KR950009987Y1 (en) Automatic discriminating device of broadcosting signal
JPS62133835A (en) Multiplex demodulator
JPS6029262Y2 (en) Television audio multiplex signal control channel signal detection circuit
JPH0362683A (en) Noise elimination circuit in bs tuner
JPS6367031A (en) Receiver
JPH0422622Y2 (en)
JPH031694A (en) Color signal eliminating circuit
JP3395201B2 (en) Multi-system intermediate frequency signal processing circuit
JPS6214973B2 (en)
JPH0542855B2 (en)
KR850002371A (en) Improved television receiver
JPS639242A (en) Multiplex demodulator