JPS62247696A - Clamping circuit for color difference line sequential signal - Google Patents

Clamping circuit for color difference line sequential signal

Info

Publication number
JPS62247696A
JPS62247696A JP61090073A JP9007386A JPS62247696A JP S62247696 A JPS62247696 A JP S62247696A JP 61090073 A JP61090073 A JP 61090073A JP 9007386 A JP9007386 A JP 9007386A JP S62247696 A JPS62247696 A JP S62247696A
Authority
JP
Japan
Prior art keywords
signal
level
circuit
switch
color difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP61090073A
Other languages
Japanese (ja)
Other versions
JPH0632463B2 (en
Inventor
Akihiko Sasaki
明彦 佐々木
Fujio Okada
岡田 藤夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujinon Corp
Fujifilm Holdings Corp
Original Assignee
Fuji Photo Film Co Ltd
Fuji Photo Optical Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Photo Film Co Ltd, Fuji Photo Optical Co Ltd filed Critical Fuji Photo Film Co Ltd
Priority to JP61090073A priority Critical patent/JPH0632463B2/en
Publication of JPS62247696A publication Critical patent/JPS62247696A/en
Publication of JPH0632463B2 publication Critical patent/JPH0632463B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE: To set a level difference needed for recording a color difference line sequential signal by producing a reference level signal whose level changes alternately for each horizontal scan period and then clamping the color difference line sequential signal after comparison with said reference level signal. CONSTITUTION:It is supposed that the output level VS of a switch 40 is lower than the level V1 of a reference level signal 51 when the switch 40 is turned on. Thus a differential V1-VS is amplified and integrated to be added with the input of positive phase DC amplifier 30. Then the feedback control is carried out to satisfy VS=V1. When switch 40 is turned off, the signal 51 is added continuously to the input of the amplifier 30 until the switch 40 is turned on again. When the switch 40 is turned on again, the feedback control is carried out to satisfy VS=V2. As a result, the color difference line sequential signal 31 outputted from the amplifier 30 is clamped at the level V1 with the signal R-Y and at the level V2 with the signal B-Y respectively.

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は色差線順次信号中の2種類の色差信号を互いに
異なるレベルにクランプする回路に関し、特に、R−Y
信号とB −Y (3号の線順次周波数変調記録方式に
おいて、R−Y(i号の中心キャリア周波数とB−Y信
号の中心キャリア周波数との間に100KHzの差を設
定するのに用いて有用な回路である。
Detailed Description of the Invention <Industrial Application Field> The present invention relates to a circuit for clamping two types of color difference signals in color difference line sequential signals to mutually different levels, and particularly relates to a circuit for clamping two types of color difference signals in a color difference line sequential signal to different levels.
signal and B-Y (In the line sequential frequency modulation recording method of No. 3, R-Y (Used to set a 100 KHz difference between the center carrier frequency of No. i and the center carrier frequency of the B-Y signal. This is a useful circuit.

〈従来の技術〉 靜止画映像信号を磁気ディスクに記録するシステムとし
て、電子スチルビデオシステムが知られている。乙のシ
ステムは規格が世界的に統一されている。そのうち記録
方式としては、輝度信号は直接キャリアを周波数変調(
FM)l、て記録する。また2つの色差信号R−YとB
−Yについては、第2図中(a)に示す如く1水平走査
期間(L H)毎にR−Y信号とB −Y 4M号を交
互に選択して色差線順次信号とする。そして両色差信号
を区別するため第2図中(blの如くオフセット電圧D
Cな付加して周波数変調し、輝度のFM信号と周波数多
重して記録する。第2図中(c)は輝度信号Yを表わす
。また第2図中、R−Y、B−Y。
<Prior Art> An electronic still video system is known as a system for recording a still image signal on a magnetic disk. The standards of Party B's system are unified worldwide. As a recording method, the luminance signal is directly frequency-modulated on the carrier (
FM) l, record. In addition, two color difference signals R-Y and B
-Y, as shown in FIG. 2(a), the RY signal and the B-Y 4M signal are alternately selected every horizontal scanning period (LH) to form a color difference line sequential signal. In order to distinguish between the two color difference signals, the offset voltage D
The signal is frequency-modulated by adding C, and is frequency-multiplexed with the luminance FM signal and recorded. (c) in FIG. 2 represents the luminance signal Y. In FIG. Also, in FIG. 2, RY, BY.

Yに添えた数字は、水平走査の順番を示す。The number appended to Y indicates the order of horizontal scanning.

上述した周波数変調のスペクトル配置を第3図に示す。FIG. 3 shows the spectrum arrangement of the frequency modulation described above.

第3図において、1はFMR度信号の帯域を示し、シン
クチップレベルが6MHz、ホワイトビークが7.5M
Hzと、規格に定められている。一方、2はFM色差線
順次信号の帯域を示し、R−Y信号の中心キャリア周波
数f1が1.2 MHz 、 B−Y信号の中心キャリ
ア周波数f2が1.3MHzと、規格に定められている
In Figure 3, 1 indicates the band of the FMR degree signal, where the sync chip level is 6MHz and the white beak is 7.5M.
Hz, which is specified in the standard. On the other hand, 2 indicates the band of the FM color difference line sequential signal, and the standard specifies that the center carrier frequency f1 of the R-Y signal is 1.2 MHz, and the center carrier frequency f2 of the B-Y signal is 1.3 MHz. .

R−Y信号とB−Y信号の中心キャリアに周波数差Δf
=f2−f、=100KHzを設けるのは、再生時の同
時化のために、R−Y信号とB−Y信号を区別する必要
があるからである。
There is a frequency difference Δf between the center carriers of the R-Y signal and the B-Y signal.
The reason why =f2-f and =100 KHz are provided is that it is necessary to distinguish between the RY signal and the BY signal for synchronization during reproduction.

つまり、FM色差線順次信号を復調すると、水平帰線消
去期間でのレベルがR−Y信号とB−Y信号との間で中
心キャリアの周波微差に相当する値だけ異なるから、こ
のレベルを検出することにより、現時点の信号がR−Y
かB−Yであるかを知ることができる。
In other words, when demodulating the FM color difference line sequential signal, the level during the horizontal blanking period differs between the R-Y signal and the B-Y signal by a value corresponding to the frequency difference of the center carrier. By detecting the current signal, R-Y
or B-Y.

上述した中心キャリア間の周波数差Δfを実現するため
、従来は第4図に示すようなカラー信号処理回路が使用
されている。第4図において、3はR−Y信号専用のク
ランプ回路、4はB −Y (3号専用のクランプ回路
、5はクランプパルス発生回路、6は線順次化用スイッ
チ、7は周波数変調器である。クランプ回路3,4はそ
れぞれ、入力段に結合コンデンサ8を有するエミッタホ
ロワ回路9,10と、クランプ電圧源11.12として
の抵抗分圧回路と、クランプ用スイッチ13,14とを
有する。各クランプ用スイッチ13,14は回路5から
のクランプパルス15によってIH毎に、水平帰線消去
期間のうち一定期間(例えばペデスタルレベル期間、シ
ンクチップの期間)だけオンとなり、クランプ電圧源1
1.12の直流電圧vL、v2を各クランプ回路3,4
の結合コンデンサに印加する。これにより、R−Y信号
のレベルはvIなる電圧に、またB−Y信号のレベルは
v2なる電圧にそれぞれクランプされる。それぞれクラ
ンプされたR−Y信号16とB−Y信号17とは、スイ
ッチ6によってIH毎に交互に選択され、色差線順次信
号18となって周波数変調器7に入力される。周波数変
調においては、R−Y信号のクランプレベルV、がその
中心キャリアの周波数f1に相当し、B−Y信号のクラ
ンプレベルv2がその中心キャリアの周波数f2に相当
する。そこで、2つのクランプ電圧源11.12は両者
の電圧差ΔV=V、−V1が2つの中心キャリアの周波
数差Δf=f2−f、=100KHzに相当するように
、設計されている。
In order to realize the above-mentioned frequency difference Δf between the center carriers, a color signal processing circuit as shown in FIG. 4 has conventionally been used. In Figure 4, 3 is a clamp circuit dedicated to the R-Y signal, 4 is a clamp circuit dedicated to B-Y (No. 3), 5 is a clamp pulse generation circuit, 6 is a line sequential switch, and 7 is a frequency modulator. The clamp circuits 3 and 4 each have emitter follower circuits 9 and 10 having a coupling capacitor 8 at the input stage, a resistive voltage divider circuit as a clamp voltage source 11 and 12, and clamp switches 13 and 14. The clamp switches 13 and 14 are turned on for a certain period (e.g., pedestal level period, sync tip period) of the horizontal blanking period for each IH by the clamp pulse 15 from the circuit 5, and the clamp voltage source 1
1.12 DC voltages vL, v2 are applied to each clamp circuit 3, 4.
is applied to the coupling capacitor. As a result, the level of the RY signal is clamped to the voltage vI, and the level of the B-Y signal is clamped to the voltage v2. The clamped R-Y signal 16 and B-Y signal 17 are alternately selected for each IH by the switch 6, and are input to the frequency modulator 7 as a color difference line sequential signal 18. In frequency modulation, the clamp level V of the RY signal corresponds to the frequency f1 of its center carrier, and the clamp level v2 of the BY signal corresponds to the frequency f2 of its center carrier. Therefore, the two clamp voltage sources 11.12 are designed such that the voltage difference between them ΔV=V, -V1 corresponds to the frequency difference between the two center carriers Δf=f2-f,=100 KHz.

なお、信号19はスイッチ6の制御信号であり、IH毎
に交互にハイレベルとローレベルになる。
Note that the signal 19 is a control signal for the switch 6, and becomes high level and low level alternately for each IH.

〈発明が解決しようとする問題点〉 第4図に示したクランプ回路3,4では、クランプ用ス
イッチ13.14がそれぞれ直接にR−YとB−Yの各
信号ラインに接続されているから、スイッチ13,14
のオン/オフの都度、色差線順次信号18にスパイク状
ノイズが発生するという不具合がある。
<Problems to be Solved by the Invention> In the clamp circuits 3 and 4 shown in FIG. 4, the clamp switches 13 and 14 are directly connected to the R-Y and B-Y signal lines, respectively. , switches 13, 14
There is a problem in that spike-like noise occurs in the color difference line sequential signal 18 each time the color difference line sequential signal 18 is turned on/off.

また、R−Y信号のクランプレベルV□とB−Y信号の
クランプレベルv2を異ならせるのに、2つのクランプ
回路3,4を要するという不具合もある。
Another problem is that two clamp circuits 3 and 4 are required to make the clamp level V□ of the RY signal different from the clamp level v2 of the BY signal.

本発明は上述した従来技術の問題点に鑑み、色差線順次
信号にスパイク状ノイズを発生することがなく、また1
つの回路でR−Y信号とB−Y信号を互いに異なるレベ
ルにクランプすることができる回路を提供することを口
約とする。
In view of the problems of the prior art described above, the present invention does not generate spike-like noise in color difference line sequential signals, and
The objective is to provide a circuit that can clamp the R-Y signal and the B-Y signal to different levels with one circuit.

く問題点を解決するための手段〉 上述した巨的を達成する本発明によるクランプ回路は、
R−Y、B−Yの色差線順次信号を入力して増幅する正
相直流増幅器と、1水平走査期間毎にクランプパルスを
発生する回路と、このクランプパルスに制御され、クラ
ンプパルスが入力している間、前記正相直流増幅器の出
力信号を通すスイッチと、色差線順次周波数変調記録に
おける2つの中心キャリアの周波数差に相当するレベル
差があるを発生する回路と、この基準信号と前記スイッ
チの出力信号とを比較する回路と、比較した出力を積分
するコンデンサと、この比較回路の出力信号を前記正相
直流増幅器の入力信号にフィードバックする回路とを具
備する。
Means for Solving the Problems〉 The clamp circuit according to the present invention that achieves the above-mentioned problems has the following features:
A positive-phase DC amplifier inputs and amplifies the sequential color difference line signals of R-Y and B-Y, a circuit generates a clamp pulse every horizontal scanning period, and is controlled by this clamp pulse. A switch for passing the output signal of the positive-phase DC amplifier, a circuit for generating a level difference corresponding to the frequency difference between two center carriers in color difference line sequential frequency modulation recording, and this reference signal and the switch. , a capacitor that integrates the compared output, and a circuit that feeds back the output signal of the comparison circuit to the input signal of the positive-phase DC amplifier.

く作   用〉 上述した構成において、スイッチは正相直流増幅器で増
幅された色差線順次信号のレベルを1水平走査期間(L
H)毎に検出する。
Function> In the configuration described above, the switch changes the level of the color difference line sequential signal amplified by the positive phase DC amplifier for one horizontal scanning period (L
H) is detected every time.

31インチの出力信号は比較回路によって基準レベル信
号と比較され、両者の差分が積分されて正相直流増幅器
の入力にフィードバックされる。これにより、色差線順
次信号のレベルが基準レベル信号のレベルに一致するよ
うにフィードバック制御が行われ、クランプが行オ〕れ
る。また、基準レベル信号は色差線順次周波数変調記録
における2つの中心キャリアの周波数差に相当するレベ
ル差がある第1レベルとにLH毎に変化する。
The 31-inch output signal is compared with a reference level signal by a comparison circuit, and the difference between the two is integrated and fed back to the input of the positive-phase DC amplifier. As a result, feedback control is performed so that the level of the color difference line sequential signal matches the level of the reference level signal, and clamping is performed. Further, the reference level signal changes for each LH to a first level having a level difference corresponding to the frequency difference between two center carriers in color difference line sequential frequency modulation recording.

従って、色差線順次信号中のR−Y信号とB−Y信号の
クランプレベル間に中心キャリアの周波数差に相当する
レベル差が生じる。この場合、正相直流増幅器の出力イ
ンピーダンスが十分小さく、また積分回路が用いられて
いるので、スパイク状ノイズが殆ど生じない。
Therefore, a level difference corresponding to the frequency difference of the center carrier occurs between the clamp levels of the RY signal and the BY signal in the color difference line sequential signal. In this case, since the output impedance of the positive-phase DC amplifier is sufficiently small and an integrating circuit is used, almost no spike noise occurs.

また、基準レベル信号のレベルが第1.第2レベルに変
化するから、クランプ回路は1つで済む。
Also, the level of the reference level signal is the first level. Since it changes to the second level, only one clamp circuit is required.

く実 施 例〉 本発明によるクランプ回路の一実施例を第1図を参照し
て説明する。第1図は電子スチルビデオ装置中の記録用
カラー信号処理部を示し、線順次化用スイッチ6、クラ
ンプ回路20、周波数変TIJM7がこの順で接続され
ている。
Embodiment An embodiment of the clamp circuit according to the present invention will be described with reference to FIG. FIG. 1 shows a recording color signal processing section in an electronic still video apparatus, in which a line sequential switch 6, a clamp circuit 20, and a frequency changing TIJM 7 are connected in this order.

スイッチ6は従来と同じく、制御信号19により動作し
てRM信号とB−Y信号とをLH毎に交互に選択する。
The switch 6 is operated by the control signal 19 as in the conventional case, and alternately selects the RM signal and the BY signal for each LH.

但し、スイッチ6から出力される色差線順次信号21は
従来と異なり、クランプ回路20に入力される。
However, the color difference line sequential signal 21 output from the switch 6 is input to the clamp circuit 20, unlike the conventional case.

クランプ回路20は正相直流増幅器30、従来と同じ構
成のクランプパルス発生口If55、信号抽出用スイッ
チ40、基準レベル信号の発生回路50、差動入力形の
積分回路60、及びフィードバック用の加算口1167
0を有する。
The clamp circuit 20 includes a positive-phase DC amplifier 30, a clamp pulse generation port If55 having the same configuration as the conventional one, a signal extraction switch 40, a reference level signal generation circuit 50, a differential input type integration circuit 60, and a feedback addition port. 1167
has 0.

直流増幅器30はスイッチ6からの色差線順次信号21
を位相を反転することなく増幅し、増幅した信号31を
周波数変調器7とスイッチ40にそれぞれ与えるように
されている。スイッチ40は直流増幅器30の出力端子
と積分回路60の一方の(反転)入力端子との間に接続
されている。
The DC amplifier 30 receives the color difference line sequential signal 21 from the switch 6.
is amplified without inverting the phase, and the amplified signal 31 is provided to the frequency modulator 7 and switch 40, respectively. The switch 40 is connected between the output terminal of the DC amplifier 30 and one (inverting) input terminal of the integrating circuit 60.

スイッf 40 (i 回路5がらのクランプパルス1
5によってオン/オフが制御され、この例ではクランプ
パルス15がハイレベルの間オンとなる。クランプパル
ス15はLH毎に、水平帰線消去期間中の一定期間、例
えばペデスタルレベルの期間あるいはジンクチップの期
間ハイレベルになるパルスである。従って、積分回路6
0の反転入力端子には、直流増幅器30で増幅された信
号31が水平帰線消去期間の一定期間だけ入力されるこ
とになる。
Switch f 40 (i Clamp pulse 1 from circuit 5
On/off is controlled by 5, and in this example, it is on while the clamp pulse 15 is at a high level. The clamp pulse 15 is a pulse that is at a high level for a certain period during the horizontal blanking period, for example, during the pedestal level period or the zinc tip period for each LH. Therefore, the integrating circuit 6
The signal 31 amplified by the DC amplifier 30 is input to the inverting input terminal of 0 for a fixed period of the horizontal blanking period.

回路50はLH毎に電圧が■1とv2に交互に変化する
直流信号51を発生する回路であり、この直流信号51
を基準レベル信号として積分回路60の他方の(非反転
)入力端子に与えている。但し、電圧値V8はR−Y信
号のクランプレベルであり、■2はB−Y信号のクラン
プレベルである。その差ΔV=V2−V、は、周波数変
調における2つの中心キャリアの周波数差Δf=f2−
fiに相当するように設定されている。換言すれば、電
圧値V1はR−Y信号の中心キャリア周波数f 、= 
i、 2 MHzに相当し、v2はB−Y信号の中心キ
ャリア周波数f2=1.3MHzに相当する。但し、基
準レベル信号51のレベル変化と、スイッチ6の信号選
択とは同期しており、スイッチ制御信号19は基準レベ
ル信号発生回路50で作られている。
The circuit 50 is a circuit that generates a DC signal 51 whose voltage changes alternately between 1 and v2 for each LH, and this DC signal 51
is applied to the other (non-inverting) input terminal of the integrating circuit 60 as a reference level signal. However, the voltage value V8 is the clamp level of the RY signal, and 2 is the clamp level of the BY signal. The difference ΔV=V2−V, is the frequency difference Δf=f2− between the two center carriers in frequency modulation.
It is set to correspond to fi. In other words, the voltage value V1 is the center carrier frequency f of the R-Y signal, =
i, corresponds to 2 MHz, and v2 corresponds to the center carrier frequency f2 = 1.3 MHz of the BY signal. However, the level change of the reference level signal 51 and the signal selection of the switch 6 are synchronized, and the switch control signal 19 is generated by the reference level signal generation circuit 50.

積分回路60は演算増幅器61を用いたものである。演
算増幅器61は反転入力端子と非反転入力端子とを有し
、反転入力端子にはスイッチ40と直列回路をなすよう
に抵抗器62が接続されている。この反転入力端子と非
反転入力端子間にはコンデンサ63が接続されている。
The integrating circuit 60 uses an operational amplifier 61. The operational amplifier 61 has an inverting input terminal and a non-inverting input terminal, and a resistor 62 is connected to the inverting input terminal so as to form a series circuit with the switch 40. A capacitor 63 is connected between the inverting input terminal and the non-inverting input terminal.

従って、基準レベル信号51とスイッチ40の出力信号
41との差が増幅され且つ積分される。
Therefore, the difference between the reference level signal 51 and the output signal 41 of the switch 40 is amplified and integrated.

加算回路70は、積分回路60の出力端子と正相直流増
幅器30の入力端子間に接続された抵抗@s71と、直
流増幅M30の入力端子と接地間に接続された抵抗器7
2とを有する。これにより、積分口@、S Oからの積
分用カイコ号64はスイッチ6からの色差線順次信号2
1に加算され、フィードバックが行われる。
The adding circuit 70 includes a resistor @s71 connected between the output terminal of the integrating circuit 60 and the input terminal of the positive-phase DC amplifier 30, and a resistor 7 connected between the input terminal of the DC amplifier M30 and ground.
2. As a result, the integrating silkworm number 64 from the integration port @, SO is connected to the color difference line sequential signal 2 from the switch 6.
It is added to 1 and feedback is performed.

上述した構成のクランプ回路20の動作を説明する。今
、スイッチ40がオンとなったとき、スイッチ40の出
力レベルvsがその時の基準レベル13号51のレベル
例えばVlよりも低かったとする。すると、差分V、 
−V、が増幅され且つ積分され、積分出力信号が直流増
幅器30の入力に加算されろ。これにより、フィードバ
ック制御が行われV、=V、となる。
The operation of the clamp circuit 20 configured as described above will be explained. Now, suppose that when the switch 40 is turned on, the output level vs of the switch 40 is lower than the level of the reference level 13 51 at that time, for example, Vl. Then, the difference V,
-V, is amplified and integrated, and the integrated output signal is added to the input of DC amplifier 30. As a result, feedback control is performed and V,=V.

次いでスイッチ40がオフになると、直流増幅器30の
入力には基準レベル信号51が加算され続け、次にスイ
ッチ40がオンとなるまで続(。再びスイッチ40がオ
ンになると、v=vとなるようにフィードバック制御が
行われる。以上の繰ゆ返しにより、直流増幅器30から
出力されろ色差線順次信号31は、R−Y信号について
はVlに、B−Y信号についてはVにそれぞれクランプ
される。22はクランプされた色差線順次信号31の出
力端子である。
Next, when the switch 40 is turned off, the reference level signal 51 continues to be added to the input of the DC amplifier 30 until the switch 40 is turned on again (when the switch 40 is turned on again, v=v). By repeating the above, the color difference line sequential signal 31 output from the DC amplifier 30 is clamped to Vl for the RY signal and to V for the BY signal. 22 is an output terminal for the clamped color difference line sequential signal 31;

この時、クランプ回@20では直流増幅器30の出力イ
ンピーダンスが小さく、またスイッチ40の出力信号4
1が積分@路60を通して直流増幅器30の入力にフィ
ードバックされているので、スイッチ40のオン/オフ
によってスパイク状ノイズが色差線順次信号31に生じ
ることが殆どない。また、R−74M号とB−Y信号は
基準レベル信号51に従い、1つのクランプ回路20で
所定の異なるレベルV工、V2にクランプされる。
At this time, in the clamp circuit @20, the output impedance of the DC amplifier 30 is small, and the output signal 4 of the switch 40 is
1 is fed back to the input of the DC amplifier 30 through the integral path 60, so that spike-like noise hardly occurs in the color difference line sequential signal 31 due to the on/off of the switch 40. Further, the R-74M and BY signals are clamped to predetermined different levels V and V2 by one clamp circuit 20 according to the reference level signal 51.

直流増幅器30からの色差線順次信号31は周波数変調
器7に与えられ、従来と同様、キャリアを周波数変調す
る。
The color difference line sequential signal 31 from the DC amplifier 30 is applied to the frequency modulator 7, which frequency modulates the carrier as in the conventional case.

〈発明の効果〉 本発明のクランプ回路によれば、色差!S順次信号にス
パイク状ノイズを発生することなり−Y信号に設定する
ことができる。
<Effects of the Invention> According to the clamp circuit of the present invention, color difference! This can be set to -Y signal without generating spike noise in S sequential signal.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明によるクランプ回路の一実施例を具備し
たカラー信号処理部の構成図、第2図はコンポーネント
ビデオ信号から色差線順次信号を作る説明図、第3図は
電子スチルビデオシステムにおける周波数変調のスペク
トル配置図、第4図は従来のクランプ回路を具備したカ
ラー信号処理部の構成図である。 図 面 中、 5はクランプパルス発生回路、6は線順次化用スイッチ
、7は周波数変調器、20はクラップ回路、21はクラ
ンプ前の色差線順次信号、30は正相直流増幅器、31
はクランプ後の色差線順次信号1.40は信号抽出用ス
イッチ、50は基準レベル信号発生回路、51は基準レ
ベル信号、■、と■2は夫々レベル、60(よ積分回路
、61はその演算増幅器、63はコンデンサ、70はフ
ィードバック用加算回路である。
FIG. 1 is a block diagram of a color signal processing section equipped with an embodiment of the clamp circuit according to the present invention, FIG. 2 is an explanatory diagram for generating a color difference line sequential signal from a component video signal, and FIG. 3 is an illustration of a color signal processing unit in an electronic still video system. FIG. 4, which is a spectral layout diagram of frequency modulation, is a configuration diagram of a color signal processing unit equipped with a conventional clamp circuit. In the figure, 5 is a clamp pulse generation circuit, 6 is a line sequential switch, 7 is a frequency modulator, 20 is a clap circuit, 21 is a color difference line sequential signal before clamping, 30 is a positive phase DC amplifier, 31
is the color difference line sequential signal after clamping 1.40 is the signal extraction switch, 50 is the reference level signal generation circuit, 51 is the reference level signal, ■, and ■2 are the respective levels, 60 (integrator circuit, 61 is its calculation) 63 is a capacitor, and 70 is a feedback adding circuit.

Claims (1)

【特許請求の範囲】[Claims] R−Y、B−Yの色差線順次信号を入力して増幅する正
相直流増幅器と、1水平走査期間毎にクランプパルスを
発生する回路と、このクランプパルスに制御され、クラ
ンプパルスが入力している間、前記正相直流増幅器の出
力信号を通すスイッチと、色差線順次周波数変調記録に
おける2つの中心キャリアの周波数差に相当するレベル
差がある第1レベルと第2レベルとに1水平走査期間毎
に交互にレベルが変化する基準レベル信号を発生する回
路と、この基準レベル信号と前記スイッチの出力信号と
を比較する回路と、比較した出力を積分するコンデンサ
と、この比較回路の出力信号を前記正相直流増幅器の入
力信号にフィードバックする回路とを具備する色差線順
次信号のクランプ回路。
A positive-phase DC amplifier that inputs and amplifies the color difference line sequential signals of R-Y and B-Y, a circuit that generates a clamp pulse every horizontal scanning period, and a circuit that is controlled by this clamp pulse and receives the clamp pulse. During this period, a switch for passing the output signal of the positive-phase DC amplifier is used to conduct one horizontal scan between the first level and the second level, which have a level difference corresponding to the frequency difference between the two center carriers in color difference line sequential frequency modulation recording. A circuit that generates a reference level signal whose level changes alternately every period, a circuit that compares this reference level signal with the output signal of the switch, a capacitor that integrates the compared output, and an output signal of this comparison circuit. and a circuit for feeding back the input signal of the positive-phase DC amplifier to the input signal of the positive-phase DC amplifier.
JP61090073A 1986-04-21 1986-04-21 Clamp circuit for color difference line sequential signal Expired - Fee Related JPH0632463B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61090073A JPH0632463B2 (en) 1986-04-21 1986-04-21 Clamp circuit for color difference line sequential signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61090073A JPH0632463B2 (en) 1986-04-21 1986-04-21 Clamp circuit for color difference line sequential signal

Publications (2)

Publication Number Publication Date
JPS62247696A true JPS62247696A (en) 1987-10-28
JPH0632463B2 JPH0632463B2 (en) 1994-04-27

Family

ID=13988350

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61090073A Expired - Fee Related JPH0632463B2 (en) 1986-04-21 1986-04-21 Clamp circuit for color difference line sequential signal

Country Status (1)

Country Link
JP (1) JPH0632463B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63187990A (en) * 1987-01-30 1988-08-03 Matsushita Electric Ind Co Ltd Set up removing device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63187990A (en) * 1987-01-30 1988-08-03 Matsushita Electric Ind Co Ltd Set up removing device

Also Published As

Publication number Publication date
JPH0632463B2 (en) 1994-04-27

Similar Documents

Publication Publication Date Title
US4068257A (en) Color video signal recording and/or reproducing system
US4167749A (en) Noise reduction apparatus
JPH0566076B2 (en)
US4430674A (en) Color video signal processing circuit
US4456927A (en) Video circuitry
US4792862A (en) Apparatus for recording a frequency modulated video signal with selective emphasis of its low frequency components
JPS62247696A (en) Clamping circuit for color difference line sequential signal
US4821087A (en) Encoder circuit eliminating carrier leak
KR920001012B1 (en) Video signal processing circuit
JPS60100893A (en) Time sequential transmission system
JPS5943036B2 (en) Circuit layout in color television encoder
FI67461C (en) MELLANBAERVAOGSLJUDSYSTEM
JP3140191B2 (en) Automatic frequency adjustment circuit of filter circuit
US4433255A (en) Signal sampling gate circuit
JP2872882B2 (en) Video tape recorder power-on reset method and circuit, and video tape recorder
US4500931A (en) Signal sampling gate circuit
JPH05274787A (en) Automatic gain control circuit
US6449421B1 (en) Video signal processor having a reduced number of oscillation units
JPS6246119B2 (en)
KR800000658B1 (en) Sync responsive systems for video dise players
JP3103460B2 (en) SECAM chroma processing circuit
JPS6130184A (en) Clamping circuit for stepped signal
JPH0326088A (en) Magnetic recording and reproducing device
JPH03278791A (en) Picture recorder
JPS58222680A (en) Video signal processing circuit

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees