JPS6223198A - 多層配線板の製法 - Google Patents

多層配線板の製法

Info

Publication number
JPS6223198A
JPS6223198A JP60163743A JP16374385A JPS6223198A JP S6223198 A JPS6223198 A JP S6223198A JP 60163743 A JP60163743 A JP 60163743A JP 16374385 A JP16374385 A JP 16374385A JP S6223198 A JPS6223198 A JP S6223198A
Authority
JP
Japan
Prior art keywords
wiring board
conductive adhesive
conductor
anisotropic conductive
adhesive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60163743A
Other languages
English (en)
Other versions
JPH0342714B2 (ja
Inventor
千 庸夫
賢二 板谷
正二 西八條
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Osaka Soda Co Ltd
Original Assignee
Osaka Soda Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Osaka Soda Co Ltd filed Critical Osaka Soda Co Ltd
Priority to JP60163743A priority Critical patent/JPS6223198A/ja
Publication of JPS6223198A publication Critical patent/JPS6223198A/ja
Publication of JPH0342714B2 publication Critical patent/JPH0342714B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Laminated Bodies (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (発明の技術分野) 本発明は電子装置等に用いられる積層された配線板の製
法に関するものである。
(従来の技術及び問題点) 近年多層配線板の要望が益々高まる中で、配線密度の向
上と共に年々層数を増加してきている。
多層配線板の製造方法としては、片面又は両面の銅張配
線板の銅箔をエツチングによって回路形成した各配線板
を、ガラス布に樹脂含浸したプリプレグを用いて積層し
た後、該積層基板に透孔を設け、この透孔にスルホール
めつきを施して各導体層の電気的接続を行う方法が一般
に行われている。
すなわち、第2図は従来の方法によって製造した多層配
線板(1)の一部所面図を示し、配線板(6)はプリプ
レグ(A)により絶縁接着されている。(7)は導体を
、(8)はランドを示す。第2図において、a、b、c
部分の各々を層間導通させる場合、多層配線板(1)の
全板厚を貫通させた透孔(2)にスルホールめつき(3
)を施すことによって行われている。
図のaは第1〜4層間の導通箇所を9図のbは第4.5
層導体層間の導通箇所を2図のCは第4〜6層間の導通
箇所を夫々示したものである。
この方法では、導体層層数の増加により全板厚が大きく
なって、孔あけ加工時のスミャが発生し易くなり、その
除去が困難となる、或いは孔内壁の粗さが増大してきて
、スルホールめっきが不均一・不完全になり易い。
また一部の導体層のみを層間導通させたい場合でもスル
ホールめっきに依存する限り隣接導体層に対して配線パ
ターン設計上の制約が加わり、配線密度の増加が抑えら
れる上、更に積層プレス工程がくり返され、製造工程が
益々繁雑になる等の問題が生じている。
(発明の目的) 発明者は、上記の欠点を克服し、信頼性の高い多層化方
法を1qる目的で鋭意検討を行った。
その結果、従来の多層配線板用接着材料に換えて異方導
電性接着材を用いることによりト記目的を充分に達成し
得ることを見出し本発明を完成するに至ったものである
(発明の構成) 本発明は、配線板を多層化する際に、スルホールめっき
の後に異方導電性接着材を用いて積層することを特徴と
する多層配線板の製法である。
第1図は本発明の方法を用いて製造した多層配線板の一
例の断面を示す概略図であって、3枚の配線板〈6)を
スルホールめっき(3)の後に異方導電性接着材(5〉
を用いて積層したものである。
図のaは2個のスルホールめっきを異方導電性接着材(
5)で導通接着した箇所であつC第1〜4層間を導通さ
せたもの、図のbは第4゜5層にある2つの導体(7)
間を異方導電性接着材(5)で導通接着したもの、更に
、図のCは第4〜6層間をスルホールめつぎ(3)及び
異方導電性接着材(5)で導通させたものを示している
本発明の方法を更に詳細に説明する。
本発明の配線板としては、通常用いられている硬質乃至
フレキシブル絶縁基板の両面又は片面に導電回路を設け
た配線板が用いられる。
導体回路の導体幅及び導体間隔は、導体パターンや異方
導電性接着材の種類、更には回路形成法によって異なる
が、通常いずれも30μm以上望ましくは50μm以上
である。
各配線板は必要に応じて、予め又は回路形成後に孔明は
加工、スルホールめっきを施す。
次いで各配線板を異方導電性接着材を用いて、導通部分
及び絶縁部分を同時に接着し積層加工する。
本発明に用いられる異方導電性接着材としては、厚み方
向に導電性を有し厚みと直角方向に絶縁性を有するいわ
ゆる異方導電性接着層を形成するものが用いられる。例
えば、通常知られている異方導゛電性の接着剤又はこれ
をシート状。
フィルム状、テープ状に形成せしめたもの等の異方導電
性物質が用いられる。
これには、電気絶縁性の合成ゴムや合成樹脂をバインダ
ーとし所定粒径の導電性粒子を混入したもので含有量、
形状、大きさ等を適切に調節したものが好ましく用いら
れ、この種のものとしては例えば本出願人の出願に係る
特願昭59−195139号或いは特願昭59−185
254号に記載がある。
該接着材は、各配線板の接着面にスクリーン印刷法、ロ
ールコート法、バーコード法770−コート法等の方法
で、積層接着する少くとも片方の面に塗布するか、又は
シート状若しくはフィルム状に形成したものを重ねて用
いる。
対向する導体部間で絶縁を必要とする箇所は、予めその
少くとも片方の面を絶縁膜で被覆し゛(゛おく。
異方導電性接着剤を塗布する際の塗膜厚は10〜60μ
lが適当である。例えば、35μm厚の銅箔に対しては
両方の接着面に厚さ30μm1.:塗布される。
塗膜厚が10μm未満の場合は、接着強度が得られず、
信頼性が低下する。
60、czmを超えると、熱圧着条件によって圧力が弱
いと導通抵抗にばらつきが生じるので好ましくない。
シート状又はフィルム状の異方導電性接着材を用いる場
合は例えば35μmの鋼船の接着に対して厚さ3011
mのシート状異方導電性接着材を用いるのがよい。
異方導電性接着剤を接着面に塗布した配線板は、オーブ
ン中で乾燥する。乾燥条件は接着剤の種類によって異な
るが、通常20〜140℃X3〜24時間である。
各配線板は所定の位置に(萌えて積み重ね積層プレス機
にセットし熱圧着する。望ましくは鏡面板にガイド付き
のものを使用して位置ずれを防ぐのがよい。
熱圧着条件は、用いた異方導電性接着材のバインダーの
種類、配線板の厚さ、積層数、鏡面板の種類等によって
異なるが、通常5〜40ka/cm2 、 110〜2
00℃×5秒〜60分で行われる。
バインダーの種類によっては、更に後硬化が必要であり
、通常120〜b で熱オーブン等の加熱器中で行われる。
例えば、異方導電性接着材中のバインダーがエポキシ樹
脂の場合、オーブン中で120℃×5分間の乾燥後、前
硬化20kU/CI2 、 150℃×10分、後硬化
140℃x30分の熱圧着を行う。
このように配線板を積層する為に異方導電性接着材を用
いて熱圧着すると、接着材層内において、絶縁性バイン
ダーが導通接着部から絶縁接着部等その他の部分へ移動
し、導通接着部の導電性粒子はそのま)滞留する。その
結果、導通接着部は導電性となり、その他の部分は絶縁
性となって積層された多層配線板が得られる。
このようにして本発明の方法によって製造された多層配
線板は、従来の方法によって製造された多層配線板と比
較すると、対比させて例示した本発明の第1図と従来法
の第2図とから明らかなように、配線密度の高い、小型
化の優れた。導体パターンの設計し易い、信頼性の高い
ものということができる。
第1図のa、b、cの各層間導通部分は夫々第2図のa
、b、cと対応している。
異方導電性接着材を用いて第1図のaはスルホールめっ
き間導通を、bは導体回路間゛導通を。
Cは隣接導体層間をスルホールめっき及び異方導電性接
着材を用いて導通させており、本発明の方法を用いれば
、スルホール孔径を小さく。
接着層厚を薄く、更に余分なスルホールめっきのスペー
スを節約することができる。また、第1図aの第6層導
体部(7)、b、cの第1層導体部(ア)の如く、従来
の方法ではできなかった導体層の近接配置が可能となり
、配線パターンの設計が容易になる。
(発明の効果) 1)本発明の方法によって、配線板を積層する際、予め
各配線板のスルホールめっきを行った後、異方導電性接
着材を用いて層間導通部分とその他の部分を一挙に接着
積層することにより、従来の積N後にスルホールめっき
する方法と比較して、配線密度が高く、コンパクトな、
配線パターン設計の容易な、信頼性の高い多層配線板が
1qられる。
11)本発明の方法によって多層配線板を製造すること
により、各配線板1枚毎に孔明は加工、スルホールめっ
きを行うので、より小さい孔径が利用可能となり、両工
程の品質、信頼性を格段に向上させることができる。
111)積層基板全体を貫通したスルホールめっきを必
要としないので、他の配線板の導体パターンの制約なし
に配線板1枚毎に独自に、導体パターン設計を行うこと
ができ、配線密度を格段に向上させることができる。
1v)従来の積層接着用基材(プリプレグ〉の代りに異
方導電性接着材を用いるので、多層配線板全体の厚さを
小さくすることができる。
■)本発明の方法は積層プレス工程を生産ラインの途中
に介在させないので、連続生産に適している。
このように本発明の方法は、量産性に優れた、工業的価
値の極めた高いものということができる。
(実施例) 第3〜5図に示すようにポリイミドフィルムを基材とし
た2枚のフレキシブルな両面銅張板(6)(商品名[ニ
カワレックス30TJニツカン工業社製、基材の厚さ5
04zm、電解箔35μll0)の各面にφ0.6mm
のドリルで孔明は加工後、第2層として第5図の、その
他の層として第3図の、導体幅、導体間隔が夫々100
μmでランド径が1mmの導体パターン(7)、(8)
を部分的アディティブ法により形成した。
これら両配線板の接着面に、エポキシ樹脂をバインダー
とした異方導電性接着剤(5)(商品名[モーフィッI
−’I’ S 5000J大阪曹達社製。)をスクリー
ン印刷法で厚さ30μmに塗布し、120℃×5分間オ
ーブン中で乾燥した模、プレス礪の鏡面に厚さ11II
I11のシリコンラバーを介して両配線板を積み重ね、
20ko/cIm2 、 150℃×5分間の条件で熱
圧着した。更に、オーブン中で140℃×30分間の後
硬化を行った。
厚さ方向の対向する導体部間の導通抵抗はA−A’ 、
B−B’ 間とも0.2Ωで導電性があり、厚さと直角
方向の△−C,C−D、D−B間はいずれも10穎Ω以
上で絶縁されていた。
【図面の簡単な説明】
第1図は本発明の方法によって製造した多層配線板の一
部断面図を示す。 第2図は従来の方法によって製造した多層配線板の一部
断面図を示す。 第3〜5図は本発明の実施例によって得られた多層配線
板の概略を示すもので、第3図は多層配線板の平面を、
第4図はそのz−z’断面を示す概略図であり、第5図
は第2層導体パターンの概略図である。 (1)、(4)・・・多層配線板、く3)・・・スルホ
ールめっき、(5)・・・異方導電性接着材。 (6)・・・配線板、(7)・・・導体、(8)・・・
ランド、(9)・・・プリプレグ

Claims (1)

    【特許請求の範囲】
  1.  配線板を多層化する際に、スルホールめっきの後に異
    方導電性接着材を用いて積層することを特徴とする多層
    配線板の製法。
JP60163743A 1985-07-23 1985-07-23 多層配線板の製法 Granted JPS6223198A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60163743A JPS6223198A (ja) 1985-07-23 1985-07-23 多層配線板の製法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60163743A JPS6223198A (ja) 1985-07-23 1985-07-23 多層配線板の製法

Publications (2)

Publication Number Publication Date
JPS6223198A true JPS6223198A (ja) 1987-01-31
JPH0342714B2 JPH0342714B2 (ja) 1991-06-28

Family

ID=15779833

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60163743A Granted JPS6223198A (ja) 1985-07-23 1985-07-23 多層配線板の製法

Country Status (1)

Country Link
JP (1) JPS6223198A (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0236593A (ja) * 1988-06-10 1990-02-06 Sheldahl Inc 多層電子回路及びその製造方法
US5428190A (en) * 1993-07-02 1995-06-27 Sheldahl, Inc. Rigid-flex board with anisotropic interconnect and method of manufacture
US5502889A (en) * 1988-06-10 1996-04-02 Sheldahl, Inc. Method for electrically and mechanically connecting at least two conductive layers
US5719749A (en) * 1994-09-26 1998-02-17 Sheldahl, Inc. Printed circuit assembly with fine pitch flexible printed circuit overlay mounted to printed circuit board
US5727310A (en) * 1993-01-08 1998-03-17 Sheldahl, Inc. Method of manufacturing a multilayer electronic circuit
JP2012028463A (ja) * 2010-07-21 2012-02-09 Sumitomo Electric Printed Circuit Inc 多層プリント配線板の製造方法、及び多層プリント配線板

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS533074A (en) * 1976-06-29 1978-01-12 Nippon Telegr & Teleph Corp <Ntt> Production of schottkey barrier gate field effect transistor
JPS53124769A (en) * 1977-04-06 1978-10-31 Fujitsu Ltd Method of producing multilayer printed board
JPS5424107A (en) * 1978-02-28 1979-02-23 Dainippon Printing Co Ltd Method of making metal door panel
JPS55104007A (en) * 1979-02-01 1980-08-09 Kokoku Rubber Ind Adhesive anisotripic conductive substance and shorting member using same
JPS5612797A (en) * 1979-07-12 1981-02-07 Matsushita Electric Ind Co Ltd Multilayer printed circuit board and method of manufacturing same
JPS5678579U (ja) * 1979-11-20 1981-06-25
JPS5797970U (ja) * 1980-12-08 1982-06-16
JPS58166068U (ja) * 1982-04-30 1983-11-05 富士通株式会社 多層印刷配線板
JPS5922398A (ja) * 1982-07-28 1984-02-04 富士通株式会社 多層セラミツク基板
JPS5943009A (ja) * 1982-08-04 1984-03-09 チバ−ガイギ−・アクチエンゲゼルシヤフト ビニルピリジンコポリマ−、その製造方法およびそのスルホン化剤としての用途
JPS5998597A (ja) * 1983-11-02 1984-06-06 松下電器産業株式会社 多層プリント配線板
JPS59106193A (ja) * 1982-12-10 1984-06-19 富士通株式会社 プリント配線基板の多層化方法
JPS59225590A (ja) * 1983-06-07 1984-12-18 日本電気株式会社 高密度多層配線基板

Patent Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS533074A (en) * 1976-06-29 1978-01-12 Nippon Telegr & Teleph Corp <Ntt> Production of schottkey barrier gate field effect transistor
JPS53124769A (en) * 1977-04-06 1978-10-31 Fujitsu Ltd Method of producing multilayer printed board
JPS5424107A (en) * 1978-02-28 1979-02-23 Dainippon Printing Co Ltd Method of making metal door panel
JPS55104007A (en) * 1979-02-01 1980-08-09 Kokoku Rubber Ind Adhesive anisotripic conductive substance and shorting member using same
JPS5612797A (en) * 1979-07-12 1981-02-07 Matsushita Electric Ind Co Ltd Multilayer printed circuit board and method of manufacturing same
JPS5678579U (ja) * 1979-11-20 1981-06-25
JPS5797970U (ja) * 1980-12-08 1982-06-16
JPS58166068U (ja) * 1982-04-30 1983-11-05 富士通株式会社 多層印刷配線板
JPS5922398A (ja) * 1982-07-28 1984-02-04 富士通株式会社 多層セラミツク基板
JPS5943009A (ja) * 1982-08-04 1984-03-09 チバ−ガイギ−・アクチエンゲゼルシヤフト ビニルピリジンコポリマ−、その製造方法およびそのスルホン化剤としての用途
JPS59106193A (ja) * 1982-12-10 1984-06-19 富士通株式会社 プリント配線基板の多層化方法
JPS59225590A (ja) * 1983-06-07 1984-12-18 日本電気株式会社 高密度多層配線基板
JPS5998597A (ja) * 1983-11-02 1984-06-06 松下電器産業株式会社 多層プリント配線板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0236593A (ja) * 1988-06-10 1990-02-06 Sheldahl Inc 多層電子回路及びその製造方法
US5502889A (en) * 1988-06-10 1996-04-02 Sheldahl, Inc. Method for electrically and mechanically connecting at least two conductive layers
US5688584A (en) * 1988-06-10 1997-11-18 Sheldahl, Inc. Multilayer electronic circuit having a conductive adhesive
US5727310A (en) * 1993-01-08 1998-03-17 Sheldahl, Inc. Method of manufacturing a multilayer electronic circuit
US5428190A (en) * 1993-07-02 1995-06-27 Sheldahl, Inc. Rigid-flex board with anisotropic interconnect and method of manufacture
US5719749A (en) * 1994-09-26 1998-02-17 Sheldahl, Inc. Printed circuit assembly with fine pitch flexible printed circuit overlay mounted to printed circuit board
JP2012028463A (ja) * 2010-07-21 2012-02-09 Sumitomo Electric Printed Circuit Inc 多層プリント配線板の製造方法、及び多層プリント配線板

Also Published As

Publication number Publication date
JPH0342714B2 (ja) 1991-06-28

Similar Documents

Publication Publication Date Title
JPH05198946A (ja) 多層プリント回路基板の製造方法
JPS63211692A (ja) 両面配線基板
JPS6227558B2 (ja)
JPS6223198A (ja) 多層配線板の製法
JP2002319750A (ja) プリント配線基板、半導体装置、及び、これらの製造方法
JPH05315758A (ja) 多層フレキシブル回路基板およびその製法
JP2002185099A (ja) プリント回路板及びその製造方法
JPS6255991A (ja) シ−ルド付可撓性プリント回路基板
JP2000133943A (ja) 多層基板の製造方法
JPS63137498A (ja) スル−ホ−ルプリント板の製法
JPS63199636A (ja) 積層板
JP3238901B2 (ja) 多層プリント配線基板およびその製造方法
JPS63246897A (ja) 金属ベ−ス2層配線板の製造法
JPH07221460A (ja) 多層プリント配線板の製造方法
JPS6247199A (ja) 多層回路板の製造方法
JP3324660B2 (ja) 多層配線板およびそれに用いる接着フィルム
JP2001144445A (ja) 多層プリント配線板の製造方法
JPH01151293A (ja) 多層プリント配線板の内層導通方法
JPS6390897A (ja) 多層配線板の製造方法
JPH08288656A (ja) 多層配線板及びその製造法
JP2005268413A (ja) 多層回路基板およびその製造方法
JPS61135738A (ja) 多層板
JPH0541580A (ja) 多層回路基板
JPH04280008A (ja) 異方導電性シートの製造方法
JPH08288657A (ja) 多層配線板