JPS62183637A - Time division multiplex transmission equipment - Google Patents

Time division multiplex transmission equipment

Info

Publication number
JPS62183637A
JPS62183637A JP2534386A JP2534386A JPS62183637A JP S62183637 A JPS62183637 A JP S62183637A JP 2534386 A JP2534386 A JP 2534386A JP 2534386 A JP2534386 A JP 2534386A JP S62183637 A JPS62183637 A JP S62183637A
Authority
JP
Japan
Prior art keywords
terminal
address
address setting
terminal equipment
center unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2534386A
Other languages
Japanese (ja)
Inventor
Kazuo Yoshida
和雄 吉田
Akira Morita
明 森田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Electric Co Ltd
Original Assignee
Fuji Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Electric Co Ltd filed Critical Fuji Electric Co Ltd
Priority to JP2534386A priority Critical patent/JPS62183637A/en
Publication of JPS62183637A publication Critical patent/JPS62183637A/en
Pending legal-status Critical Current

Links

Landscapes

  • Small-Scale Networks (AREA)

Abstract

PURPOSE:To automatically set an address of a terminal equipment without giving effect onto the efficiency of data transmission without giving any hindrance of the miniaturization of a terminal equipment by using the number of terminal confirmation signals outputted from terminal equipments whose address is already set at the upperstream side of each terminal equipment in response to an address set command from a center unit so as to set the address. CONSTITUTION:The center unit 1 sends an address set command and discriminates whether or not the address setting of all terminal equipments is finished depending on the presence of a new terminal confirming signal to the sending of the address setting command. Every time terminal equipments T1-Tn receive the address setting command, the terminal confirming signal of each terminal device sequentially from the upperstream terminal equipment is sent, a terminal confirming signal outputted from the upperstream terminal equipment is counted and the address of its own terminal equipment is set based on the count. A next terminal equipment connection switch 10 at the address setting of its own terminal equipment closes first the transmission line between the its own terminal equipment and a terminal equipment adjacent to the lower stream side. Thus, all terminal equipments are subject to address setting sequentially from a terminal equipment adjacent to the center unit automatically without using the address setting switch.

Description

【発明の詳細な説明】[Detailed description of the invention] 【発明の属する技術分野】[Technical field to which the invention pertains]

この発明は1個のセンタユニットに対して複数個の端末
が1本の伝送路を介して接続され、端末のアドレス設定
をセンタユニットに隣接する端末から順次自動的に行う
時分割多重伝送装置に関する。
The present invention relates to a time division multiplex transmission device in which a plurality of terminals are connected to one center unit via one transmission path, and the addresses of the terminals are automatically set sequentially starting from the terminals adjacent to the center unit. .

【従来技術とその問題点】[Prior art and its problems]

1個のセンタユニットに対して複数個の端末が1本の伝
送路を介して接続され、センタユニットと端末間、およ
び端末相互間で交信を行う時分割多重伝送システムとし
ては、例えばいくつかの端末をまとめて構成したブロッ
ク毎に交信を行うようにして、データ伝送の効率化を図
ったもの(特開昭59−62246号公報参照)がある
。第2図はこうしたシステムと端末を示す概略図である
。図において、1はセンタユニット、Tは端末、3はC
PU、4はフィルタ、6はアドレス設定回路、7は電源
回路、8は入出力信号回路をそれぞれ示す。 このような端末のアドレス設定は、端末に設けられたデ
ジスイッチやディップスイッチを介してアドレス設定回
路6によって行われるようになって、 おり、アドレス
設定スイッチの大きさが端末装置小形化の一つの障害と
なっていた。 また、端末の接続順序を利用してデータを各端末で逐次
ビットシフトさせる方式(特開昭59−122259号
公報参照)をとり、端末のアドレス設定を不要としたも
のにおいては、ビットシフト方式をとっているが故に、
伝送データが大きくなると、伝送遅れの増大をきたす。
For example, there are several time division multiplex transmission systems in which multiple terminals are connected to one center unit via one transmission path, and communication is performed between the center unit and the terminals, and between the terminals. There is a system (see Japanese Unexamined Patent Publication No. 59-62246) that attempts to improve the efficiency of data transmission by communicating in units of blocks that are made up of terminals. FIG. 2 is a schematic diagram of such a system and terminal. In the figure, 1 is the center unit, T is the terminal, and 3 is C
PU, 4 is a filter, 6 is an address setting circuit, 7 is a power supply circuit, and 8 is an input/output signal circuit. The address setting of such a terminal is now performed by the address setting circuit 6 via a digital switch or dip switch provided in the terminal, and the size of the address setting switch is one of the factors in miniaturizing the terminal device. It was a hindrance. In addition, a method is adopted in which the data is sequentially bit-shifted at each terminal using the connection order of the terminals (see Japanese Patent Application Laid-Open No. 122259/1983), and the bit shift method is used in a system that eliminates the need to set the address of the terminal. Because I am taking
As the transmitted data becomes larger, the transmission delay increases.

【発明の目的】[Purpose of the invention]

この発明は上記の点に鑑みてなされたもので、端末装置
の小形化に支障なく、かつデータ伝送の効率に影響を与
えることなく、端末のアドレス設定を自動的に行える時
分割多重伝送装置を提供することを目的とする。
This invention has been made in view of the above points, and provides a time division multiplex transmission device that can automatically set the address of a terminal without hindering the miniaturization of the terminal device and without affecting the efficiency of data transmission. The purpose is to provide.

【発明の要点】[Key points of the invention]

上記目的を達成するために、この発明は、センタユニッ
トに対して複数個の端末が伝送路を介して直列に接続さ
れてなり、前記センタユニットと前記端末間、および前
記端末相互間で交信を行う時分割多重伝送装置において
、 前記センタユニットは、アドレス設定コマンドを含むデ
ータを前記伝送路に送出する手段と、アドレス設定コマ
ンドの送出に対する新規の端末確認信号の有無によって
全ての端末のアドレス設定が終了したか否かを判別する
手段とを備え;前記端末は、アドレス設定コマンドを受
信する度に上流側端末から順次に各別の端末確認信号の
送出を行う手段と、上流側の端末が出力する端末認信号
を計数してその計数値に基づいて自端末のアドレスを行
う手段と、自端末のアドレス設定時に自端末と下流側の
隣接端末との間の伝送路を初めて開通させる手段とを備
え;セン タニットに隣接する端末から順次に全ての端末のアドレ
ス設定を行うようになしたものである。
In order to achieve the above object, the present invention includes a plurality of terminals connected in series to a center unit via a transmission path, and communication between the center unit and the terminals and between the terminals. In the time division multiplex transmission device, the center unit sends data including an address setting command to the transmission path, and sets addresses of all terminals depending on the presence or absence of a new terminal confirmation signal in response to the sending of the address setting command. means for determining whether or not the terminal has been completed; the terminal includes means for sequentially transmitting each terminal confirmation signal from the upstream terminal each time it receives an address setting command; means for counting terminal recognition signals sent to the terminal and determining the address of the own terminal based on the counted value, and means for first opening a transmission path between the own terminal and an adjacent terminal on the downstream side when setting the address of the own terminal. Preparation: The addresses of all terminals are set sequentially starting from the terminal adjacent to the center unit.

【発明の実施例】[Embodiments of the invention]

第1図は本発明の時分割多重伝送装置を示す系統図であ
る。図において、1はセンタニット報参照いしTnは端
末、LiないしLnは伝送路、10は次端末接続スイッ
チである。センタユニット1と端末T1とは伝送路L1
を介して接続され、端末TIと端末T2とは伝送路L2
を介して接続され、逐次n個の端末がセンタユニットに
対して直列に接続されている。各端末Tiには上流側の
伝送路Liと下流側の伝送路L(i+1)をしゃ断また
は導通させる次端末接続スイッチ10が設けられており
、全ての端末のアドレスが設定された後は、各端末Ti
に設けられた次端末接続スイッチ10は全てがON状態
となって、第2図に示す従来技術による多重伝送システ
ム(特開昭59−62246号)との差異はなくなる。 第3図は本発明の端末の構成を示すブロック図である。 図において、第2図と同一部分には同一の符号が付され
ている。Tiは端末、Liは上流側伝送路、L (i 
+ 1)は下流側伝送路、10は次端末接続スイッチ、
11はスイッチ、12はスイッチ11の0N10FFを
制御する0N10FF制御部である。端末Ttの上流側
伝送路Liはフィルタ4と次端末接続スイッチ10に接
続されており、さらに次端末接続スイッチlOを介して
下流側伝送路L(i+1)に接続されている。CPU3
は第4図に示した伝送機能の制御を行ってフィルタ4を
介して伝送信号の送受信を行う。第4図において、Ml
は伝送データ読込手段、M2はエラーチェックデータ作
成手段、M3は送信エラーチェックデータ読込手段、M
4はエラーチェックデータ照合手段、M5は出力データ
作成手段、M6はデータ出力手段、Mlはエラー信号発
生手段、M8は入力信号読込手段、M9はアドレス位置
検出手段、MIOは送信データ発生手段、Mllはパル
ス発生手段である。端末は、手段M1によってで伝送路
を介して伝送データの読込みを行い、手段M9によって
自端末のアドレスを検出すると、手段M2.M3および
手段M4によるエラーチェックによってエラーが無いと
判定された時には、手段M5によって出力データを作成
し、手段M6によって入出力信号回路8を介して出力す
る。手段M2によって、受信したデータからあらかじめ
決められた手順に従ってエラーチェックデータを作成し
、手段M3においてセンタユニットから送信されてきた
エラーチェックデータを読み込み、手段M4によって両
者を照合し、不一致の場合には手段M7によってエラー
信号を発生する。CPU3は手段M8によって入出力信
号回路8を介してデジタル信号またはアナログ信号を読
み込み、手段M9によって自端末のアドレスを検出する
と、手段MIOによって送信データを作成し、手段Ml
lによって伝送路りを介してセンタユニット1へ送信す
る。またCPU3は、接続信号を次端末接続スイッチ1
0の0N10 F F制御部12に出力し、上流側伝送
路Ltと下流側伝送路L (i + 1)とを結合する
スイッチ11の0N10FFを制御する。 センタユニット1は端末との間でデータ伝送を行う際に
は、第5図に示した伝送機能を用いる。 図において、M21はスタート・エンドパルス発生手段
、M22は同期パルス発生手段、M23はアドレス制御
手段、M24は交信手順制御手段、M2Sはパルス発生
手段、M26は端末データ読込手段、M27はエラーチ
ェックデータ作成手段、M2Oはエラー交信監視手段で
ある。センタユニットは、手段M21によって端末へ伝
送する信号パルスのスタートとエンドの制御を行い、手
段M22によって同期パルスを作成し、手段M23によ
ってデータ送出先を指定するためのアドレス制御を行い
、最大のアドレスに達すると再び最小のアドレスに戻り
、アドレス指定をくり返す。手段M24によって交信手
順制御を行い、手段M25によって伝送路を介して端末
ヘバルスを送出する。一方、手段M26によって伝送路
を介して端末からデータを読み込み、手段M27によっ
てエラーチェックデータを作成し、手段M24と手段M
25によって伝送路へ出力する。また、手段M28によ
ってエラーの有無をチェックし、エラーがある場合には
、端末から受信したデータを無効にしたりする。 第6図は端末のアドレス設定のタイミングチャートであ
る。図において、(alはアドレス設定に際してセンタ
ユニット1の送出する信号を、(bl、(C)、(dl
は第1図における端末TI、T2、T3、がそれぞれア
ドレス設定に際して送出する信号を示す。 センタユニット1が端末T1に対してアドレス設定コマ
ンドC・1を伝送路L1に出力するまでは、各端末Ti
の次端末接続スイッチ10はOFF状態にあるので、セ
ンタユニット1と端末T1のみが伝送路L1を介して接
続されている。センタユニット1の出力するアドレス設
定コマンドC1に対して、端末T1のみが端末確認信号
ACKIIを出力し、接続信号P1を低レベル(Lレベ
ル)から高レベル(Hレベル)に変化させ、端末TIの
内蔵している次端末接続スイッチ10をON状態にする
。これによって端末TIと端末T2とは伝送路L2を介
して接続され、端末T2もセンタユニット1と送受信可
能となる。端末T2は、アドレス設定コマンドC2を受
信すると、端末TIの端末確認信号ACK12の出力後
に端末確認信号ACK22を伝送路L2に出力し、接続
信号P2をLレベルからHレベルに変化させ下流側の隣
接端末T3との間の伝送路L3を開通させる。端末T3
も、アドレス設定コマンドC3に対して同様な応答を行
う。 いま仮りにセンタユニットlに3個の端末が直列に接続
されているとすると、アドレス設定コマンドC4に対し
ては、端末TI、T2.T3がらアドレス設定コマンド
C3にたいすると同じく、計3個の端末確認信号が出さ
れ、センタユニット1で検出される端末Ta認倍信号数
に増加はみられなくなる。 ここで第6図と、第7図のフローチャートによってセン
タユニットlのアドレス設定機能を説明する。 センタユニット1は、アドレス設定を行うにあたって、
第7図のステップS71でアドレス設定コマンドCjを
出力し、次に端末T+からの端末確認信号ACKij(
但しi≦j)の有無をステップS72で判別し、端末確
認信号AC’Kijを受信していればステップS73に
進んで、前回のアドレス設定コマンド送出に対して検知
した端末確認信号の数と、今回検知した端末確認信号の
数とを比較する。ただし、第1回目のアドレス設定コマ
ンドの送出に際しては前回の端末確認信号の数をOとし
ておく。この過程から端末確認信号数に増加がなく、新
たな端末確認信号の発生がないと判定された場合には、
アドレス未設定の端末はないものとして、アドレス設定
を終了する。端末確認信号数に増加があり、新たな端末
確認信号の発生ありと判断された場合には、アドレス設
定を続行するため、ステップS73からステップS71
へ戻る。 次に第6図と、第8図のフローチャートによ
って端末のアドレス設定機能を説明する。 端末Tiにおいては、自端末のアドレス設定が開始され
るまでは、第8図のアドレス設定コマンドの受信を判定
するステップS81、内蔵しているメモリに格納されて
いるアドレス設定済か否かを示すデータDpの状態を判
定するステップS87、および次端末接続スイッチ10
をOFFにしておくステップS89が実行されている。 アドレス設定コマンドCiを受信すると、ステップS8
1から、内蔵メモリに格納されているアドレス設定済か
否かを示すデータDpの状態を判定するステップS82
に進むが、この段階では未だ自端末のアドレス設定が終
了していないので、上流側の端末が出力する端末確認信
号の数(i−1)を求めるステップ583と、ステップ
S83で求めた信号の数(i −1)から自端末のアド
レスをiとするステップS84と内蔵メモリに格納され
ているデータ[)pをアドレス未設定を示すデータから
アドレス設定済みを示すデータへ変更するステップS8
5と、i番目に伝送路Liに端末確認信号を出力するス
テップS86を経由して、ステップS87からステップ
38Bへと進む。 アドレス設定の終了している端末Tiがアドレス設定コ
マンドC4+l、Ct+2.  ・−一一一一〜・を受
信すると、ステップ581.  S82.  S86.
  S87.  S88が実行されることになる。その
後アドレス設定コマンドを受信しなくなると、ステップ
S81.  S87、 388が実行される。 上記のように、各端末は上流側のアドレス設定済みの端
末が出力する端末確認信号の数を用いて、アドレスを行
うので、第2図に示した従来技術による端末に設けられ
ていた、アドレス設定スイッチを含む、アドレス設定回
路が不要となる。 端末において付加されるものは、ハードウェアとしては
次端末接続スイッチ、ソフトウェアとしては第8図に示
したアドレス設定機能であり、センタユニットにおいて
は第7図に示した簡単なアドレス設定機能が、ソフトウ
ェアとして付加されるのみであって、ともに大きな経済
的負担を課すものではない。 全ての端末のアドレスが設定された後は、伝送装置の構
成は第2図に示す従来技術による伝送システムとほぼ等
しい構成となり、従来技術で実現されていたデータ伝送
機能を何ら損なうことはない。 なお、複数個の端末をまとめて交信ブロックを形成し、
ブロック毎にまとめてブロックアドレスを付与してデー
タ伝送の高効率化をはかった多重伝送システムのアドレ
ス設定に対しても、上記説明におけるアドレスをブロッ
クアドレスに置き替えることによって、本発明を適用す
ることができる。
FIG. 1 is a system diagram showing a time division multiplex transmission apparatus of the present invention. In the figure, 1 is a center unit information reference, Tn is a terminal, Li to Ln are transmission lines, and 10 is a next terminal connection switch. Center unit 1 and terminal T1 are connected to transmission line L1
Terminal TI and terminal T2 are connected via transmission path L2.
n terminals are connected in series to the center unit. Each terminal Ti is provided with a next terminal connection switch 10 that cuts off or connects the upstream transmission line Li and the downstream transmission line L(i+1), and after the addresses of all terminals are set, each Terminal Ti
All of the next terminal connection switches 10 provided in the system are in the ON state, and there is no difference from the conventional multiplex transmission system shown in FIG. 2 (Japanese Patent Laid-Open No. 59-62246). FIG. 3 is a block diagram showing the configuration of a terminal according to the present invention. In the figure, the same parts as in FIG. 2 are given the same reference numerals. Ti is the terminal, Li is the upstream transmission line, L (i
+ 1) is the downstream transmission line, 10 is the next terminal connection switch,
11 is a switch, and 12 is an ON10FF control section that controls 0N10FF of the switch 11. The upstream transmission line Li of the terminal Tt is connected to the filter 4 and the next terminal connection switch 10, and further connected to the downstream transmission line L(i+1) via the next terminal connection switch IO. CPU3
controls the transmission function shown in FIG. 4, and transmits and receives transmission signals via the filter 4. In FIG. 4, Ml
is a transmission data reading means, M2 is an error check data creation means, M3 is a transmission error check data reading means, M
4 is an error check data collation means, M5 is an output data creation means, M6 is a data output means, Ml is an error signal generation means, M8 is an input signal reading means, M9 is an address position detection means, MIO is a transmission data generation means, Mll is a pulse generating means. The terminal reads the transmission data via the transmission path by the means M1, and when the terminal detects its own address by the means M9, the means M2. When it is determined that there is no error through error checking by M3 and means M4, output data is created by means M5 and outputted via the input/output signal circuit 8 by means M6. The means M2 creates error check data from the received data according to a predetermined procedure, the means M3 reads the error check data transmitted from the center unit, the means M4 collates both, and if there is a discrepancy, An error signal is generated by means M7. The CPU 3 reads a digital signal or an analog signal via the input/output signal circuit 8 by means M8, detects the address of its own terminal by means M9, creates transmission data by means MIO, and sends the data to the means Ml.
The data is transmitted to the center unit 1 via the transmission path by 1. The CPU 3 also transmits the connection signal to the next terminal connection switch 1.
0N10FF is output to the FF control unit 12 to control the 0N10FF of the switch 11 that couples the upstream transmission line Lt and the downstream transmission line L (i + 1). The center unit 1 uses the transmission function shown in FIG. 5 when transmitting data with the terminals. In the figure, M21 is a start/end pulse generation means, M22 is a synchronization pulse generation means, M23 is an address control means, M24 is a communication procedure control means, M2S is a pulse generation means, M26 is a terminal data reading means, and M27 is error check data. The creation means and M2O are error communication monitoring means. The center unit controls the start and end of the signal pulse transmitted to the terminal by means M21, creates a synchronization pulse by means M22, performs address control for specifying the data transmission destination by means M23, and selects the maximum address. When it reaches the minimum address, it returns to the minimum address and repeats the address specification. The means M24 controls the communication procedure, and the means M25 sends out the terminal information via the transmission line. On the other hand, the means M26 reads data from the terminal via the transmission path, the means M27 creates error check data, and the means M24 and the means M
25 to output to the transmission line. The means M28 also checks whether there is an error, and if there is an error, invalidates the data received from the terminal. FIG. 6 is a timing chart of terminal address setting. In the figure, (al is the signal sent by the center unit 1 when setting the address, (bl, (C), (dl
1 shows the signals sent by the terminals TI, T2, and T3 in FIG. 1 when each address is set. Until the center unit 1 outputs the address setting command C.1 to the terminal T1 to the transmission line L1, each terminal Ti
Since the next terminal connection switch 10 is in the OFF state, only the center unit 1 and the terminal T1 are connected via the transmission path L1. In response to the address setting command C1 output by the center unit 1, only the terminal T1 outputs the terminal confirmation signal ACKII, changes the connection signal P1 from low level (L level) to high level (H level), and Turn on the built-in next terminal connection switch 10. As a result, the terminal TI and the terminal T2 are connected via the transmission path L2, and the terminal T2 also becomes capable of transmitting and receiving data to and from the center unit 1. Upon receiving the address setting command C2, the terminal T2 outputs the terminal confirmation signal ACK22 to the transmission path L2 after outputting the terminal confirmation signal ACK12 of the terminal TI, changes the connection signal P2 from L level to H level, and connects the downstream adjacent The transmission line L3 with the terminal T3 is opened. Terminal T3
also makes a similar response to the address setting command C3. Assuming that three terminals are connected in series to center unit l, in response to address setting command C4, terminals TI, T2 . Similarly to the address setting command C3 from T3, a total of three terminal confirmation signals are issued, and there is no increase in the number of terminal Ta multiplication signals detected by the center unit 1. Here, the address setting function of the center unit 1 will be explained with reference to flowcharts shown in FIGS. 6 and 7. When setting the address, the center unit 1
In step S71 of FIG. 7, the address setting command Cj is output, and then the terminal confirmation signal ACKij (
However, the presence or absence of i≦j is determined in step S72, and if the terminal confirmation signal AC'Kij has been received, the process proceeds to step S73, where the number of terminal confirmation signals detected in response to the previous sending of the address setting command, and Compare this with the number of terminal confirmation signals detected this time. However, when sending the first address setting command, the previous number of terminal confirmation signals is set to O. If it is determined that there is no increase in the number of terminal confirmation signals from this process and no new terminal confirmation signals are generated,
It is assumed that there are no terminals for which addresses have not been set, and the address setting ends. If there is an increase in the number of terminal confirmation signals and it is determined that a new terminal confirmation signal has been generated, steps S73 to S71 are performed to continue address setting.
Return to Next, the address setting function of the terminal will be explained with reference to the flowcharts of FIG. 6 and FIG. 8. In terminal Ti, until the address setting of the own terminal starts, step S81 of determining reception of the address setting command shown in FIG. Step S87 of determining the state of data Dp, and next terminal connection switch 10
Step S89 of turning off is executed. Upon receiving the address setting command Ci, step S8
1, step S82 of determining the state of data Dp stored in the built-in memory and indicating whether or not the address has been set.
However, at this stage, the address setting for the own terminal has not yet been completed, so step 583 calculates the number of terminal confirmation signals (i-1) output by the upstream terminal, and the number of terminal confirmation signals output by the upstream terminal is calculated in step S83 Step S84 to set the address of the own terminal to i from the number (i - 1), and step S8 to change data [)p stored in the built-in memory from data indicating that the address is not set to data indicating that the address has been set.
5 and step S86 in which a terminal confirmation signal is output to the i-th transmission path Li, the process proceeds from step S87 to step 38B. The terminal Ti for which the address setting has been completed receives the address setting commands C4+l, Ct+2. .--11-1-- is received, step 581. S82. S86.
S87. S88 will be executed. If no address setting command is received after that, step S81. S87 and 388 are executed. As mentioned above, each terminal performs an address using the number of terminal confirmation signals output by the upstream terminal for which an address has been set. Address setting circuits including setting switches are not required. What is added to the terminal is the next terminal connection switch as hardware, and the address setting function shown in Figure 8 as software.In the center unit, the simple address setting function shown in Figure 7 is added as software. However, they do not impose a large economic burden. After the addresses of all terminals are set, the configuration of the transmission device becomes almost the same as the prior art transmission system shown in FIG. 2, and the data transmission function realized by the prior art is not impaired in any way. In addition, multiple terminals are grouped together to form a communication block,
The present invention can also be applied to the address setting of a multiplex transmission system in which a block address is collectively assigned to each block to improve the efficiency of data transmission by replacing the addresses in the above description with block addresses. I can do it.

【発明の効果】【Effect of the invention】

以上説明したように、本発明によれば、センタユニット
に対して複数個の端末が伝送路を介して直列に接続され
ている時分割多重伝送装置において、センタユニットに
は、アドレス設定コマンドを送出する手段と、アドレス
設定コマンドの送出に対する新規の端末確認信号の有無
によって全ての端末のアドレス設定が終了したか否かを
判別する手段とを設け、端末には、アドレス設定コマン
ドを受信する度に上流側端末から順次に各別の端末確認
信号を送出する手段と、上流側の端末が出力する端末確
認信号を計数して、その計数値に基づいて自端末のアド
レスを行う手段と、自端末のアドレス設定時に自端末と
下流側の隣接端末との間の伝送路を初めて開通させる手
段を設けたので、これによって伝送装置のデータ伝送機
能を何ら損なわずに、アドレス設定スイッチによること
なく自動的に、センタユニットに隣接する端末から順次
に全ての端末のアドレス設定を行うことができる。
As explained above, according to the present invention, in a time division multiplex transmission device in which a plurality of terminals are connected in series to a center unit via a transmission path, an address setting command is sent to the center unit. and a means for determining whether address settings for all terminals have been completed based on the presence or absence of a new terminal confirmation signal in response to the sending of an address setting command. means for sequentially transmitting each terminal confirmation signal from an upstream terminal; means for counting terminal confirmation signals outputted by the upstream terminal; and means for addressing the own terminal based on the counted value; We have provided a means to open the transmission path for the first time between the own terminal and the adjacent terminal on the downstream side when setting the address of the device. In addition, addresses can be set for all terminals sequentially starting from the terminal adjacent to the center unit.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の時分割多重伝送装置の構成を示す系統
図、第2図は従来技術による端末と伝送システムを示す
概略図、第3図は本発明の端末の構成を示すブロック図
、第4図は本発明の端末の機能構成図、第5図は本発明
のセンタユニットの機能構成図、第6図は本発明の端末
のアドレス設定のタイミングチャート、第7図は本発明
のセンタユニットのアドレス設定機能を示すフローチャ
ート、第8図は本発明の端末のアドレス設定機能を示す
フローチャートである。 1:センタユニット、 T、Tl、T2. − 、’ri、Tn :端末、3:
cPU。 L、  L L ・−−−−−−+  L t+ −・
−Ln :伝送路、10:次端末接続スイッチ、 C1,C2,C3−・・+  C’r  CJ ’アド
レス設定コマンド、 AcK11.AcK12.−・ 、AcK23.AcK
33゜−−−−A CKii+ A CKij :端末
確認信号、PL、P2.P3:接続信号。 牙1図 牙3図 第5図 第6図 オ 7図
FIG. 1 is a system diagram showing the configuration of a time division multiplex transmission apparatus of the present invention, FIG. 2 is a schematic diagram showing a terminal and transmission system according to the prior art, and FIG. 3 is a block diagram showing the configuration of the terminal of the present invention. FIG. 4 is a functional configuration diagram of the terminal of the present invention, FIG. 5 is a functional configuration diagram of the center unit of the present invention, FIG. 6 is a timing chart of address setting of the terminal of the present invention, and FIG. 7 is a diagram of the center unit of the present invention. FIG. 8 is a flowchart showing the address setting function of the unit. FIG. 8 is a flowchart showing the address setting function of the terminal of the present invention. 1: Center unit, T, Tl, T2. -,'ri,Tn: terminal, 3:
cPU. L, L L ・−−−−−+ L t+ −・
-Ln: Transmission line, 10: Next terminal connection switch, C1, C2, C3-...+C'r CJ' address setting command, AcK11. AcK12. -・, AcK23. AcK
33゜---A CKii+A CKij: Terminal confirmation signal, PL, P2. P3: Connection signal. Fang 1 Fig. Fang 3 Fig. 5 Fig. 6 O Fig. 7

Claims (1)

【特許請求の範囲】 センタユニットに対して複数個の端末が伝送路を介して
直列に接続されてなり、前記センタユニットと前記端末
間、および前記端末相互間で交信を行う時分割多重伝送
装置において、 前記センタユニットは、アドレス設定コマンドを含むデ
ータを前記伝送路に送出する手段と、アドレス設定コマ
ンドの送出に対する新規の端末確認信号の有無によって
全ての端末のアドレス設定が終了したか否かを判別する
手段とを備え;前記端末は、アドレス設定コマンドを受
信する度に上流側端末から順次に各別の端末確認信号の
送出を行う手段と、上流側の端末が出力する端末確認信
号を計数してその計数値に基づいて自端末のアドレスを
設定する手段と、自端末のアドレス設定時に自端末と下
流側の隣接端末との間の伝送路を初めて開通させる手段
とを備え; センタニットに隣接する端末から順次に全ての端末のア
ドレス設定を行うことを特徴とする時分割多重伝送装置
[Claims:] A time division multiplex transmission device in which a plurality of terminals are connected in series to a center unit via a transmission path, and communication is performed between the center unit and the terminals and between the terminals. In the above, the center unit includes a means for sending data including an address setting command to the transmission line, and a means for determining whether or not address setting of all terminals has been completed based on the presence or absence of a new terminal confirmation signal in response to the sending of the address setting command. means for determining; the terminal includes means for sequentially transmitting each terminal confirmation signal from the upstream terminal each time it receives an address setting command; and counting the terminal confirmation signals output by the upstream terminal. and means for setting the address of the own terminal based on the counted value, and means for opening a transmission path between the own terminal and an adjacent terminal on the downstream side for the first time when setting the address of the own terminal; A time division multiplex transmission device characterized in that addresses are set for all terminals sequentially starting from adjacent terminals.
JP2534386A 1986-02-07 1986-02-07 Time division multiplex transmission equipment Pending JPS62183637A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2534386A JPS62183637A (en) 1986-02-07 1986-02-07 Time division multiplex transmission equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2534386A JPS62183637A (en) 1986-02-07 1986-02-07 Time division multiplex transmission equipment

Publications (1)

Publication Number Publication Date
JPS62183637A true JPS62183637A (en) 1987-08-12

Family

ID=12163247

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2534386A Pending JPS62183637A (en) 1986-02-07 1986-02-07 Time division multiplex transmission equipment

Country Status (1)

Country Link
JP (1) JPS62183637A (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01157641A (en) * 1987-12-15 1989-06-20 Matsushita Electric Ind Co Ltd Address setter for loop shape slave stations
JPH02230842A (en) * 1989-03-03 1990-09-13 Kawasaki Heavy Ind Ltd Data transmission system
JP2003505984A (en) * 1999-07-22 2003-02-12 ピルツ ゲーエムベーハー アンド コー. How to configure a station connected to a fieldbus
JP2012049681A (en) * 2010-08-25 2012-03-08 Mitsubishi Electric Corp Network system
JP2013207457A (en) * 2012-03-28 2013-10-07 Mitsubishi Electric Corp Communication system

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01157641A (en) * 1987-12-15 1989-06-20 Matsushita Electric Ind Co Ltd Address setter for loop shape slave stations
JPH02230842A (en) * 1989-03-03 1990-09-13 Kawasaki Heavy Ind Ltd Data transmission system
JP2003505984A (en) * 1999-07-22 2003-02-12 ピルツ ゲーエムベーハー アンド コー. How to configure a station connected to a fieldbus
JP2012049681A (en) * 2010-08-25 2012-03-08 Mitsubishi Electric Corp Network system
JP2013207457A (en) * 2012-03-28 2013-10-07 Mitsubishi Electric Corp Communication system

Similar Documents

Publication Publication Date Title
US4891783A (en) Data terminal device
JPH0347786B2 (en)
JPS62183637A (en) Time division multiplex transmission equipment
US5450419A (en) Error checking apparatus and method for a serial signal transmission system
EP0416235B1 (en) Data-communication method for loop-type network having portable slave stations connectable to addressable junction boxes permanently connected in the network
JPS59134943A (en) Data communication system
JPS58225756A (en) Serial data communication device
JP3048504B2 (en) Signal detection circuit and frame synchronization circuit
JPH0232838B2 (en)
JPH0817398B2 (en) Abnormality detection method in data transmission system
JPS5829243A (en) Signal monitoring device of transmission system
SU1599863A1 (en) Data exchange device
JPH08191290A (en) Normality/abnormality discriminating device
JPH0311701B2 (en)
JPS58123260A (en) Frame synchronization system
JPS6390929A (en) Multiplex transmission equipment
JPS62299148A (en) Matching system for transmission speed
JPS62213333A (en) Data transmission system
JPH03160856A (en) Continuity test method
JPS6295042A (en) Multiplex transmission equipment
JPH02306735A (en) Data transmission/reception system
JPS62193433A (en) Data transmission equipment
JPH11215166A (en) Network control device
JPS63107332A (en) Multiplex transmission equipment
JPS61118039A (en) Remote supervisory and controlling equipment