JPS62176391A - Color signal recording and reproducing system - Google Patents

Color signal recording and reproducing system

Info

Publication number
JPS62176391A
JPS62176391A JP61018879A JP1887986A JPS62176391A JP S62176391 A JPS62176391 A JP S62176391A JP 61018879 A JP61018879 A JP 61018879A JP 1887986 A JP1887986 A JP 1887986A JP S62176391 A JPS62176391 A JP S62176391A
Authority
JP
Japan
Prior art keywords
signal
recording
chroma
signals
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61018879A
Other languages
Japanese (ja)
Inventor
Hiromichi Shibatani
柴谷 弘道
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Broadcasting Corp
Original Assignee
Nippon Hoso Kyokai NHK
Japan Broadcasting Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Hoso Kyokai NHK, Japan Broadcasting Corp filed Critical Nippon Hoso Kyokai NHK
Priority to JP61018879A priority Critical patent/JPS62176391A/en
Publication of JPS62176391A publication Critical patent/JPS62176391A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To record a chroma signal without increasing the number of recording channels by dividing a video signal into two channels and time base compressing the chroma signal and inserting it during a horizontal synchronizing period of a luminance signal. CONSTITUTION:Three primary color signals R, G, B are divided into the luminance signal Y and the two chroma signals CW and CN in a matrix circuit 1 and the luminance signal Y is converted into the luminance signals Y1, Y2 of the two channels by a time base extension circuit 2. The chroma signals CW and CN are converted into the signal of one system by a linear sequential converting circuit 5, compressed by a time base compression circuit 6 and distributed to the chroma signals C1, C2 of two systems by a distributor 7. The luminance signals Y1, Y2 the chroma signals C1, C2, a compression synchronizing pulse S from a compression synchronization generating circuit 9 are synthesized in the timing of the pulse from a switching pulse generating circuit 10 by time division synthesizing circuits 3, 4 and respectively recorded on a video tape 18 throughout two tracks by recording heads 16, 17 through FM modulators 12, 13, recording amplifiers 14, 15.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、カラーテレビジョンの映像信号の録画および
/または再生方式に関し、特に少なくとも2個の録画/
再生ヘッドを備え、映像信号を複数のチャネルに分割し
て記録および/または再生するにあたり、より少ないチ
ャンネルで輝度信号とクロマ信号との間の干渉のない、
より広帯域の映像信号を記録および/または再生するカ
ラー信号録画再生方式に関するものである。
Detailed Description of the Invention [Field of Industrial Application] The present invention relates to a method for recording and/or reproducing video signals of a color television, and particularly relates to a method for recording and/or reproducing video signals of a color television.
Equipped with a playback head, when recording and/or playing back a video signal by dividing it into a plurality of channels, there is no interference between a luminance signal and a chroma signal using fewer channels.
The present invention relates to a color signal recording and reproducing method for recording and/or reproducing a wider band video signal.

さらにまた、本発明は、カラーテレビジョンの映像信号
の録画および/または再生方式に関し、特に少なくとも
2個の録画/再生ヘッドを備え、映像信号を複数のチャ
ネルに分割して記録および/または再生するにあたり、
分割されたクロマ信号を、それぞれおたがいの線順次の
配列順序に変化を与えて録画しておき、再生にあたって
は、その配列を正常な順序に戻す所謂スクランブルを適
用できるようにしたカラー信号録画再生方式に関するも
のである。
Furthermore, the present invention relates to a method for recording and/or reproducing a video signal of a color television, and in particular includes at least two recording/reproducing heads and recording and/or reproducing the video signal by dividing it into a plurality of channels. Hits the,
Color signal recording and playback in which divided chroma signals are recorded with changes in the line-sequential arrangement order of each other, and when playing back, so-called scrambling can be applied to return the arrangement to the normal order. It is related to the method.

[従来の技術] 従来の録画装置では、(Co )γ−F+、)03酸化
物粉末塗布型テープとフェライトコアのヘッドを使用し
ていたので、最短記録波長が0.8μmと長かった。そ
の上、現在人手可能な最も大形なオープンリール形録画
装置において(例えばSMPTECフォーマット機構系
)によるヘッドドラム回転機構やテープ走行機構などを
用いても、ヘッドとテープとの間の相対速度はたかだか
約25m/sであるため、1チヤンネルあたりのベース
バンド記録帯域は10MHzシか得られず、これを2チ
ャンネル使って20MHz等の輝度信号を記録していた
[Prior Art] A conventional recording device uses a (Co)γ-F+, )03 oxide powder coated tape and a ferrite core head, so the shortest recording wavelength is as long as 0.8 μm. Furthermore, even if the largest reel-to-reel recording device currently available (for example, the SMPTEC format system) uses a head drum rotation mechanism and a tape running mechanism, the relative speed between the head and tape is limited at most. Since the speed is approximately 25 m/s, the baseband recording band per channel is only 10 MHz, and two channels of this are used to record luminance signals of 20 MHz or the like.

また、一般に、録画されたテープは通常、そのままいか
なる再生装置でも正常の映像を再生することができるよ
うになっている。従って、放送される映像信号やレンタ
ルビデオテープの映像信号を再録画して、そのビデオテ
ープを他に転用することが自由に行われつるようになっ
ており、そのビデオテープについての著作権侵害行為が
野放し状態になっているのか現状である。
Further, in general, recorded tapes can normally be played back as normal video on any playback device. Therefore, it has become possible to freely re-record broadcast video signals or video signals from rental video tapes and use the video tapes for other purposes, leading to acts of copyright infringement regarding the video tapes. The current situation is that it is left unchecked.

[発明が解決しようとする問題点コ したがって、例えば、ハイビジョンと称されている高品
位テレビジョン方式のように極めて広帯域の映像信号を
録画する装置では、2系統の輝度信号用記録チャネルお
よび2系統のクロマ信号録画チャネルの合計4系統の記
録・再生系を使用していた(例えば尾毛谷ほか:高品位
テレビ用ビデオ、テープレコーダー(VTR)テレビ学
会技報PP0E 56−2.1984.11月)。
[Problems to be Solved by the Invention] Therefore, for example, in a device that records an extremely wide band video signal such as a high-definition television system called Hi-Vision, two luminance signal recording channels and two systems are used. A total of four recording/playback systems were used for the chroma signal recording channels (for example, Ogeya et al.: High-definition television video and tape recorder (VTR) Television Society Technical Report PP0E 56-2. November 1984. ).

この場合、記録・再生用ヘッドの個数、記録回路、再生
回路、時間軸誤差補正器(TBG)とも4系統必要であ
り、したがって回路規模も大きくなり、しかもまた、テ
ープ上の記録トラック数も多くテープ使用量が多くなる
欠点があった。しかもまた記録可能な輝度信号帯域は高
々20M)Izであり、不十分であった。
In this case, four systems are required for the number of recording/playback heads, recording circuit, playback circuit, and time axis error corrector (TBG), which increases the circuit scale and also increases the number of recording tracks on the tape. There was a drawback that a large amount of tape was used. Furthermore, the recordable luminance signal band was at most 20 M)Iz, which was insufficient.

他方、昨今では、ビデオテープによる映像信号の録画・
再生は極めて手軽で容易に行えるようになっており、こ
のまま放置しておくと、その乱用により、ビデオ番組の
制作にあたっての著作イnの保護に悪影響を及ぼしつつ
あり、それらの対応がはかられねばならない実情にある
On the other hand, in recent years, video signals have been recorded using video tape.
Playback has become extremely easy and convenient, and if left unchecked, its abuse will have a negative impact on the protection of copyright information in the production of video programs, and measures must be taken to address this issue. The reality is that it is necessary.

[問題点を解決するための手段] ところで、最近実用化され始めたFe、Goなどのメタ
ル粉末塗布型テープ(メタルテープ)、あるいは現在開
発研究の途上にあるFe、Goなどの蒸着テープ、Ba
フェライトの微結晶塗布型テープとセンダスト(Fe−
5i−へρ合金)などをコアとするメタルヘッドの組合
せでは最短記録波長は0.4〜0.25μmまで短縮さ
れるので、相対速度が約10m/s程度のカセット型V
TR機構系(例えばU規格機構系)を用いても1チャネ
ルあたり12.5MHzのベースバンド帯域の記録が可
能であり、したがって2チャネルで25M)lzの輝度
信号の記録を行うことができる。
[Means for solving the problem] By the way, there are metal powder coated tapes (metal tapes) made of Fe, Go, etc. that have recently begun to be put to practical use, or vapor-deposited tapes made of Fe, Go, etc., which are currently in the process of development and research, and Ba.
Ferrite microcrystal coated tape and Sendust (Fe-
In the combination of a metal head with a core such as 5i- to ρ alloy), the shortest recording wavelength is shortened to 0.4 to 0.25 μm, so a cassette-type V with a relative speed of about 10 m/s
Even if a TR mechanism system (for example, a U standard mechanism system) is used, it is possible to record a baseband band of 12.5 MHz per channel, and therefore, a luminance signal of 25 Mz) can be recorded in two channels.

そこで、本発明者は、このようなテープとヘッドを用い
れば、輝度信号の水平同期期間にクロマ信号を時間軸圧
縮して挿入することにより、記録チャネル数を増やさず
にクロマ信号を記録することかでき、テープ上の記録ト
ラック数も従来の1/2に減少てきることを見出して、
本発明を完成した。
Therefore, the inventor of the present invention has discovered that by using such a tape and head, it is possible to record chroma signals without increasing the number of recording channels by compressing the time axis of the chroma signal and inserting it into the horizontal synchronization period of the luminance signal. discovered that the number of recording tracks on the tape could be reduced to 1/2 compared to conventional methods.
The invention has been completed.

さらに、録画・再生の過程において、録画の/Qllで
は、分割された線順次のクロマ信号を1水平走査期間の
遅延素子を用いることにより、その配列順序が相互に変
化するように録画し、他方、再生側では、同様に1水平
走査期間遅延素子を用いてクロマ信号の線順次の相互の
配列順序を正常な順序に戻すよう制御を行うことにより
、所謂スクランブルを容易に行いうることを見出して、
本発明を完成したものである。
Furthermore, in the recording/playback process, the divided line-sequential chroma signals are recorded so that their arrangement order changes mutually by using a delay element of one horizontal scanning period. On the playback side, it was discovered that so-called scrambling can be easily performed by similarly controlling the line-sequential arrangement order of chroma signals to return to the normal order using a one-horizontal scanning period delay element. ,
This completes the present invention.

すなわち、本発明では、カラーテレビジョンの映像信号
を録画し再生するにあたり、録画時には、テレビジョン
カメラからの映像信号を輝度信号と2つのクロマ信号に
変換し、輝度信号を時間軸伸張し、その伸張された輝度
信号を少なくとも2つのチャネルに分割し、2つのクロ
マ信号を線順次変換し、その線順次に変換された1チャ
ネルのクロマ信号を時間軸圧縮し、1チャネルのクロマ
信号を少なくとも2つのチャネルに分割して分割された
少なくとも2つの輝度信号の水平同期信号期間にそれぞ
れ分配して挿入し、その分配挿入により合成された少な
くとも2つの信号の各々を、各チャネルあてに設けた記
録ヘッドによって記録媒体に録画し、再生時には、分割
数と同じ個数の再生ヘッドにより記録媒体からそれぞれ
、分割数と同数のチャネルの信号を再生し、その再生さ
れた信号の各々を輝度信号とクロマ信号とに分割し、そ
の分割された輝度信号同士およびクロマ信号同士を各チ
ャネルごとに統合し、その統合された輝度信号を時間軸
圧縮して再生輝度信号を形成し、統合されたクロマ信号
を時間軸伸張してから線順次変換することにより2つの
再生クロマ信号を形成するようにしたことを特徴とする
That is, in the present invention, when recording and playing back a color television video signal, at the time of recording, the video signal from the television camera is converted into a luminance signal and two chroma signals, the luminance signal is expanded on the time axis, and the The expanded luminance signal is divided into at least two channels, the two chroma signals are line-sequentially converted, the line-sequentially converted one-channel chroma signal is time-base compressed, and the one-channel chroma signal is divided into at least two channels. A recording head provided for each channel distributes and inserts each of at least two luminance signals divided into two channels into a horizontal synchronizing signal period, and receives each of the at least two signals synthesized by the distributed insertion. During playback, the signals of the same number of channels as the number of divisions are played back from the recording medium using the same number of playback heads as the number of divisions, and each of the reproduced signals is converted into a luminance signal and a chroma signal. The divided luminance signals and chroma signals are integrated for each channel, the integrated luminance signal is compressed on the time axis to form a reproduced luminance signal, and the integrated chroma signal is compressed on the time axis. The present invention is characterized in that two reproduced chroma signals are formed by decompression and then line-sequential conversion.

ここで、録画時においては、分割されたクロマ信号の少
なくとも2つのチャネルのいずれか一方のチャネルの信
号を遅延可能にしてスクランブルをかけ、再生時におい
ては、分割されたクロマ信号のいずれかのチャネルの信
号を遅延可能にしてデスクラブルを行うようにすること
もできる。
Here, during recording, the signal of one of the at least two channels of the divided chroma signal is delayed and scrambled, and during playback, the signal of one of the divided chroma signals is scrambled. It is also possible to delay the signal to perform descrabbling.

[作 用] 以上のように、本発明によれば、映像信号を例えば2つ
のチャネルに分割し、輝度信号の水平同期期間にクロマ
信号を時間軸圧縮して挿入することにより、記録チャネ
ル数を増やすことなしに、クロマ信号を記録することが
でき、テープ上の記録トラック数も従来よりも減少でき
るようになり、したがって、テープを有効に利用でき、
再生画質の向上、収録時間の延長をはかることができる
[Function] As described above, according to the present invention, the number of recording channels can be reduced by dividing a video signal into, for example, two channels and compressing the time axis of the chroma signal and inserting it into the horizontal synchronization period of the luminance signal. It is now possible to record chroma signals without increasing the number of tracks, and the number of recording tracks on the tape can also be reduced compared to before, thus making it possible to use the tape more effectively.
It is possible to improve playback image quality and extend recording time.

しかもまた、本発明では、それぞれのチャネルにおける
、2つのクロマ信号の線順次の時間的な配列の構成を変
化させることにより、放送波の録画時やレンタル用テー
プを再録画する場合に、正常なりロマ信号を再現できな
いようにして、容易にスクランブルをかけることができ
、ビデオ番組についての著作権を保護することに役立て
ることができる。
Moreover, in the present invention, by changing the configuration of the line-sequential temporal arrangement of the two chroma signals in each channel, it is possible to maintain normal operation when recording broadcast waves or re-recording rental tapes. The Roma signal can be made unreproducible and can be easily scrambled, which can be useful for protecting the copyright of video programs.

[実施例] 以下、図面を参照して本発明の詳細な説明する。[Example] Hereinafter, the present invention will be described in detail with reference to the drawings.

第1図は本発明によるハイビジョン録画方式の映像信号
系統の構成例を示すブロック図であり、第2図はこの方
式の記録信号波形の一例を示す。
FIG. 1 is a block diagram showing an example of the configuration of a video signal system of a high-definition recording system according to the present invention, and FIG. 2 shows an example of a recording signal waveform of this system.

本発明の第1の実施例を記録チャネル数2チャネルの場
合を例にとり第1図により説明する。
A first embodiment of the present invention will be described with reference to FIG. 1, taking as an example a case where the number of recording channels is two.

ここで、録画の場合には、テレビジョンカメラからの三
原色信号R,G、B  (帯域を各々25〜30MHx
とする)をマトリックス回路1を通すことにより帯域2
5 M Hzの輝度信号Yと帯域6.25MI(zの二
つのクロマ信号(1,CNをつくる。輝度信号Yは、I
Cメモリなどにより構成され時間軸を2倍に伸ばす時間
軸伸張回路2により2チヤンネルの12.5Mtlzの
輝度信号Y1.Y2に変換する。
Here, in the case of recording, the three primary color signals R, G, B (bandwidth of 25 to 30 MHz each) from the television camera are used.
) is passed through matrix circuit 1 to obtain band 2
A luminance signal Y of 5 MHz and two chroma signals (1, CN) with a band of 6.25 MI (z) are generated.The luminance signal Y is
A two-channel 12.5 Mtlz luminance signal Y1. Convert to Y2.

一方、クロマ信号Cl1l、CNを線順次変換回路5に
より1系統の信号CW/CNに変換し、ICメモリなど
で構成できる時間軸圧縮回路6によりl/4の時間幅に
時間圧縮し、帯域25MHzの信号[CW/C1,l 
] ’に変換する。すなわち、第2図(c)  に示す
伸づ長輝度信号Y、 、Y2に相当する期間22μsの
クロマ信号Cw、CH(第2図(b)参照)を5.5μ
5に時間圧縮する。
On the other hand, the chroma signals Cl1l and CN are converted into one system of signals CW/CN by the line sequential conversion circuit 5, and time compressed to a time width of 1/4 by the time axis compression circuit 6, which can be configured with an IC memory, etc., and the band is 25 MHz. The signal [CW/C1,l
] Convert to '. That is, the chroma signals Cw and CH (see FIG. 2(b)) with a period of 22 μs corresponding to the stretched luminance signals Y, , Y2 shown in FIG. 2(c) are
Time is compressed to 5.

次にICメモリにより構成した分配器7により信号[C
W/CN ] ’ を2系統のクロマ信号c、 、C2
(帯域12.5MIIz)に分配し、これら2系統のク
ロマ信号C1およびC2をそれぞれ時分割合成回路3お
よび4に供給する。ここで、同期信号発生器8により駆
動されるスイッチングパルス発生器10の出力を時分割
合成回路3.4に供給して、圧縮クロマ信号c1.C2
と伸長輝度信号Y1.Y2との合成タイミングを規定す
る。
Next, the signal [C
W/CN ]' as two chroma signals c, , C2
(bandwidth: 12.5 MIIz), and these two systems of chroma signals C1 and C2 are supplied to time division synthesis circuits 3 and 4, respectively. Here, the output of the switching pulse generator 10 driven by the synchronization signal generator 8 is supplied to the time division synthesis circuit 3.4, and the compressed chroma signal c1. C2
and the expanded luminance signal Y1. The timing of synthesis with Y2 is defined.

次に圧縮同期発生回路9により第2図(C)に符号Sで
示す1.9μs幅の0.5μsの同期信号レベル(−0
,3V) と1.4μsのブランキングレベルからなる
パルスを発生する。なお、図中のRは輝度信号のうちの
2.6μs分の欠除部分を示す。
Next, the compression synchronization generation circuit 9 generates a synchronization signal level (-0
, 3V) and a blanking level of 1.4 μs. Note that R in the figure indicates a missing portion of 2.6 μs of the luminance signal.

なお、線順次識別信号発生器11により線順次変換され
た色信号CW/CNの0w波形の前縁には、Cwの識別
とクロマ信号レベルを規正するためのレベル0.5Vの
識別パルスIを重畳しておく(第2図(C)参照)。
Incidentally, at the leading edge of the 0w waveform of the color signal CW/CN that has been line-sequentially converted by the line-sequential identification signal generator 11, an identification pulse I of level 0.5V is applied to identify Cw and regulate the chroma signal level. (See Figure 2 (C)).

以上に説明した2系統の輝度信号Y、 、Y2 、クロ
マ信号c1.C2,圧縮同期パルスSを、時分割合成回
路3.4により、スイッチングパルス発生回路lOから
のパルスのタイミングで合成して、第2図(C)に示す
記録信号を得る。これら合成信号S/ C1/’/lお
よびs/ C2/Y2を、それぞれ、FM変調器12お
よび13によりFM変調した後、記録増幅器14および
15を通して、記録ヘッド16および17により、ビデ
オテープ18の上に2トラツクにわたり記録する。
The two systems of luminance signals Y, , Y2, chroma signal c1. C2 and the compressed synchronizing pulse S are synthesized by the time division synthesis circuit 3.4 at the timing of the pulse from the switching pulse generation circuit 10 to obtain the recording signal shown in FIG. 2(C). These composite signals S/C1/'/l and s/C2/Y2 are subjected to FM modulation by FM modulators 12 and 13, respectively, and are then passed through recording amplifiers 14 and 15 and recorded on a video tape 18 by recording heads 16 and 17. Recorded over two tracks above.

このとぎのFM変調波の周波数スペクトラムはたとえば
第3図のように定め、その最高記録周波数を約35MH
zとする。この記録信号においては、輝度信号Y1.Y
2およびクロマ信号c1.C2とも同じ12.5MII
zの帯域に定めてあり、しかも副搬送波を使用しない、
いわゆるコンポーネント信号であるため、高域成分か少
なく、F〜1変調の黒レベルに対応する搬送波を低くし
ても従来のパルスカウント型FM復調器で発生するモワ
レ量を許容値以下にでき、さらに輝度信号Y1.Y2と
クロマ信号C,、C2とが時間軸多重されているので、
周波数領域で発生する相互の干渉がなく、歪の少ない再
生画像を得ることができる。
The frequency spectrum of this next FM modulation wave is determined, for example, as shown in Figure 3, and its maximum recording frequency is approximately 35MHz.
Let it be z. In this recording signal, the luminance signal Y1. Y
2 and chroma signal c1. 12.5MII same as C2
z band and does not use subcarriers.
Since it is a so-called component signal, there are few high-frequency components, and even if the carrier wave corresponding to the black level of F~1 modulation is lowered, the amount of moire generated in a conventional pulse count type FM demodulator can be kept below the allowable value. Luminance signal Y1. Since Y2 and chroma signals C, C2 are time-axis multiplexed,
There is no mutual interference that occurs in the frequency domain, and a reproduced image with less distortion can be obtained.

再び第1図において、再生の場合には、再生ヘッド19
.20の各々によりビデオテープ18より再生された信
号を再生増幅器21.22で増幅し、nF等化器23.
24で復調に適した信号に等化し、さらにFM復調器2
5.26で復調して第2図(C)に示す信号を得る。
Referring again to FIG. 1, in the case of reproduction, the reproduction head 19
.. The signals reproduced from the videotape 18 by each of the nF equalizers 23 .
24, the signal is equalized to a signal suitable for demodulation, and then the FM demodulator 2
5.26 to obtain the signal shown in FIG. 2(C).

同期分離回路29によりFM復調器25.26の出力か
ら同期信号Sを分離し、この同期信号Sに基づいて再生
スイッチングパルス発生器30において形成した再生ス
イッチングパルスを時分割回路27.28に導き、ここ
で再生信号Y1.Y2と C1,C2とを分離する。再
生信号Y、 、Y2はICメモリにより構成することの
できる時間軸圧縮回路31に供給し、ここで帯域25M
IIzの輝度信号Yを復元する。
The synchronization separation circuit 29 separates the synchronization signal S from the output of the FM demodulator 25.26, and the regeneration switching pulse generated in the regeneration switching pulse generator 30 based on the synchronization signal S is guided to the time division circuit 27.28. Here, the reproduced signal Y1. Separate Y2 from C1 and C2. The reproduced signals Y, , Y2 are supplied to a time axis compression circuit 31 which can be configured with an IC memory, and are supplied with a bandwidth of 25M.
The luminance signal Y of IIz is restored.

一方、再生信号C1,C2はICメモリで構成すること
のできる統合器32により帯域25MIIzの線j1n
次クロマ信号[Cw/CH] ’ に統合され、さらに
時間軸伸張回路33により4倍に引き伸ばして帯域6.
25MH’zの線順次クロマ信号CW/CNを得、線順
次逆変換回路34でクロマ信号CW、CNを復元する。
On the other hand, the reproduced signals C1 and C2 are transmitted to a line j1n with a band of 25MIIz by an integrator 32 that can be configured with an IC memory.
It is integrated into the next chroma signal [Cw/CH]', and is further expanded by a factor of 4 by the time axis expansion circuit 33.
A line sequential chroma signal CW/CN of 25 MHz is obtained, and the line sequential inverse conversion circuit 34 restores the chroma signals CW and CN.

これら復元された信号Y、CM、CNを逆マトリックス
回路35に通すことにより帯域25MHzの3原色再生
信号R,G、Bを得る。
By passing these restored signals Y, CM, and CN through an inverse matrix circuit 35, three primary color reproduction signals R, G, and B with a band of 25 MHz are obtained.

なお、図示しないモニターの同期回路を駆動するための
同期出力+10.VDを同期成形回路36により形成す
る。また、再生信号の時間軸変動は、時間軸圧縮回路3
1と時間軸伸張回路33のICメモリに余裕をもたせて
おき、その中で除去することができる。
Note that there is a synchronous output +10 for driving a synchronous circuit of a monitor (not shown). VD is formed by a synchronous shaping circuit 36. In addition, the time axis fluctuation of the reproduced signal is determined by the time axis compression circuit 3.
1 and the IC memory of the time axis expansion circuit 33, and can be removed therein.

次に、上述したクロマ信号C1,C2の処理は、第4図
に示すように線順次変換する前に時間軸圧縮を行うこと
もできる。
Next, in the processing of the chroma signals C1 and C2 described above, time axis compression can be performed before line-sequential conversion as shown in FIG.

すなわち、クロマ信号CM、(:N  (6,25MH
2)を時間軸圧縮回路37A、37Bに供給し、ここで
174の時間に時間軸圧縮して25MIIzの圧縮クロ
マ信号Cw’、CN’  を得、これら信号Cw’  
と CN′  とを線順次変換口+!Pr5に通して各
ラインごとに交互に取り出し、これら線順次変換出力を
分配器7に併給する。
That is, the chroma signal CM, (:N (6,25MH
2) is supplied to the time axis compression circuits 37A and 37B, where the time axis is compressed at a time of 174 to obtain compressed chroma signals Cw' and CN' of 25 MIIz, and these signals Cw'
and CN′ into line sequential conversion port +! Each line is taken out alternately through Pr5, and these line-sequential conversion outputs are fed together to the distributor 7.

本発明の第2および第3の実施例として、記録チャネル
数をそれぞれ3チャネルおよび4チャネルに増加させた
場合を考える。
As second and third embodiments of the present invention, consider cases where the number of recording channels is increased to three and four channels, respectively.

この場合には、第1表に示すように、1チャネルあたり
の帯域が減少し、テープ・ヘッド系の負担が軽くなる。
In this case, as shown in Table 1, the bandwidth per channel is reduced, and the load on the tape head system is lightened.

ただし、回路規模は大きくなる。However, the circuit scale becomes larger.

第1表 チャネル(C,H)数を増した場合の信号帯域
第1図示の磁気録画再生装置において、本発明に係るス
クランブルを実行するのは、記録部における線順次変換
回路5および時間軸圧縮回路6の部分と再生部における
時間軸伸張回路33および線順次逆変換回路34とであ
る。
Table 1 Signal band when the number of channels (C, H) is increased In the magnetic recording and reproducing apparatus shown in Figure 1, the scrambling according to the present invention is performed by the line sequential conversion circuit 5 in the recording section and the time axis compression The circuit 6 includes a time axis expansion circuit 33 and a line sequential inverse conversion circuit 34 in the reproduction section.

ここで、第1図示の磁気録画再生装置の全系統の一例を
第5図に示す。
Here, FIG. 5 shows an example of the entire system of the magnetic recording and reproducing apparatus shown in FIG.

第5図において第1図と同様の個所には同一符号を付し
である。第5図において、40はYlおよびY22倍と
C1およびC2信号を時分割で多重するための時分割多
重回路である。41は2チャネルのFM記録再生システ
である。42は時分割分配回路であり、YlおよびY2
2倍とC1およびC2信号を分配して取り出す。44は
、放送波送出側における同期シフタにより同期シフトが
なされているか否かを検出する記録側同期シフト検出回
路であり、7人力を受け、その信号から、第11図(a
)。
In FIG. 5, the same parts as in FIG. 1 are given the same reference numerals. In FIG. 5, 40 is a time division multiplex circuit for time division multiplexing of Y1 and Y22 signals and C1 and C2 signals. 41 is a two-channel FM recording and reproducing system. 42 is a time division distribution circuit, Yl and Y2
2x and the C1 and C2 signals are distributed and extracted. 44 is a recording side synchronization shift detection circuit that detects whether or not a synchronization shift has been performed by a synchronization shifter on the broadcast wave transmission side.
).

(b) に示すように同期シフタがOFF、ONのいず
れであるかを第11図(C) に示す同期シフト検出用
ゲート信号を用いて検出する。同期シフタがOFFのと
きには第11図(d)のようにバースト状の7.5MI
Izの出力となり、この出力を整流して後に第6図につ
き示すスクランブル回路60中のスイッチ62をON位
首にセットする。他方、同期シフタがONのときには、
第11図(e)のように信号が取り出されない。
As shown in FIG. 11(b), whether the synchronous shifter is OFF or ON is detected using the synchronous shift detection gate signal shown in FIG. 11(c). When the synchronous shifter is OFF, a burst of 7.5 MI occurs as shown in Figure 11(d).
After rectifying this output, the switch 62 in the scrambling circuit 60 shown in FIG. 6 is set to the ON position. On the other hand, when the synchronous shifter is ON,
No signal is extracted as shown in FIG. 11(e).

45は、再生された信号に、同期シフタによる同期シフ
トがなされているか否かを検出する再生側同期シフト検
出回路であり、時間軸圧縮回路31で再生されたY信号
を受け、その信号から第11図(a)〜(e) に示す
ように同期シフト検出を行う。この検出信号を第7図に
つき後述する同一信号識別検出回路82およびスクラン
ブル解読スイッチ制御回路83に供給して、スクランブ
ルの解読を行う。
45 is a reproduction side synchronous shift detection circuit which detects whether or not the reproduced signal has been synchronously shifted by a synchronous shifter; it receives the Y signal reproduced by the time axis compression circuit 31 and extracts the Synchronous shift detection is performed as shown in FIGS. 11(a) to (e). This detection signal is supplied to a same signal identification detection circuit 82 and a scramble decoding switch control circuit 83, which will be described later with reference to FIG. 7, to decode the scramble.

以上のスクランブル処理を行う部分のうち、記録部に関
連する部分の詳細例を第6図に示し、再生部に関連する
部分の詳細例を第7図に示す。
Of the parts that undergo the above scrambling process, a detailed example of the part related to the recording section is shown in FIG. 6, and a detailed example of the part related to the reproducing part is shown in FIG. 7.

第6図において、2系統のクロマ信号人力Cw(■)、
CN(■)はそれぞれA/Dコンバータ41iA、46
11てディジタル化した後、線順次変換回路5で水平期
間の111毎にCw、CNを切り換えた信号CM/(:
N  (■)を形成し、記録クロックfs(15Mll
z)でICメモリによるRAM 49に書き込みむ。そ
の書き込まれた内容を、4倍の周波数4fs (60M
Hz)の読み出しクロックで読み出すことにより、信号
COW/CNを1/4時間軸圧縮した信号Cl1l/C
N ’ を得る。
In Fig. 6, two systems of chroma signal human power Cw (■),
CN (■) are A/D converters 41iA and 46, respectively.
After digitizing the signal CM/(:
N (■), recording clock fs (15 Mll
z) to write to RAM 49 using IC memory. The written content is transmitted at 4 times the frequency of 4fs (60M
By reading with a read clock of
Get N'.

次に、この圧縮クロマ信号CW/CN ’  (■)を
、174時間軸圧縮期間を変えることなしに、周波数成
分を172にした2チャネルの信号に分割するためにI
CメモリによるRAM 50に4fs (80MHz)
のクロックで書き込む。その書き込まれた内容を、4f
s周期で2相のクロックで読み出し、交互に読み出した
ビットデータを分配して信号C□ (■)、C2(■)
を形成する(第8図(a)参照)。このとき、信号C1
,C2を構成する信号c 、/l 、 c NL′のタ
イミングはそれぞれCW’、CN’  と合致している
Next, in order to divide this compressed chroma signal CW/CN' (■) into a two-channel signal with a frequency component of 172 without changing the 174 time axis compression period, I
RAM 50 with C memory 4fs (80MHz)
Write using the clock. The written contents are 4f
The bit data is read out with a two-phase clock at a period of s, and the bit data read out alternately is distributed to generate signals C□ (■) and C2 (■).
(see FIG. 8(a)). At this time, signal C1
, C2, the timings of the signals c, /l, and cNL' coincide with those of CW' and CN', respectively.

さらに、第6図において、51は水平走査線の奇数ライ
ンと偶数ラインの識別回路、52は人力された同期信号
5YNCに基づいてIIAM 49および50の書き込
みおよび読み出しのタイミングを制御する制御回路であ
る。53は人力された同期信号5YNCに基づいて周波
数fsのクロックパルスを発生するfs発生器、54お
よび57は、それぞれRAM 49および50の書き込
み開始パルスの発生器、55および58は、それぞれ、
RAM 49および50の読み出し開始パルスの発生器
である。56はfs発生器53のfsパルスを受けて周
波数4fsのクロックパルスを発生する4fs発生器、
59は4fs発生器56の4fsパルスを受は位相の異
なる2つの4fsクロツクパルスを発生する4fs  
・2φ発生器である。
Furthermore, in FIG. 6, 51 is a circuit for identifying odd and even lines of horizontal scanning lines, and 52 is a control circuit for controlling write and read timings of IIAMs 49 and 50 based on a manually input synchronization signal 5YNC. . 53 is an fs generator that generates a clock pulse of frequency fs based on the manually inputted synchronization signal 5YNC; 54 and 57 are write start pulse generators for RAMs 49 and 50, respectively; 55 and 58 are, respectively;
It is a generator of read start pulses for RAMs 49 and 50. 56 is a 4fs generator that receives the fs pulse from the fs generator 53 and generates a clock pulse with a frequency of 4fs;
59 receives the 4fs pulse from the 4fs generator 56 and generates two 4fs clock pulses with different phases.
・It is a 2φ generator.

制御回路52の出力を書き込み開始パルス発生器54と
57および読み出し開始パルス発生器55と58に供給
する。fsクロックを発生器54およびA/Dコンバー
タ46八および46Bに供給する。4fsクロツクを発
生器55および57に供給する。4fs  ・2φクロ
ツクを発生器58に供給する。
The output of control circuit 52 is supplied to write start pulse generators 54 and 57 and read start pulse generators 55 and 58. The fs clock is provided to generator 54 and A/D converters 468 and 46B. A 4fs clock is provided to generators 55 and 57. A 4fs.2φ clock is supplied to the generator 58.

60はスクランブル回路であり、この回路60は、l水
平期間(L H)遅延回路61と、RAM 50からの
C2信号をIH遅延回路61に通すか否かを切り換える
双投スイッチ62とを有する。このスイッチ62は同期
シフト検出回路44からの同期シフト検出出力により制
御され、たとえば、図示のようにIH遅延回路側(ON
側)に切り換えられているときに、スクランブル処理が
なされ、反対側(OFF側)に切り換えられたときには
RAM 50からのC2信号がそのまま取り出され、ス
クランブルがなされない。
60 is a scramble circuit, and this circuit 60 has an l horizontal period (LH) delay circuit 61 and a double-throw switch 62 for switching whether or not to pass the C2 signal from the RAM 50 to the IH delay circuit 61. This switch 62 is controlled by the synchronous shift detection output from the synchronous shift detection circuit 44, and for example, as shown in the figure, the switch 62 is controlled by the synchronous shift detection output from the synchronous shift detection circuit 44.
When switched to the opposite side (OFF side), the C2 signal from the RAM 50 is taken out as it is and is not scrambled.

RAM 50からのC1信号はスクランブル回路60で
は何ら処理されずそのまま取り出される。
The C1 signal from the RAM 50 is taken out as is without any processing by the scrambling circuit 60.

次に、第7図において、63はデスクランブル回路を示
し、スクランブル回路60と同様に、IH遅延回路64
と双授切り換えスイッチによるスクランブル解読スイッ
チ65とから成る。ここで、スイッチ65は、その切り
換えを、スクランブル解読スイッチ制御回路83からス
クランブルが検知されたときに生起する制御信号によっ
て制御される。すなわち、スクランブルが検知されたと
きには、スイッチ65を図示の位置(ON (1111
)に切り換えて、受信したC1信号をil+だけ遅らせ
て、スクランブル回路60てIHたけ遅延させられたC
2信号とタイミングを揃える。82は人力されたC1侶
号と 62信号とが同一信号、すなわち同一タイミング
でc Wrrのみを受信したか、 cN″のみを受信し
たかを検出する同一信号識別回路であり、その検出出力
と再生側同期シフト検出回路45からの出力との組合せ
でスクランブル解読スイッチ制御回路83を制御する(
後に示す第2表を参照)。たとえば、同期シフタ出力が
ONのときにはクロマ信号についての同一信号識別回路
82の出力を優先してスクランブル解読を行い、他方、
同期シフタ出力がOFFのときには、その同期シフト検
出回路45の出力を優先してスクランブル解読を行う。
Next, in FIG. 7, 63 indicates a descrambling circuit, and like the scrambling circuit 60, an IH delay circuit 64
and a scramble decoding switch 65 which is a dual transfer switch. Here, switching of the switch 65 is controlled by a control signal generated when scrambling is detected from the scramble decoding switch control circuit 83. That is, when scrambling is detected, the switch 65 is set to the illustrated position (ON (1111
), the received C1 signal is delayed by il+, and the scramble circuit 60 converts the C1 signal delayed by IH.
Align the timing with the 2 signals. 82 is a same signal identification circuit that detects whether the manually generated C1 signal and 62 signal are the same signal, that is, whether only cWrr or only cN'' is received at the same timing, and the detection output and reproduction The scramble decoding switch control circuit 83 is controlled in combination with the output from the side synchronous shift detection circuit 45 (
(See Table 2 below). For example, when the synchronous shifter output is ON, the output of the same signal identification circuit 82 for the chroma signal is given priority for scramble decoding;
When the synchronous shifter output is OFF, the output of the synchronous shift detection circuit 45 is given priority for scramble decoding.

66はICメモリによるRAMであって、デスクランブ
ル回路63からの01信号と、受信されたC2信号を周
波数4fsの2相クロツクで書き込む。その書き込まれ
た内容を、周波数4fsの読み出しクロックで読み出し
てCw/CN’ 信号を得る。
Reference numeral 66 is a RAM formed by an IC memory, into which the 01 signal from the descrambling circuit 63 and the received C2 signal are written using a two-phase clock with a frequency of 4 fs. The written contents are read out using a read clock having a frequency of 4 fs to obtain a Cw/CN' signal.

次に、この信号CW/CN ’ をICメモリによるR
AM 67に供給し、周波数4fsの書き込みクロッつ
て書き込み、さらに周波数fsの読み出しクロックで読
み出してCW/CNを得る。
Next, this signal CW/CN' is converted to R by the IC memory.
CW/CN is obtained by supplying the signal to AM 67, writing with a write clock having a frequency of 4 fs, and reading with a read clock having a frequency of fs.

このCW/CN信号を線順次逆変換回路34に供給して
ライン毎にCw侶号と CN信号の2つの信号系列に逆
変換する。これら信号CwおよびCNをそれぞれD/A
コンバータ76Aおよび76Bに供給して、アナログの
クロマ信号CwおよびCNを取り出す。
This CW/CN signal is supplied to a line-sequential inverse conversion circuit 34, and is inversely converted into two signal sequences, a CW signal and a CN signal, for each line. These signals Cw and CN are each D/A
It is supplied to converters 76A and 76B to extract analog chroma signals Cw and CN.

さらに、第7図において、68は再生された同期信号5
YNCに基づいてRAM66および67の書き込みおよ
び読出しのタイミングを制御する制御回路である。69
および73は、それぞれ、RAM66および67の書き
込み開始パルスの発生器、70および74は、それぞれ
、RAM66および67の読み出し開始パルスの発生器
である。71は再生された同期信号5YNCに基づいて
2つの位相の周波数4fsのクロックパルスを発生する
4fs  ・2φ発生器、72はこの4fs  ・2φ
発生器の4fsのパルスを設けて周波数4fSのクロッ
クパルスを発生する4fs発生器、75は4fs発生器
72の4fsクロツクパルスを受けて周波数fsのクロ
ックパルスを発生するfs発生器である。
Furthermore, in FIG. 7, 68 is the reproduced synchronization signal 5.
This is a control circuit that controls write and read timing of RAMs 66 and 67 based on YNC. 69
and 73 are write start pulse generators for the RAMs 66 and 67, respectively, and 70 and 74 are read start pulse generators for the RAMs 66 and 67, respectively. 71 is a 4fs 2φ generator that generates a two-phase clock pulse with a frequency of 4fs based on the regenerated synchronization signal 5YNC, and 72 is this 4fs 2φ generator.
A 4fs generator 75 generates a clock pulse with a frequency of 4fs by providing a 4fs pulse of the generator, and 75 is an fs generator which receives the 4fs clock pulse of the 4fs generator 72 and generates a clock pulse with a frequency of fs.

制御回路68の出力を書き込みlbi始パルス発生器6
9と73および読み出し開始パルス発生器70と74に
供給する。4fs ・2φクロツクを発生器69に供給
する。4fsクロツクを発生器70および73に供給す
る。fsクロックを発生器74およびD/八へンバータ
76Aおよび76Bに供給する。
Write the output of the control circuit 68 lbi start pulse generator 6
9 and 73 and read start pulse generators 70 and 74. A 4fs.2φ clock is supplied to the generator 69. A 4 fs clock is provided to generators 70 and 73. fs clock to generator 74 and D/8 converters 76A and 76B.

以上に説明した各部における信号の時間関係を第8図(
a) 、 (b)の■〜■に示す。
Figure 8 (
Shown in ■ to ■ in a) and (b).

第7図に示した再生側処理回路の動作は、上述の第6図
示の記録側についての動作の逆を行って、元の2系統の
クロマ信号CW、CNを復元するものである。
The operation of the reproduction side processing circuit shown in FIG. 7 is the reverse of the operation on the recording side shown in FIG. 6 described above to restore the original two systems of chroma signals CW and CN.

以上に述べた本発明記録再生方式の信号処理過程におい
ては、1水平期間(IH)遅延回路61.64とその挿
入切換えを行うスイッチ62.65とを組合せたスクラ
ンブル回路60.63を、それぞれRAM50の出力側
およびRAM66の入力端に挿入することにより、信号
C1(■)、C2(■)の構成をスクランブルすること
ができ、しかも記録・再生信号処理を適切に組合せるこ
とによってはじめて正常なりロマ信号を再生できるよう
にデスクランブルすることができる。
In the signal processing process of the recording and reproducing system of the present invention described above, scramble circuits 60 and 63, which are a combination of one horizontal period (IH) delay circuits 61 and 64 and switches 62 and 65 for switching the insertion and switching, are installed in each RAM 50 and By inserting it into the output side of the RAM 66 and the input side of the RAM 66, it is possible to scramble the configuration of the signals C1 (■) and C2 (■), and it is possible to scramble the configuration of the signals C1 (■) and C2 (■). The signal can be descrambled for playback.

第6図に示したスクランブル回路60の構成の場合、ス
イッチ62をONすることにより C2チャネルの信号
をIH遅延させ、C1チャネルのCw″と C2チャネ
ルのCw″のタイミングをシフトすると、第9図(a)
の■1および■□に示すように、同一タイミングにcl
、C2チャネルともc wIFまたはcN/lとなる組
合せは存在しなくなり、このまま第8図(b)の■→■
の順序の再生を行うと、正常なりロマ信号の再生を不能
にすることができる。
In the case of the configuration of the scrambling circuit 60 shown in FIG. 6, when the signal of the C2 channel is delayed by IH by turning on the switch 62 and the timing of Cw'' of the C1 channel and Cw'' of the C2 channel is shifted, as shown in FIG. (a)
As shown in ■1 and ■□, cl at the same timing.
, C2 channels no longer have a combination of c wIF or cN/l, and as it is, ■→■ in Fig. 8(b)
If the playback is performed in this order, it is possible to disable the normal playback of the ROMA signal.

次に、スクランブル回路の第2の実施例を第1O図に示
す。このスクランブル回路は第6図のスクランブル回路
60の代りに用いるスクランブル回路78の構成を示し
、79および80はC2信号をil+だけ遅延させる一
遅延回路であり、81はlIAM50からのC1信号を
C1あるいはC2チャネルのいずれに出力するか、およ
びRAM50からのC2信号をil+遅延回路79ある
いは80のいずれに通して01あるいはC2チャネルの
いずれに出力するかを同期して周期11/2で切り換え
制御する切り換えスイッチである。
Next, a second embodiment of the scrambling circuit is shown in FIG. 1O. This scramble circuit shows the configuration of a scramble circuit 78 used in place of the scramble circuit 60 in FIG. Switching for controlling which of the C2 channels to output to and which of the 01 or C2 channels the C2 signal from the RAM 50 is passed through the il+delay circuit 79 or 80 and output to the 01 or C2 channel at a cycle of 11/2. It's a switch.

このスクランブル回路78の動作は第9図(b)の■2
.■2に示すようになる。すなわち、 C1チャネルの
出力は(:w”のみから、またC2チャネルの出力はC
N″のみから構成され、 C1チャネルと 02チャネ
ルが同じタイミングでCw”のみ、またはCN″のみか
らなる組合せは存在しなくなり、このまま第8図の■−
■の順序の再生を行うと、正常なりロマ信号を再生不能
にすることができる。
The operation of this scramble circuit 78 is shown in (2) in FIG. 9(b).
.. ■It becomes as shown in 2. In other words, the output of the C1 channel is from (:w” only, and the output of the C2 channel is from C
There is no longer a combination consisting of only N'' and only Cw'' or only CN'' in which the C1 channel and 02 channel are at the same timing.
If playback is performed in the order (2), normal or ROMA signals can be made unplayable.

以上に述べた第1の実施例および第2の実施例において
、放送波信号の形式、録画モード動作をj&切に組合せ
ることにより、放送波を収録したビデオテープとレンタ
ルビデオテープを再生する場合には第7図のスクランブ
ル解除回路63を動作させなくても正常なりロマ信号を
再生できるが、レンタルビデオテープを再収録したテー
プを再生するときには正常なりロマ信号を再生できない
ように構成することかてきる。
In the first and second embodiments described above, when playing back a video tape recording broadcast waves and a rental video tape by combining the format of the broadcast wave signal and the recording mode operation. In some cases, the ROMA signal can be normally reproduced without operating the descrambling circuit 63 shown in FIG. 7, but when a tape that has been rerecorded from a rental video tape is played back, the ROMA signal cannot be normally reproduced. I'll come.

また、さらに他の形式の放送波信号を用いることにより
、レンタルビデオテープはデスクランブル回路63を動
作させずに正常なりロマ信号を再生できるが、放送波を
収録したビデオテープの再生時にはデスクランブル回路
63を動作させて始めて正常なりロマ信号を再生できる
ように構成することもできる。
Furthermore, by using broadcast wave signals of other formats, rental video tapes can normally play back Roma signals without operating the descrambling circuit 63; however, when playing back video tapes containing broadcast waves, the descrambling circuit It is also possible to configure the system so that a normal ROMA signal can be reproduced only after 63 is operated.

次に、第2表に、放送局内でのカラー信号処理にあたっ
て、スクランブル回路に通すか否かおよび同期シフタに
より同期をシフトさせるか否かと、それに対応して、V
TR内での、録画時におけるスクランブル回路60のO
N、OFF状態、クロマ同一信号識別検出回路82のO
N、OFFおよびデスクランブル回路63のON、OF
Fをいかに制御するかを、放送波およびレンタルテープ
の2つの信号源の場合について説明す、る。
Next, Table 2 shows whether to pass the color signal through a scrambling circuit and whether or not to shift the synchronization with a sync shifter in color signal processing within a broadcast station, and the corresponding V
O of the scramble circuit 60 during recording in the TR
N, OFF state, O of chroma same signal identification detection circuit 82
N, OFF and descrambling circuit 63 ON, OFF
How to control F will be explained in the case of two signal sources: broadcast waves and rental tape.

次に、第2表の動作を第5図〜第9図、第11図示の回
路および波形図との関係についてまとめて説明する。
Next, the operations shown in Table 2 will be explained together with respect to their relationship with the circuits and waveform diagrams shown in FIGS. 5 to 9 and 11.

1)放送波モードAの場合 信号源側スクランブル回路はOFFであり、クロマ信号
は第8図(a)の■、■のようになる。
1) In the case of broadcast wave mode A, the signal source side scrambling circuit is OFF, and the chroma signal becomes as shown in (1) and (2) in FIG. 8(a).

同期シフタはONであり送信波形は第11図(b)のよ
うになる。
The synchronous shifter is ON and the transmitted waveform is as shown in FIG. 11(b).

VTR録画時における同期シフト検出回路44の出力は
第11図(e)のようにOFFであり、スイッチ62は
OFFとなる。
During VTR recording, the output of the synchronous shift detection circuit 44 is OFF as shown in FIG. 11(e), and the switch 62 is OFF.

VTR再生時における同期シフト検出回路45の出力は
OFFであり、スイッチ65はOFFとなる。
During VTR playback, the output of the synchronous shift detection circuit 45 is OFF, and the switch 65 is OFF.

(:tw” 、CN ″についての同一信号識別検出器
82はONであり、スイッチ65はOFFとなる。
(: tw'', the same signal identification detector 82 for CN'' is ON, and the switch 65 is OFF.

2)放送波モードBの場合 信号源側スクランブル回路はONであり、クロマ信号は
第9図(a)の■1■1.第9図(b)の■2■2のよ
うになる。
2) In the case of broadcast wave mode B, the signal source side scrambling circuit is ON, and the chroma signal is as shown in 1.1.1 in FIG. 9(a). It becomes like ■2■2 in Fig. 9(b).

同期シフタはONであり、送信波形は第11図(b)の
ようになる。
The synchronous shifter is ON, and the transmitted waveform becomes as shown in FIG. 11(b).

VTR録画時における同期シフト検出回路44の出力は
第11図(e)のようにOFFであり、スイッチ62は
OFFになる。
During VTR recording, the output of the synchronous shift detection circuit 44 is OFF as shown in FIG. 11(e), and the switch 62 is OFF.

VTR再生時における同期シフト検出回路45の出力は
OFFであり第11図(e)のようになる。
The output of the synchronization shift detection circuit 45 during VTR playback is OFF, as shown in FIG. 11(e).

C,it 、cNrrについての同一信号識別検出器8
2はOFFであり、スイッチ65はOFFとなる。
Identical signal identification detector 8 for C,it,cNrr
2 is OFF, and the switch 65 is OFF.

3)レンタルテープ再生時 信号源(オリジナルテープの収録状態)ではスクランブ
ル処理および同期シフト処理を行っていないので、いず
れもOFFであり、クロマ信号は第8図(a)の■、■
のようになる。
3) Since scrambling processing and synchronization shift processing are not performed in the signal source during rental tape playback (original tape recording state), both are OFF, and the chroma signal is
become that way.

VTR録画時にはスクランブルとは無関係である。It has nothing to do with scrambling during VTR recording.

VTR再生時には同期シフト検出回路45の出力かON
になり、第11図(d)のようになる。
During VTR playback, the output of the synchronous shift detection circuit 45 is ON.
, as shown in Fig. 11(d).

Cw″、CN ″についての同一信号識別検出器82は
ONになる。
The same signal identification detector 82 for Cw'' and CN'' is turned ON.

4)レンタルテープ録画時 信号源ではスクランブル処理および同期シフト処理を行
っていないので、いずれもOFFであり、クロマ信号は
第8図(a)の■、■のようになる。
4) Since scrambling processing and synchronization shift processing are not performed in the signal source during rental tape recording, both are OFF, and the chroma signal becomes as shown in (1) and (2) in FIG. 8(a).

VTR録画時には、同期シフト検出回路44の出力がO
Nとなり、第11図(d)のようになり、スイッチ62
はONとなる。
During VTR recording, the output of the synchronous shift detection circuit 44 is O.
N, as shown in FIG. 11(d), and the switch 62
becomes ON.

VRT再生時には同期シフト検出回路45はONとなり
、スイッチ65はOFFとなり、第11図(d)のよう
になる。
During VRT reproduction, the synchronous shift detection circuit 45 is turned on and the switch 65 is turned off, as shown in FIG. 11(d).

c WIF 、 c NHについての同一信号識別検出
器82はOFF となり、スイッチ65はOFFとなる
。したがって、正常なりロマ再現はできない。
The same signal identification detector 82 for c WIF and c NH is turned off, and the switch 65 is turned off. Therefore, it is not possible to reproduce normal Romani.

なお、スクランブルをかけるための遅延回路61.64
,79.80は上述したi11遅延に限られるものでは
なく、適宜の遅延時間に定めうること勿論である。
In addition, delay circuits 61 and 64 for scrambling
, 79.80 is not limited to the above-mentioned i11 delay, but can of course be set to any appropriate delay time.

[発明の効果] 以上から明らかなように、従来、帯域20MHzの輝度
信号と帯域約10MHzの2系統のクロマ信号から成る
ハイビジョン信号を録画するのには4チャネルの記録・
再生系が必要であったのに対して、本発明によれば、帯
域25MHzの輝度信号と帯域約6MHzの線順次クロ
マ信号を2チャネルの記録・再生系で録画することが可
能になった。
[Effects of the Invention] As is clear from the above, conventionally, recording a high-definition signal consisting of a luminance signal with a band of 20 MHz and two systems of chroma signals with a band of about 10 MHz requires four channels of recording.
Whereas a playback system was required, according to the present invention, it has become possible to record a luminance signal with a band of 25 MHz and a line-sequential chroma signal with a band of about 6 MHz using a two-channel recording/playback system.

その結果、回路規模が小さくなり、高密度テープを装填
したカセット型機構系と組合わせることにより、小形か
つ高性能で運用性の高い可搬型ハイビジョン録画再生装
置を構成できる。
As a result, the circuit scale is reduced, and by combining it with a cassette-type mechanical system loaded with a high-density tape, it is possible to construct a compact, high-performance, and highly operable portable high-definition recording/playback device.

さらに、チャネル数を3〜4チャネルに増加すれは、従
来不可能であった輝度信号帯域40〜50M1lzに達
する録画を行うこともできる。
Furthermore, by increasing the number of channels to 3 to 4 channels, recording can be performed in a luminance signal band of 40 to 50 M1lz, which was previously impossible.

しかもまた、本発明では映像信号を2チャネルに分割し
て録画する録画再生装置において、クロマ信号を分割し
て処理しているので、映像信号に付加する2種類の同期
信号とかかる2チャネルに分割されたクロマ信号との組
合せに基づいてスクランブルをかけて、放送波収録・再
生は正常に行えるが、レンタルテープは再生のみで収録
は不能とすることができ、それにより以下の効果を発揮
させることができる。
Furthermore, in the present invention, in a recording/playback device that divides and records a video signal into two channels, the chroma signal is divided and processed, so two types of synchronization signals are added to the video signal, and the video signal is divided into two channels. By scrambling based on the combination with the received chroma signal, broadcast wave recording and playback can be performed normally, but rental tapes can only be played back and not recorded, thereby producing the following effects. I can do it.

(A)放送波については、送信波形を切り替えることに
より、スクランブルをかけるか否かを制御でき、したが
って、このような制御により無料再生モードあるいは特
定部品追加による有料再生モードの選択が可能である。
(A) With regard to broadcast waves, it is possible to control whether or not to scramble them by switching the transmission waveform. Therefore, such control makes it possible to select a free reproduction mode or a paid reproduction mode by adding specific parts.

(B)レンタルテープについては、再生は正常にできる
が、録画しようとすると、スクランブルがかかってしま
い再生時に正常なりロマ信号再生を行うことができない
(B) Rental tapes can be played back normally, but when you try to record them, they are scrambled and play back normally, making it impossible to play back Roma signals.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明による輝度信号時間軸伸張、クロマ信号
圧縮時分割録画方式の映像信号系の一例を示すブロック
図、 第2図(a)〜(c)は第1図の各部における信号の波
形を示す信号波形図、 第3図は記録信号のFM変調波の周波数スペクトラムを
示す図、 第4図は本発明におけるクロマ信号処理の変形例を示す
ブロック図、 第5図は本発明に係る録画再生装置の実施例の全体構成
を示す系統図、 第6図は第1図の記録部におけるスクランブル処理回路
の一例を示すブロック図、 第7図は第1図の再生部におけるスフランプラウ処理回
路の一例を示すブロック図、 第8図(a)および(b)は、それぞれ、第6図および
第7図の各部についてのタイミングチャートおよび動作
説明図、 第9図(a)および(b)はスクランブル回路の動作説
明図、 第1O図は他のスクランブル回路の実施例を示すブロッ
ク図、 第11図(a)〜(e)は同期シフト検出の動作説明図
である。 1・・・マトリクス回路、 2.33・・・時間軸伸張回路、 3.4・・・時分割合成回路、 5・・・線順次変換回路、 6.31・・・時間軸圧縮回路、 7・・・分配器、 8・・・同期信号発生器、 9・・・圧縮同期発生回路、 lO・・・スイッチングパルス発生器、11・・・線順
次識別パルス発生器、 12.13・・・FM変調器、 14.15・・・記録増幅器、 16.17・・・記録ヘッド、 18・・・磁気記録テープ、 19.20・・・再生ヘッド、 21.22・・・再生増幅器、 23.24・・・RF等化器、 25.26・・・FM復調器、 27.28・・・時分割回路、 29・・・同期分離回路、 30・・・再生スイッチングパルス発生器、32・・・
統合器、 34・・・線順次逆変換回路、 35・・・逆マトリックス回路、 36・・・同期成形回路、 37八、37B・・・時間軸圧縮回路、40・・・時分
割多重回路、 41・・・FM記録再生システム、 42・・・時分割分配回路、 44・・・記録側同期シフト検出回路、45・・・再生
側同期シフト検出回路、46A、46B・・・へ/Dコ
ンバータ、49・・・ICメモリRAM 。 50・・・ICメモリRAM 。 51・・・奇偶ライン識別回路、 52.68・・・書き込み/読み出し制御回路、53.
75・・・fs発生器、 54.57,69,73・・・書き込み開始パルス発生
器、 55.58,70.74・・・読み出し開始パルス発生
器、 56.72・・・4fS発生器、 59.71・・・2相(2φ) 4fs発生器、60.
78・・・スクランブル回路、 61.64,79゜80・・・IH遅延回路、62.6
5.81・・・スイッチ、 63・・・デスクランブル回路、 66・・・ICメモリRAM 。 67・・・ICメモリRAM 。 76A、76B・・・D/Aコンバータ、82・・・同
一信号識別検出回路、 83・・・スクランブル解読スイッチ制御回路。
FIG. 1 is a block diagram showing an example of a video signal system of the time-division recording method of luminance signal time axis expansion and chroma signal compression according to the present invention. FIG. 3 is a diagram showing the frequency spectrum of the FM modulated wave of the recording signal; FIG. 4 is a block diagram showing a modified example of chroma signal processing according to the present invention; FIG. 5 is a diagram showing a modification of the chroma signal processing according to the present invention. FIG. 6 is a block diagram showing an example of the scrambling processing circuit in the recording section of FIG. 1; FIG. 7 is a block diagram showing an example of the scrambling processing circuit in the reproducing section of FIG. 1; A block diagram showing an example, FIGS. 8(a) and (b) are timing charts and operation explanation diagrams for each part of FIGS. 6 and 7, respectively. FIGS. 9(a) and (b) are FIG. 1O is a block diagram showing another embodiment of the scramble circuit; FIGS. 11(a) to 11(e) are diagrams explaining the operation of synchronous shift detection; FIG. 1... Matrix circuit, 2.33... Time axis expansion circuit, 3.4... Time division synthesis circuit, 5... Line sequential conversion circuit, 6.31... Time axis compression circuit, 7 ...Distributor, 8...Synchronization signal generator, 9...Compression synchronization generation circuit, 1O...Switching pulse generator, 11...Line sequential identification pulse generator, 12.13... FM modulator, 14.15... Recording amplifier, 16.17... Recording head, 18... Magnetic recording tape, 19.20... Reproducing head, 21.22... Reproducing amplifier, 23. 24... RF equalizer, 25. 26... FM demodulator, 27. 28... Time division circuit, 29... Synchronization separation circuit, 30... Regenerative switching pulse generator, 32...・
Integrator, 34... line sequential inverse conversion circuit, 35... inverse matrix circuit, 36... synchronous shaping circuit, 378, 37B... time axis compression circuit, 40... time division multiplexing circuit, 41...FM recording/reproducing system, 42...Time division distribution circuit, 44...Recording side synchronous shift detection circuit, 45...Reproducing side synchronous shift detection circuit, 46A, 46B.../D converter , 49...IC memory RAM. 50...IC memory RAM. 51... Odd-even line identification circuit, 52. 68... Write/read control circuit, 53.
75...fs generator, 54.57,69,73...write start pulse generator, 55.58,70.74...read start pulse generator, 56.72...4fS generator, 59.71...2-phase (2φ) 4fs generator, 60.
78... Scramble circuit, 61.64, 79°80... IH delay circuit, 62.6
5.81...Switch, 63...Descramble circuit, 66...IC memory RAM. 67...IC memory RAM. 76A, 76B... D/A converter, 82... Same signal identification detection circuit, 83... Scramble decoding switch control circuit.

Claims (1)

【特許請求の範囲】 1)カラーテレビジョンの映像信号を録画し再生するに
あたり、 録画時には、 テレビジョンカメラからの映像信号を輝度信号と2つの
クロマ信号に変換し、 前記輝度信号を時間軸伸張し、その伸張された輝度信号
を少なくとも2つのチャネルに分割し、 前記2つのクロマ信号を線順次変換し、 その線順次に変換された1チャネルのクロマ信号を時間
軸圧縮し、 該1チャネルのクロマ信号を少なくとも2つのチャネル
に分割して前記分割された少なくとも2つの輝度信号の
水平同期信号期間にそれぞれ分配して挿入し、 その分配挿入により合成された少なくとも2つの信号の
各々を、各チャネルあてに設けた記録ヘッドによって記
録媒体に録画し、 再生時には、 前記分割数と同じ個数の再生ヘッドにより前記記録媒体
からそれぞれ、前記分割数と同数のチャネルの信号を再
生し、 その再生された信号の各々を輝度信号とクロマ信号とに
分割し、 その分割された輝度信号同士およびクロマ信号同士を各
チャネルごとに統合し、 その統合された輝度信号を時間軸圧縮して再生輝度信号
を形成し、 前記統合されたクロマ信号を時間軸伸張してから線順次
変換することにより2つの再生クロマ信号を形成するよ
うにしたことを特徴とするカラー信号録画再生方式。 2)特許請求の範囲第1項記載のカラー信号録画再生方
式において、 録画時においては、前記分割されたクロマ信号の少なく
とも2つのチャネルのいずれか一方のチャネルの信号を
遅延可能にしてスクランブルをかけ、 再生時においては、前記分割されたクロマ信号のいずれ
かのチャネルの信号を遅延可能にしてデスクラブルを行
うことを特徴とするカラー信号録画再生方式。 3)特許請求の範囲第2項記載のカラー信号録画再生方
式において、録画の側では、少なくとも2つに分割され
た線順次のクロマ信号を1水平走査期間の遅延回路を用
いることにより、その配列順序を相互に変化させて録画
し、再生側では、再生されたクロマ信号の線順次の相互
の配列順序を1水平走査期間の遅延回路を用いて正常な
順序に戻すよう制御することを特徴とするカラー信号録
画再生方式。
[Claims] 1) When recording and playing back a color television video signal, during recording, the video signal from the television camera is converted into a luminance signal and two chroma signals, and the luminance signal is expanded in the time axis. dividing the expanded luminance signal into at least two channels, converting the two chroma signals line-sequentially, time-base compressing the line-sequentially converted chroma signal of one channel, and compressing the line-sequentially converted chroma signal of one channel; The chroma signal is divided into at least two channels and distributed and inserted into the horizontal synchronization signal periods of the at least two divided luminance signals, and each of the at least two signals synthesized by the distribution and insertion is inserted into each channel. Recording is performed on a recording medium using a recording head provided at a particular location, and during playback, signals of the same number of channels as the number of divisions are reproduced from the recording medium by the same number of reproduction heads as the number of divisions, and the reproduced signals are reproduced. Each of these is divided into a luminance signal and a chroma signal, the divided luminance signals and chroma signals are integrated for each channel, and the integrated luminance signal is compressed in the time axis to form a reproduced luminance signal. . A color signal recording and reproducing method, characterized in that two reproduced chroma signals are formed by time-axis expanding the integrated chroma signal and then line-sequentially converting the integrated chroma signal. 2) In the color signal recording and reproducing method according to claim 1, during recording, the signal of one of the at least two channels of the divided chroma signal is delayed and scrambled. . A color signal recording and playback system, characterized in that during playback, the signal of any channel of the divided chroma signal can be delayed to perform descrabbling. 3) In the color signal recording and reproducing method according to claim 2, on the recording side, the line-sequential chroma signal divided into at least two parts is arranged by using a delay circuit for one horizontal scanning period. The system is characterized in that recording is performed with the order mutually changed, and on the playback side, the line-sequential arrangement order of the reproduced chroma signals is controlled to return to the normal order using a delay circuit of one horizontal scanning period. Color signal recording and playback method.
JP61018879A 1986-01-30 1986-01-30 Color signal recording and reproducing system Pending JPS62176391A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61018879A JPS62176391A (en) 1986-01-30 1986-01-30 Color signal recording and reproducing system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61018879A JPS62176391A (en) 1986-01-30 1986-01-30 Color signal recording and reproducing system

Publications (1)

Publication Number Publication Date
JPS62176391A true JPS62176391A (en) 1987-08-03

Family

ID=11983837

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61018879A Pending JPS62176391A (en) 1986-01-30 1986-01-30 Color signal recording and reproducing system

Country Status (1)

Country Link
JP (1) JPS62176391A (en)

Similar Documents

Publication Publication Date Title
US4873582A (en) Video signal and method therefor time axis altering circuit used in a video tape recorder for recording a broadband video signal
US5815630A (en) Tape dubbing and copy guard signal inserting method and apparatus
JPS62176391A (en) Color signal recording and reproducing system
US5210618A (en) Method, apparatus and record carrier for video signal recording and reading wherein signal blocks occurring during switching are repositioned and preserved
JPH06197313A (en) Magnetic recording and reproducing device
US5457579A (en) Apparatus for recording each editing unit of video and audio signals in an isolated area on a recording medium
JPS63302688A (en) High definition video signal recording and reproducing method
EP0232940B1 (en) Method of recording and/or reading a video signal, for example an mac signal, apparatus for carrying out the method, and magnetic record carrier obtained by means of the method
JPS62155691A (en) Color video signal recording and reproducing device
JP2616719B2 (en) Information signal recording device and recording / reproducing device
JPH0832008B2 (en) Magnetic recording / reproducing device
JP3067447B2 (en) Video signal recording or playback device
JP2656601B2 (en) Magnetic recording / reproducing device
JPS595963B2 (en) Video signal long-term recording method
JPH0144075B2 (en)
KR0157556B1 (en) Track division signal producing apparatus of digital vcr
JP2613277B2 (en) Video signal recording and playback device
JPH0430238B2 (en)
JPH0530355B2 (en)
JPH02254673A (en) Signal recorder
JPS6158387A (en) Magnetic recording and reproducing device
JPH0193272A (en) Magnetic recording and reproducing device
JPH0475710B2 (en)
JPH0865540A (en) Method for transmitting synchronizing signal
JPH01307390A (en) Picture recording/reproducing device