JPS6215160B2 - - Google Patents

Info

Publication number
JPS6215160B2
JPS6215160B2 JP53057394A JP5739478A JPS6215160B2 JP S6215160 B2 JPS6215160 B2 JP S6215160B2 JP 53057394 A JP53057394 A JP 53057394A JP 5739478 A JP5739478 A JP 5739478A JP S6215160 B2 JPS6215160 B2 JP S6215160B2
Authority
JP
Japan
Prior art keywords
display
time
display element
circuit
element group
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP53057394A
Other languages
Japanese (ja)
Other versions
JPS54148574A (en
Inventor
Masaharu Orii
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP5739478A priority Critical patent/JPS54148574A/en
Publication of JPS54148574A publication Critical patent/JPS54148574A/en
Publication of JPS6215160B2 publication Critical patent/JPS6215160B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G9/00Visual time or date indication means
    • G04G9/02Visual time or date indication means by selecting desired characters out of a number of characters or by selecting indicating elements the position of which represent the time, e.g. by using multiplexing techniques
    • G04G9/06Visual time or date indication means by selecting desired characters out of a number of characters or by selecting indicating elements the position of which represent the time, e.g. by using multiplexing techniques using light valves, e.g. liquid crystals

Landscapes

  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【発明の詳細な説明】 この発明は液晶、発光ダイオードなどの光学的
表示素子を用いて時刻を表示する電子時計に関す
る。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an electronic timepiece that displays time using an optical display element such as a liquid crystal or a light emitting diode.

この種の時計は表示素子をセグメントタイプに
構成して時刻を数字で表示する、いわゆるデジタ
ル表示式の電子時計と、ドツトタイプの表示素子
を従来の針式時計の時分に対応させて配置し、時
刻表示するアナログ表示式の電子時計とに大別さ
れる。しかして、上記デジタル表示式の電子時計
にあつては、セグメントタイプの表示素子により
時刻を表示するので、例えば、ストツプウオツ
チ、タイマー、アラーム等時刻以外の他の機能情
報を上記表示素子によつて切換表示させることが
できるものであり、例えば腕時計等に組み込めば
非常に便利なものとなる。ところが上記アナログ
表示式の電子時計においては、時、分あるいは秒
の時刻情報を表示するのみであり、それ故ストツ
プウオツチ、アラーム、タイマなどの機能表示は
時、分を表示するドツトタイプの表示素子によつ
て囲まれた内部空間にセグメントタイプの表示素
子を設け、これによつて行わせることが考えられ
ている。しかし、これを、腕時計のように、表示
部の表示面積が制限されている場合には自づから
制約をうけるものであり、表示素子の数が増える
ので表示部の構成が複雑となるばかりか、ドツト
タイプの表示素子によつて囲まれた空間にセグメ
ントタイプの表示素子を組込むので、上記ドツト
タイプの表示素子を小形化させることとなり、ア
ナログ表示部が見にくくなり、本来の時刻表示機
能を阻害するという欠点がある。
This type of watch is a so-called digital display type electronic watch that has a segment type display element to display the time in numbers, and a dot type display element that is arranged to correspond to the hours and minutes of a conventional hand type watch. They are broadly divided into analog display type electronic watches that display the time. In the case of the above digital display type electronic watch, since the time is displayed using a segment type display element, for example, other functional information other than time, such as a stopwatch, a timer, and an alarm, can be switched using the display element. It can be displayed, and if incorporated into a wristwatch, for example, it would be very convenient. However, the above-mentioned analog display type electronic watches only display time information in hours, minutes, or seconds, and therefore functions such as stopwatches, alarms, and timers are displayed using dot-type display elements that display hours and minutes. It has been considered to provide a segment type display element in an internal space surrounded by a wall, and to perform the display using the segment type display element. However, this is naturally limited when the display area of the display section is limited, such as in a wristwatch, and as the number of display elements increases, the structure of the display section becomes complicated. Since a segment-type display element is incorporated into a space surrounded by dot-type display elements, the dot-type display element has to be made smaller, making the analog display difficult to see and inhibiting the original time display function. There are drawbacks.

この発明は上記事情にもとづいてなされたもの
で、その目的とするところは、アナログ時計の
時、分の表示素子を用いてアラーム迄の残り時間
を明確に表示し得る電子時計を提供しようとする
ものである。
This invention was made based on the above circumstances, and its purpose is to provide an electronic clock that can clearly display the remaining time until an alarm using hour and minute display elements of an analog clock. It is something.

以下、この発明を図示の実施例にもとづいて具
体的に説明する。第1図において、符号1は発振
器で、この発振器1からの発振信号は分周回路2
を介して分周され、1秒周期(1P/s)の信号
が時刻計数部3に与えられる。上記時刻計数部3
は1秒周期の信号を計数して1分周期毎にパルス
信号(1P/M)を出力する60進の秒カウンタ、
この1分周期のパルス信号1P/Mを計数して60
分周期毎にパルス信号(1P/H)を出力する60
進の分カウンタ及びパルス信号1P/Hを計数す
る12進の時カウンタとにより構成されている。上
記時刻計数部3からの時刻情報はアンド回路4の
一方の入力端に与えられ、アンド回路4からの出
力信号はオア回路5を介して第1のデコーダ6に
供給される。この第1のデコーダ6でデコードさ
れた表示信号は表示制御回路23を介してアナロ
グ表示部7にある時、分表示のためのドツトタイ
プの表示素子群8および9に与えられる。また、
分周回路2から出力される1秒周期のパルス信号
(1P/s)は、タイマ時間設定器10に与えられ
る。このタイマ時間設定器10では、上記パルス
信号1P/sが与えられる毎に設定時間を順次減
算し、その減算されてゆくタイマ時間を“0”検
出器11に与えると共にアンド回路12の一方の
入力端にも供給するようになつている。そして上
記“0”検出器11で減算信号が“0”になつた
時、これを検出してオア回路13を介して報音器
14に報知信号を与える。また、上記アンド回路
12からの出力は第2のデコーダ15に与えら
れ、この第2のデコーダ15でデコードされた表
示信号は表示制御回路23を介して前記アナログ
表示部7に与えられる。
Hereinafter, the present invention will be specifically explained based on illustrated embodiments. In FIG. 1, reference numeral 1 is an oscillator, and the oscillation signal from this oscillator 1 is transmitted to a frequency dividing circuit 2.
The signal is frequency-divided via the 1-second period (1P/s) and is given to the time counter 3. The above time counting section 3
is a sexagesimal second counter that counts signals with a 1-second period and outputs a pulse signal (1P/M) every 1-minute period,
Count this 1 minute period pulse signal 1P/M to 60
60 that outputs a pulse signal (1P/H) every minute period
It consists of a decimal minute counter and a decimal hour counter that counts pulse signals 1P/H. Time information from the time counter 3 is applied to one input terminal of an AND circuit 4, and an output signal from the AND circuit 4 is applied to a first decoder 6 via an OR circuit 5. The display signal decoded by the first decoder 6 is applied via the display control circuit 23 to a group of dot-type display elements 8 and 9 for displaying minutes when it is in the analog display section 7. Also,
A 1 second cycle pulse signal (1P/s) output from the frequency dividing circuit 2 is given to a timer time setter 10. This timer time setter 10 sequentially subtracts the set time every time the pulse signal 1P/s is applied, and supplies the subtracted timer time to a "0" detector 11 and one input of the AND circuit 12. It is designed to be supplied to the ends as well. When the subtraction signal becomes "0" in the "0" detector 11, this is detected and a notification signal is given to the sound alarm 14 via the OR circuit 13. Further, the output from the AND circuit 12 is applied to a second decoder 15, and the display signal decoded by the second decoder 15 is applied to the analog display section 7 via the display control circuit 23.

また、図中、16はアラーム時刻設定器であ
り、こゝで設定されたアラーム時刻情報は一致回
路17に与えられている。また上記一致回路17
には時刻計数部3からの時刻情報も与えられてい
て、前記アラーム時刻設定器16からのアラーム
時刻情報と時刻計数部3の時刻情報とが比較さ
れ、一致した時、上記一致回路17からはアラー
ムの報知信号が出力され、オア回路13を介して
報音器14に与えられるようになつている。また
アラーム時刻設定器16からのアラーム時刻情報
はアンド回路18の一方の入力端に与えられてお
り、上記アンド回路18の出力はオア回路5を介
して前記第1のデコーダ6に与えられている。
Further, in the figure, reference numeral 16 denotes an alarm time setting device, and alarm time information set here is given to a matching circuit 17. In addition, the matching circuit 17
The alarm time information from the alarm time setter 16 is compared with the time information from the time counter 3, and when they match, the matching circuit 17 outputs the time information from the time counter 3. An alarm notification signal is output and given to a sound alarm 14 via an OR circuit 13. Further, the alarm time information from the alarm time setting device 16 is given to one input terminal of an AND circuit 18, and the output of the AND circuit 18 is given to the first decoder 6 via the OR circuit 5. .

また、スイツチS1の操作によつてワンシヨツト
回路19からは、内容“1”が1ビツトにだけプ
リセツトされている3ビツトのシフトレジスタ2
0に対して前記内容“1”を順次シフトさせるシ
フト信号が与えられる。このシフトレジスタ20
の第1ビツトの出力信号はアンド回路4の他方の
入力端に加えられる。また、第2ビツトの出力信
号はアンド回路18の他方の入力端に加えられ、
第3ビツトの出力信号はアンド回路12の他方の
入力端に加えられる。
Further, by operating the switch S1 , the one-shot circuit 19 outputs a 3-bit shift register 2 in which the content "1" is preset to only 1 bit.
A shift signal is applied to sequentially shift the content "1" relative to zero. This shift register 20
The output signal of the first bit is applied to the other input terminal of the AND circuit 4. Further, the output signal of the second bit is applied to the other input terminal of the AND circuit 18,
The output signal of the third bit is applied to the other input terminal of the AND circuit 12.

第2図は、第1、第2のデコーダ6,15、表
示制御部23及びアナログ表示部7の一部を示し
たものである。つまり、デコーダ6においては、
計時計数部3からの「時」「分」の時刻情報がデ
コードされ、デコーダ15においてはタイマ時間
設定器10からの「時間」、「分」の残り時間が
夫々デコードされるものであるが、デコーダ6に
おいては「時」情報、デコーダ15においては
「時間」情報についてのみ示し、夫々の「分」情
報に対しては省略してある。
FIG. 2 shows a portion of the first and second decoders 6, 15, display control section 23, and analog display section 7. As shown in FIG. In other words, in the decoder 6,
The time information of "hours" and "minutes" from the counter 3 is decoded, and the remaining time of "hours" and "minutes" from the timer time setter 10 are decoded in the decoder 15, respectively. , only the "hour" information is shown in the decoder 6 and the "hour" information in the decoder 15, and the respective "minute" information is omitted.

しかして、デコーダ6においてはインバータ2
1a,21b,21c,21dが設けられてお
り、5a,5b,5c,5dからなる4ビツトの
「時」情報はこのデコーダ6でデコードされ、時
情報が「0」の時出力される信号6aは表示制御
回路23を介してアナログ表示部7の12時の位置
にある時表示素子8aに表示駆動信号として与え
られる。また、時情報が「1」「2」「3」……の
時出力される信号6b,6c,6d……は、表示
制御回路23を介して夫々8b,8c,8d……
に表示駆動信号として与えられる。
Therefore, in the decoder 6, the inverter 2
1a, 21b, 21c, and 21d are provided, and the 4-bit "hour" information consisting of 5a, 5b, 5c, and 5d is decoded by this decoder 6, and a signal 6a is output when the hour information is "0". is applied as a display drive signal to the display element 8a of the analog display section 7 at the 12 o'clock position via the display control circuit 23. Further, signals 6b, 6c, 6d, .
is given as a display drive signal.

一方、デコーダ15にはインバータ22a,2
2b,22c,22dが設けられており、アンド
回路12を介して与えられるタイマ時間設定器1
0の時間情報は、このデコーダ15でデコードさ
れる。しかして、時間情報が「0」の時は、デコ
ーダ15からは何も出力されず、「1」の時はデ
コーダ15からの信号15aが表示制御回路23
を介して1時の位置にある表示素子8bに表示駆
動信号として与えられる。また、「2」「3」……
の時は、デコーダ15からは信号15b,15c
……が表示制御回路23に夫々出力され、「2」
の時は表示素子8b,8cが表示駆動され、
「3」の時は表示素子8b8c,8dが表示駆動
されるものである。
On the other hand, the decoder 15 has inverters 22a, 2
2b, 22c, 22d are provided, and the timer time setting device 1 is provided via an AND circuit 12.
Time information of 0 is decoded by this decoder 15. Therefore, when the time information is "0", nothing is output from the decoder 15, and when it is "1", the signal 15a from the decoder 15 is sent to the display control circuit 23.
is applied as a display drive signal to the display element 8b located at the 1 o'clock position. Also, "2""3"...
At this time, the decoder 15 outputs signals 15b and 15c.
... are respectively output to the display control circuit 23, and "2"
At the time, the display elements 8b and 8c are driven to display,
When the value is "3", the display elements 8b8c and 8d are driven to display.

このような構成において、通常、時刻表示をな
すに際しては、シフトレジスタ20の“1”信号
を第1ビツトに置く。これによつてアンド回路4
を介して時刻計数部3から時刻情報がデコーダ6
に与えられる。そして例えば10時25分であれば
“10時”の時刻情報はドツトタイプの表示素子群
8の10時の位置の表示素子を駆動附勢するよう
に、また“25分”の時刻情報は表示素子群8およ
び9の60分割素子の25分の位置の表示素子を附勢
するようにデコーダ6でデコードされる。その結
果アナログ表示部7は第3図Aのように時刻表示
をなす。
In such a configuration, when displaying the time, the "1" signal of the shift register 20 is normally placed at the first bit. By this, AND circuit 4
The time information is sent from the time counter 3 to the decoder 6 via
given to. For example, if it is 10:25, the time information of "10 o'clock" will drive and energize the display element at the 10 o'clock position of the dot type display element group 8, and the time information of "25 minutes" will drive and energize the display element of the dot type display element group 8. It is decoded by the decoder 6 so as to energize the display element at the 25th minute position of the 60-divided elements of groups 8 and 9. As a result, the analog display section 7 displays the time as shown in FIG. 3A.

また、アラーム時刻を、例えば“3時00分”を
表示するには、スイツチS1を操作して得られるワ
ンシヨツト回路19からのワンシヨツトパルスを
シフトレジスタ20に与え、内容“1”を第2の
ビツトにシフトする。これによつてアンド回路1
8を介してアラーム時刻設定器16からの時刻情
報はデコーダ6に与えられ、表示素子群8の3時
の位置の表示素子および表示素子群8および9の
12時の位置の表示素子をそれぞれ附勢ることによ
り第3図Bのような表示となる。
To display the alarm time, for example, "3:00," apply a one-shot pulse from the one-shot circuit 19 obtained by operating the switch S1 to the shift register 20, and set the content "1" to the second pulse. Shift to the bit. By this, AND circuit 1
The time information from the alarm time setter 16 is given to the decoder 6 via the display element group 8 and the display element at the 3 o'clock position of the display element group 8 and the display element groups 8 and 9.
By energizing the display elements at the 12 o'clock position, a display as shown in FIG. 3B is obtained.

また、タイマー時間設定器10の残り時間の表
示を行う場合、例えば“3時間25分”の表示はス
イツチS1を更に操作して、ワンシヨツト回路19
からワンシヨツトパルスをシフトレジスタ20に
与え、内容“1”を第3のビツトにシフトするこ
とにより行われる。これによつて、タイマー時間
設定器10からの時間情報はアンド回路12を介
してデコーダ15に与えられ、表示素子群8の1
時から3時の位置までの表示素子を附勢し、表示
素子群9の1分の位置から25分の位置までの表示
素子を附勢する。これは第3図Cのような表示と
なる。
In addition, when displaying the remaining time on the timer time setter 10, for example, to display "3 hours and 25 minutes", further operate the switch S1 and turn on the one shot circuit 19.
This is done by applying a one shot pulse to the shift register 20 and shifting the content "1" to the third bit. As a result, time information from the timer time setter 10 is given to the decoder 15 via the AND circuit 12, and one of the display element groups 8
The display elements from the o'clock position to the 3 o'clock position are energized, and the display elements from the 1 minute position to the 25 minute position of the display element group 9 are energized. This results in a display as shown in FIG. 3C.

即ち、上記実施例においては、通常時刻、アラ
ーム時刻等の時刻情報は、時、分に対応する表示
素子のみを表示させ、残り時間等の時間情報は1
時及び1分の位置にある表示素子から残り時間ま
での表示素子を積算表示させるようにしたもので
あり、アナログ表示式の電子時計にアラーム、タ
イマ等の機能を組込むことが可能となるばかり
か、夫々の機能にふさわしい表示形態で表示させ
ることができ、時刻と時間との区別も容易となる
ものである。
That is, in the above embodiment, time information such as the normal time and alarm time is displayed only on the display elements corresponding to hours and minutes, and time information such as the remaining time is displayed on the display elements corresponding to hours and minutes.
The display elements from the hour and minute positions to the remaining time are displayed in an integrated manner, making it possible to incorporate functions such as alarms and timers into analog display type electronic watches. , can be displayed in a display format suitable for each function, and it is easy to distinguish between time and time.

第4図にみられる実施例は時刻表示のほかにア
ラーム時刻表示およびアラームまでの残り時間表
示を同時に行なわせることができるようにしたも
のである。図において符号101は発振器で、こ
の発振器101からの信号は分周回路102を介
して分周され、1秒周期(1P/s)の信号とし
て時刻計数部103に与えられる。上記時刻計数
部103は前記第1図で示した実施例同様の構成
を成すもので時刻情報を出力する。この時刻計数
部103からの時刻情報はアンド回路104の一
方の入力端に与えられ、アンド回路104の出力
信号はデコーダ105に供給される。そして、こ
のデコーダ105でデコードされた表示信号はマ
トリツクスオア回路106を介してアナログ表示
部107にある時、分表示のためのドツトタイプ
の表示素子群108および109に与えられる。
In the embodiment shown in FIG. 4, in addition to the time display, the alarm time and the remaining time until the alarm can be displayed simultaneously. In the figure, reference numeral 101 denotes an oscillator, and a signal from this oscillator 101 is frequency-divided via a frequency dividing circuit 102 and given to a time counting section 103 as a signal with a period of 1 second (1P/s). The time counting section 103 has a configuration similar to that of the embodiment shown in FIG. 1, and outputs time information. The time information from this time counting section 103 is given to one input terminal of an AND circuit 104, and the output signal of the AND circuit 104 is supplied to a decoder 105. The display signal decoded by this decoder 105 is applied via a matrix OR circuit 106 to a group of dot-type display elements 108 and 109 for displaying minutes when it is in an analog display section 107.

また、この実施例におけるアラーム時刻設定器
110は一致回路111、減算回路112および
アンド回路113の一方の入力端にアラーム時刻
情報の信号を与える。上記一致回路111および
減算回路112には、前記時刻計数部103から
の時刻情報も与えられており、上記一致回路11
1では、アラーム時刻情報と時刻計数部10から
の出力信号が一致した時、報音信号を出力して報
音器113を発音させ、また、上記減算回路11
2ではアラーム時刻情報と時刻計数部103から
の時刻情報との差を求めてアンド回路116の一
方の入力端に出力できるようにしてある。そし
て、上記アンド回路116の出力信号はデコーダ
115に供給され、デコーダ115でデコードし
た表示信号はマトリツクスオア回路106を介し
てアナログ表示部107にある表示素子群108
および109に与えられる。
Further, the alarm time setter 110 in this embodiment provides a signal of alarm time information to one input terminal of a coincidence circuit 111, a subtraction circuit 112, and an AND circuit 113. The matching circuit 111 and the subtraction circuit 112 are also given time information from the time counting section 103, and the matching circuit 11
1, when the alarm time information and the output signal from the time counting section 10 match, a sound signal is output to cause the sound alarm 113 to sound, and the subtraction circuit 11
2, the difference between the alarm time information and the time information from the time counting section 103 is determined and outputted to one input terminal of the AND circuit 116. The output signal of the AND circuit 116 is supplied to the decoder 115, and the display signal decoded by the decoder 115 is sent to the display element group 108 in the analog display section 107 via the matrix OR circuit 106.
and 109.

上記アンド回路104の他方の入力端に対して
はインバータ116を介して他のアンド回路11
4および116の他方の入力端に対してはダイレ
クトにスイツチS1からスイツチ信号が与えられる
ようになつており、上記スイツチ信号は減算回路
112の減算指令信号としても用いられる。な
お、この実施例では環状に配列された表示素子群
108および109によつて囲まれた内部空間に
AMおよびPMを表示するセグメント表示素子1
17が配置されている。
The other input terminal of the AND circuit 104 is connected to the other AND circuit 11 via an inverter 116.
A switch signal is directly applied to the other input terminal of the subtractor 4 and 116 from the switch S 1 , and the switch signal is also used as a subtraction command signal for the subtraction circuit 112 . In this embodiment, the internal space surrounded by the annularly arranged display element groups 108 and 109 is
Segment display element 1 that displays AM and PM
17 are arranged.

このような構成では、スイツチS1のオフ状態で
は、アンド回路104のみが開放され、時刻計数
部103からの時刻情報がデコーダ105に与え
られる。しかして、例えば“午前10時5分”を表
示するには、表示素子群108における10時の位
置の素子を、表示させ表示素子群109について
は5分の位置の素子を表示させると共に表示素子
117のAM表示体を表示させる。この結果第5
図Aで示すように“午前10時5分”が表示され
る。そして、アラーム時刻を表示したい場合には
スイツチS1をオン態にする。これによつて、アン
ド回路114および116のゲートがひらかれ、
アラーム時刻設定器110からのアラーム情報、
例えば“午後2時30分”の情報がアンド回路11
4を介してデコーダ115に与えられ、また、ア
ラーム時刻設定器110からの信号と時刻計数部
103からの信号は減算回路112において差を
計数され、その差信号もアラームまでの残り時間
としてアンド回路116を介してデコーダ115
に与えられる。しかして、アラームまでの残り時
間“4時間25分”は表示素子群108における4
時の位置に対応する表示素子までを、表示素子群
109については25分の位置の素子までを、それ
ぞれ表示駆動させ、アラーム時刻“午後2時30
分”はPM表示体、2時及び30分の位置に対応す
る表示素子を、それぞれ点滅表示させることによ
つて表示させるものである。このようにスイツチ
S1のオン操作によるアラーム時刻表示およびアラ
ームまでの残り時間表示は第5図Bで示されてい
る。
In such a configuration, when the switch S 1 is in the OFF state, only the AND circuit 104 is opened, and time information from the time counter 103 is provided to the decoder 105. For example, to display "10:05 AM", the element at the 10 o'clock position in the display element group 108 is displayed, and the element at the 5 minute position is displayed in the display element group 109, and the element at the 5 minute position is displayed. 117 AM display body is displayed. As a result, the fifth
As shown in Figure A, "10:05 a.m." is displayed. Then, if you want to display the alarm time, turn on switch S1 . This opens the gates of AND circuits 114 and 116,
alarm information from the alarm time setter 110;
For example, the information "2:30 p.m." is in the AND circuit 11.
The signal from the alarm time setting device 110 and the signal from the time counting section 103 are also given to the decoder 115 via the subtracter 112, and the difference signal is also sent to the AND circuit as the remaining time until the alarm. decoder 115 via 116
given to. Therefore, the remaining time until the alarm "4 hours 25 minutes" is 4 hours and 25 minutes in the display element group 108.
The display elements up to the hour position and the elements up to the 25 minute position in the display element group 109 are driven to display, respectively, and the alarm time "2:30 p.m." is activated.
The minutes are displayed by blinking the display elements corresponding to the 2 o'clock and 30 minute positions on the PM display.
The alarm time display and the remaining time until the alarm when S1 is turned on are shown in FIG. 5B.

なお、上記実施例では切替表示される機能はア
ラーム時刻あるいはタイマ時間、もしくはアラー
ム時刻およびアラーム時刻までの残り時間の表示
機能であつたが、例えばストツプウオツチ機能な
どの他の機能を表示させるようにしてもよいもの
で、この場合ストツプウオツチ情報は時間である
ので残り時間と同様に積算表示で行わせる。ま
た、この発明による電子時計はこのまゝ腕時計な
どとして使用できるだけでなく、例えばラジオあ
るいは小型電子式計算機など、他の機器に組込ん
で使用することもできる。
In the above embodiment, the functions to be switched and displayed are the alarm time, the timer time, or the alarm time and the remaining time until the alarm time, but other functions such as a stopwatch function can be displayed. In this case, since the stopwatch information is time, it is displayed as an integrated value in the same way as the remaining time. Further, the electronic timepiece according to the present invention can be used not only as a wristwatch, but also by being incorporated into other equipment such as a radio or a small electronic calculator.

この発明は以上詳述したように、環状に配置さ
れた複数の表示素子からなる表示装置を用い、時
刻は、夫々対応する位置にある表示素子を表示駆
動することによつて針状に表示させ、アラームま
での残り時間は、その残り時間の時単位及び分単
位と同じ個数の表示素子を表示駆動して連続した
帯状に表示させるようにしたので残り時間の確認
を容易にし得ると共に、時刻との区別も明確にな
る等優れた効果を奏しうる。また、従来のよう
に、セグメントタイプの表示素子を備える必要が
ないので、時刻情報以外の表示機能を持つても、
表示素子の大きさに制約がなく、アナログ時計と
しての見易さを確保できる。
As described in detail above, the present invention uses a display device consisting of a plurality of display elements arranged in a ring shape, and displays the time in a needle-like manner by driving the display elements at corresponding positions. , the remaining time until the alarm is displayed in a continuous strip by driving the same number of display elements as the remaining time in hours and minutes, making it easy to check the remaining time, and making it easier to check the time and time. This can produce excellent effects such as making the distinction clearer. In addition, unlike in the past, there is no need to provide a segment type display element, so even if it has display functions other than time information,
There are no restrictions on the size of the display element, and the ease of viewing as an analog clock can be ensured.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの発明の一実施例を示す概略回路構
成図、第2図はデコーダからアナログ表示部への
入力経路を示す回路構成図、第3図は表示部の表
示順序を示す図、第4図は別の実施例の回路構成
図、第5図は第4図で示した実施例の表示部の表
示形態を示す図である。 1……発振器、2……分周回路、3……時刻計
数部、6……第1のデコーダ、7……アナログ表
示部、8,9……表示素子群、10……タイマ時
間設定器、11……“0”検出器、14……報音
器、15……第2のデコーダ、16……アラーム
時刻設定器、17……一致回路、20……シフト
レジスタ。
FIG. 1 is a schematic circuit configuration diagram showing an embodiment of the present invention, FIG. 2 is a circuit configuration diagram showing the input path from the decoder to the analog display section, FIG. 3 is a diagram showing the display order of the display section, and FIG. FIG. 4 is a circuit configuration diagram of another embodiment, and FIG. 5 is a diagram showing the display form of the display section of the embodiment shown in FIG. 4. DESCRIPTION OF SYMBOLS 1... Oscillator, 2... Frequency dividing circuit, 3... Time counting section, 6... First decoder, 7... Analog display section, 8, 9... Display element group, 10... Timer time setter , 11... "0" detector, 14... Sound alarm, 15... Second decoder, 16... Alarm time setter, 17... Matching circuit, 20... Shift register.

Claims (1)

【特許請求の範囲】 1 環状に配置された複数の表示素子からなる第
1の表示素子群及びこの第1の表示素子群の外側
に環状に配置された複数の表示素子からなる第2
の表示素子群を有する光学的アナログ表示装置
と、 基準信号を計数して時単位及び分単位の時刻情
報を得る時刻計数回路と、この時刻計数回路の出
力である前記時刻情報を受けて、この時刻情報の
時単位に応じて前記第1の表示素子群の前記時単
位に対応する位置にある1つの表示素子に供給す
る表示駆動信号を出力し、前記時刻情報の分単位
に応じて前記第1の表示素子群及び第2の表示素
子群夫々の前記分単位に対応する位置にある1つ
の表示素子に供給する表示駆動信号を出力する時
刻表示制御回路と、アラーム迄の時単位及び分単
位からなる残り時間を得る残り時間計数回路と、
この残り時間計数回路の出力を受けてその時単位
に応じて前記第1の表示素子群の複数の表示素子
のうちその時単位と同個数の連続した表示素子に
供給する表示駆動信号を出力し前記残り時間計数
回路の分単位に応じて前記第2の表示素子群の複
数の表示素子のうち分単位と同個数の連続した表
示素子に供給する表示駆動信号を出力する残り時
間表示駆動回路と、前記時刻表示制御回路の出力
と前記残り時間表示駆動回路の出力とを受けて時
刻表示の表示駆動信号と残り時間表示の表示駆動
信号とを切換えて前記光学的アナログ表示装置に
供給する切換手段とを具備し、時刻表示を針状表
示で残り時間表示を帯状表示で行なうことを特徴
とする電子時計。
[Scope of Claims] 1. A first display element group consisting of a plurality of display elements arranged in an annular shape, and a second display element group consisting of a plurality of display elements arranged annularly outside the first display element group.
an optical analog display device having a group of display elements; a time counting circuit that counts reference signals to obtain time information in units of hours and minutes; A display drive signal to be supplied to one display element at a position corresponding to the hour unit of the first display element group is output according to the hour unit of the time information, and a display drive signal to be supplied to one display element at a position corresponding to the hour unit of the first display element group is outputted, and the display drive signal is outputted according to the minute unit of the time information. a time display control circuit that outputs a display drive signal to be supplied to one display element located at a position corresponding to the minute unit of each of the first display element group and the second display element group, and the hour unit and minute unit until the alarm; a remaining time counting circuit for obtaining the remaining time consisting of;
In response to the output of the remaining time counting circuit, a display driving signal is outputted to the continuous display elements of the plurality of display elements of the first display element group in the same number as the current time unit according to the time unit, and the remaining time is outputted. a remaining time display drive circuit that outputs a display drive signal to be supplied to consecutive display elements of the plurality of display elements of the second display element group in the same number as the minute unit in accordance with the minute unit of the time counting circuit; a switching means that receives an output of a time display control circuit and an output of the remaining time display drive circuit, switches between a display drive signal for a time display and a display drive signal for a remaining time display, and supplies the signal to the optical analog display device; An electronic timepiece characterized in that the time is displayed in a needle-like display and the remaining time is displayed in a band-like display.
JP5739478A 1978-05-15 1978-05-15 Electronic watch Granted JPS54148574A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5739478A JPS54148574A (en) 1978-05-15 1978-05-15 Electronic watch

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5739478A JPS54148574A (en) 1978-05-15 1978-05-15 Electronic watch

Publications (2)

Publication Number Publication Date
JPS54148574A JPS54148574A (en) 1979-11-20
JPS6215160B2 true JPS6215160B2 (en) 1987-04-06

Family

ID=13054397

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5739478A Granted JPS54148574A (en) 1978-05-15 1978-05-15 Electronic watch

Country Status (1)

Country Link
JP (1) JPS54148574A (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56135180A (en) * 1980-03-26 1981-10-22 Sharp Corp Analogue indicating clock
JPS62254096A (en) * 1986-09-10 1987-11-05 Seikosha Co Ltd Timepiece
JPH078797U (en) * 1993-07-21 1995-02-07 ビジコン株式会社 Reservation time list display type electronic analog timer

Also Published As

Publication number Publication date
JPS54148574A (en) 1979-11-20

Similar Documents

Publication Publication Date Title
US3822547A (en) Digital wrist watch having timer function
US4120036A (en) Time information correction in combination timepiece and calculator
GB1431013A (en) Electronic clock devices
US4322830A (en) Electronic timepiece having an alarm unit
US4272836A (en) Alarm timepiece
JPS6215160B2 (en)
JPS5824758B2 (en) Denshikōgaku Hiyōjidokei
JPS5847036B2 (en) electronic clock
US4192134A (en) Electronic timepiece correction device
JPS625313B2 (en)
US4280207A (en) Electronic timepiece and digital display therefor
JPS582392B2 (en) Tokeisouchi
JPS6133149B2 (en)
JPS5854717Y2 (en) digital display electronic clock
JPS586917B2 (en) Digital clock display method
JPS6045388B2 (en) Electronic equipment with notification function
JPS6145504Y2 (en)
JPS6212310Y2 (en)
JPS5843712B2 (en) EXIYO TOKEISOUCHI
JPS6113195B2 (en)
JPS5934987B2 (en) electronic clock
JPS5932755B2 (en) analog electronic watch
JPS636717Y2 (en)
JPS6153673B2 (en)
JPH0330874Y2 (en)