JPS62145371A - Instruction system for connection in conversational logic circuit diagram - Google Patents

Instruction system for connection in conversational logic circuit diagram

Info

Publication number
JPS62145371A
JPS62145371A JP60287011A JP28701185A JPS62145371A JP S62145371 A JPS62145371 A JP S62145371A JP 60287011 A JP60287011 A JP 60287011A JP 28701185 A JP28701185 A JP 28701185A JP S62145371 A JPS62145371 A JP S62145371A
Authority
JP
Japan
Prior art keywords
circuit diagram
logic circuit
signal function
function name
logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60287011A
Other languages
Japanese (ja)
Inventor
Hisanori Fukase
深瀬 久敬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60287011A priority Critical patent/JPS62145371A/en
Publication of JPS62145371A publication Critical patent/JPS62145371A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To efficiently connect between the terminals of logic elements stretching over pages by displaying the list of the net of a signal function name added on a specified element in a logic circuit diagram, scrolling, for example, in an alphabetical sequence. CONSTITUTION:When a read data is the data of a logic circuit diagram image, one page of the logic circuit diagram is developed on a main memory device (MS)2 as it is, and after that, it is displayed on a display 40. A central processing unit (CPU)1 displays some of signal function names from the first in a signal function name list 32 stored at a file memory (FM)3 in a stored sequence, for example, at the upper leftside corner on the logic circuit diagram displaying at present. At such a time, when an operator looks at a displayed signal function name list, and a corresponding name is not recognized, the list is continuously scrolled and displayed by an appropriate key operation.

Description

【発明の詳細な説明】 〔概要〕 会話形式で、複数枚で構成される論理回路図の各種デー
タを入力する方式において、複数枚から構成されている
論理回路図の一部を抽出してディスプレイ上に表示する
と共に、該複数枚で構成されている論理回路図の中の、
特定の素子に付与されている信号機能名のネットのリス
トを、例えば、アルファベント順に、スクロールしなが
ら同じ画面上に表示する手段を設けることにより、該当
論理素子の入力端子に接続したい信号機能名を、上記表
示されているリスト上において、ボインテイングデハイ
ス等で指示するようにして接続できるようにしたもので
ある。
[Detailed Description of the Invention] [Summary] In a method of inputting various data of a logic circuit diagram consisting of multiple pages in a conversational format, a part of the logic circuit diagram consisting of multiple pages is extracted and displayed. In the logic circuit diagram shown above and made up of multiple sheets,
By providing a means to scroll and display on the same screen a list of signal function names assigned to a specific element, for example in alphabetical order, the name of the signal function to be connected to the input terminal of the corresponding logic element can be displayed. can be connected by specifying it using a pointing device or the like on the list displayed above.

〔産業上の利用分野〕[Industrial application field]

本発明は、会話形式で、複数枚で構成される論理回路図
の各種データを入力する方式において、複数頁間に跨る
論理端子間の接続を指示する方式最近の計算機システム
の大型化、或いは、半導体技術の進歩による論理回路の
高集積化動向に伴って、1つの論理装置、或いは高集積
化素子に対する論理回路図の枚数、論理素子の数が著し
く多くなってきた。
The present invention is a method for inputting various data of a logic circuit diagram consisting of multiple pages in a conversational format, and a method for instructing connections between logic terminals spanning multiple pages. With the trend toward higher integration of logic circuits due to advances in semiconductor technology, the number of logic circuit diagrams and the number of logic elements for one logic device or highly integrated element have significantly increased.

この結果、一般には、該論理装置、或いは高集積化素子
を設計する場合、計算機システムによる機械化設計手法
(所謂、CAD手法)が採り入れられているが、論理回
路図面の枚数と、論理素子の数が増加するに従って、該
複数頁間に跨る論理端子間の接続を行うに当たって、よ
り効率の良い接続指示方式が要求されるようになってき
た。
As a result, when designing logic devices or highly integrated elements, mechanized design methods using computer systems (so-called CAD methods) are generally adopted, but the number of logic circuit drawings and the number of logic elements As the number of pages increases, a more efficient connection instruction method is required to connect logic terminals across the plurality of pages.

〔従来の技術と発明が解決しようとする問題点〕第2図
は、従来の会話型論理回路図入力システムによる論理素
子端子間接続方式の一例を模式的に示した図である。
[Prior Art and Problems to be Solved by the Invention] FIG. 2 is a diagram schematically showing an example of a connection method between logic element terminals in a conventional interactive logic circuit diagram input system.

先ず、中央処理装置(CPU) 1が、主記憶装置(M
S)2にローディングされている機械化設計システムを
実行することにより、論理回路図の自動設計(CAD)
が行われるが、本図に示した従来方式においては、ファ
イルメモリ(FM) 3に、当該自動設計中の論理回路
図31゛が、例えば、1枚重位に纏められて格納されて
おり、該複数頁間に跨る論理端子間接続に必要な信号機
能名32′も、該論理回路図面毎にリストアツブされて
格納されていた。
First, the central processing unit (CPU) 1 is connected to the main memory (M
S) Automatic design (CAD) of logic circuit diagrams by running the mechanized design system loaded in 2.
However, in the conventional method shown in this figure, the logic circuit diagrams 31' being automatically designed are stored in the file memory (FM) 3, for example, in a single sheet. Signal function names 32' necessary for connection between logic terminals across the plurality of pages are also restored and stored for each logic circuit drawing.

即ち、該複数頁間に跨るネットの接続情報は、該会話型
論理回路図入力システムとしては、明確には支援してい
ないのが現状であった。
In other words, the current situation is that the interactive logic circuit diagram input system does not clearly support network connection information that spans the plurality of pages.

従って、従来方式においては、バッチ処理によって、同
一信号機能名を持つ端子を、上記ファイルメモリ(FM
) 3の信号機能名リスト32”をアクセスして集める
ことにより、該同一信号機能名の端子間を接続する必要
があった。
Therefore, in the conventional method, terminals with the same signal function name are stored in the file memory (FM
) By accessing and collecting the signal function name list 32'' of 3, it was necessary to connect terminals with the same signal function name.

この為、該複数頁間に跨る接続情報については、上記の
ようなバッチ処理がなされる迄確認することができない
と云う問題と、バッチ処理である為ターンアラウンドタ
イムが長くなると云う問題があった。
For this reason, there were problems in that connection information that spanned multiple pages could not be confirmed until the above-mentioned batch processing was performed, and that the turnaround time was longer due to batch processing. .

上記論理素子の端子間を接続する他の方式は、同一頁内
の端子接続と同じようにして、他の頁の図面を部分的に
分割して、主記憶装置(MS) 2上に展開した後、デ
ィスプレイ40に表示し、互いに接続する必要のある端
子’AAA’を、例えば、ポインティングデバイス42
て指示する方法を採っていた。
Another method for connecting the terminals of the logic elements described above is to partially divide the drawings on other pages and develop them on the main memory (MS) 2 in the same way as the terminal connections on the same page. After that, the terminals 'AAA' that need to be displayed on the display 40 and connected to each other are displayed on the pointing device 42, for example.
The method used was to give instructions.

従って、この方式では、会話形式で処理されるが、他の
頁の部分的な論理を表示するのに時間がかかり、効率が
良くないと云う問題があった。
Therefore, in this method, processing is performed in a conversational manner, but it takes time to display partial logic of other pages, and there is a problem in that efficiency is not good.

又、別の方式としては、特定の図面をファイルメモIJ
 (FM) 3から主記憶装置(MS) 2に展開した
後、ディスプレイ40に表示し、ある論理素子の入力端
子に特定の信号機能名を付与する場合、別途ハードコピ
ーされている既設計の図面を見ながら、図示していない
キーボード等から、タイプインで投入する方法がある。
Another method is to save a specific drawing to a file memo IJ.
(FM) 3 to the main memory (MS) 2 and then displayed on the display 40 to assign a specific signal function name to the input terminal of a certain logic element. There is a method of inputting data by typing from a keyboard (not shown) while looking at the screen.

このような接続方式で、該接続すべき論理素子の信号名
が、当該論理素子の図面上の座標で示されているような
場合、論理的には意味のない単なる符号であるため、誤
投入される危険かあ“す、確認がその場でできないこと
から会話人力には適さないと云う問題があった。
In such a connection method, if the signal name of the logic element to be connected is indicated by the coordinates of the logic element on the drawing, it is just a symbol with no logical meaning, so incorrect input may occur. There was a problem that it was not suitable for conversational skills because it could not be confirmed on the spot.

本発明は上記従来の欠点に鑑み、一般に、信号機能名は
、他の頁の論理素子と接続される際には必要とされるも
のであり、論理設計者にとって最も誤りが少なく、且つ
効率良く頁間に跨る端子間の接続を指示できることに着
目し、該信号機能名のネットのリストを、例えば、スク
ロール表示しながら、ポインティングデバイスで目的の
信号機能名を選択し、指示することにより、論理素子間
の接続指示を行う方法を提供することを目的とするもの
である。
In view of the above-mentioned conventional drawbacks, the present invention generally provides a signal function name that is required when connecting to logic elements on other pages, and is the most efficient and least error-prone name for logic designers. Focusing on the ability to instruct connections between terminals across pages, for example, while scrolling the list of nets with the signal function name, select and instruct the desired signal function name with a pointing device to create a logic diagram. The purpose of this invention is to provide a method for instructing connections between elements.

〔問題点を解決するための手段〕[Means for solving problems]

第1図は本発明の一実施例を模式的に示した図である。 FIG. 1 is a diagram schematically showing an embodiment of the present invention.

本発明においては、会話形式で、複数枚で構成される論
理回路図の各種データを入力する方式において、該複数
枚からなる論理回路図の全体の論理接続構成を示すデー
タを記憶する第1の手段l。
In the present invention, in a method of inputting various data of a logic circuit diagram made up of a plurality of sheets in a conversational format, a first method for storing data indicating the entire logical connection configuration of the logic circuit diagram made of a plurality of sheets is provided. Means l.

3.31と、上記論理回路図上で特定の論理素子に付与
されている信号機能名を抽出し、ある定められた順序で
ソーティングしてリストの形で記憶する第2の手段1,
3.31.32と、上記論理回路図から任意の部分を抽
出して表示する第3の手段1.3,31.2.40と、
上記信号機能名リストを、該ソーティングされた順序に
従って表示する第4の手段l、3゜32、2.40とを
設け、ある論理回路図の当該論理素子の入力端子に特定
の信号機能名を指示するのに、上記第1の手段で記憶し
た論理回路図の一部を順次、第3の手段でディスプレイ
上に表示すると共に、第2の手段で記憶した信号機能名
リストを、第4の手段で順次、該ディスプレイ上に表示
しながら、特定の指示器(例えば、ポインティングデバ
イス)で、上記ディスプレイ上に表示中の論理回路図の
中の、当該論理素子の入力端子に接続したい信号機能名
を選択、指示するようにして接続できるように構成する
3.31, and a second means 1 for extracting signal function names given to specific logic elements on the logic circuit diagram, sorting them in a certain predetermined order, and storing them in the form of a list;
3.31.32, and third means 1.3, 31.2.40 for extracting and displaying an arbitrary part from the logic circuit diagram,
A fourth means for displaying the signal function name list in accordance with the sorted order is provided, and a fourth means for displaying the signal function name list in accordance with the sorted order is provided, and a fourth means for displaying the signal function name list in accordance with the sorted order is provided, and a specific signal function name is displayed at the input terminal of the logic element in a certain logic circuit diagram. In order to give an instruction, a part of the logic circuit diagram stored by the first means is sequentially displayed on the display by a third means, and a signal function name list stored by the second means is displayed by a fourth means. While sequentially displaying on the display, using a specific indicator (for example, a pointing device), select the name of the signal function that you want to connect to the input terminal of the logic element in the logic circuit diagram being displayed on the display. Select and instruct the configuration so that it can be connected.

〔作用〕[Effect]

即ち、本発明によれば、会話形式で、複数枚で構成され
る論理回路図の各種データを入力する方式において、複
数枚から構成されている論理回路図の一部を抽出してデ
ィスプレイ上に表示すると共に、該複数枚で構成されて
いる論理回路図の中の、特定の素子に付与されている信
号機能名のネットのリストを、例えば、アルファベット
順に、スクロールしながら同じ画面上に表示する手段を
設けることにより、該当論理素子の入力端子に接続した
い信号機能名を、上記表示されているリスト上において
、ポインティングデバイス等で指示するようにして接続
できるようにしたものであるので、効率良く、頁間に跨
る論理素子の端子間を接続できる効果がある。
That is, according to the present invention, in a method of inputting various data of a logic circuit diagram made up of multiple sheets in a conversational format, a part of the logic circuit diagram made up of multiple sheets is extracted and displayed on the display. At the same time, a list of nets with signal function names assigned to specific elements in the logic circuit diagram made up of the plurality of sheets is displayed on the same screen while being scrolled, for example, in alphabetical order. By providing a means, it is possible to connect the signal function name that you want to connect to the input terminal of the corresponding logic element by pointing it on the list displayed above with a pointing device, etc., so that it can be connected efficiently. , it is possible to connect terminals of logic elements that span between pages.

〔実施例〕〔Example〕

以下本発明の実施例を図面によって詳述する。 Embodiments of the present invention will be described in detail below with reference to the drawings.

前述の第1図が本発明の一実施例を模式的に示した図で
あり、(a)が構成例を示し、(b)はディスプレイ上
での表示例を示しており、(a)図において、ファイル
メモリ(FM) 3上に設けられている論理回路図の全
体の構成を示すデータ31と、ネットの信号機能名リス
ト32.及びこれらをディスプレイ40に表示する機能
と、ポインティングデバイス42で、該表示されている
信号機能名を指示する機能が本発明を実施するのに必要
な手段である。尚、企図を通して、同じ符号は同じ対象
物を示している。
The above-mentioned FIG. 1 is a diagram schematically showing an embodiment of the present invention, in which (a) shows an example of the configuration, (b) shows an example of display on a display, and (a) shows an example of the display. , data 31 indicating the overall configuration of the logic circuit diagram provided on the file memory (FM) 3, and a net signal function name list 32. The function of displaying these on the display 40 and the function of indicating the displayed signal function name using the pointing device 42 are necessary means for carrying out the present invention. It should be noted that the same reference numerals refer to the same objects throughout the design.

先ず、中央処理装置(CPU)1が主記憶装置(MS)
2上に格納されている前述の機械化設計システムノ特定
のプログラムを実行することにより、該ファイルメモリ
(FM) 3上に格納されている論理回路図イメージの
データ、或いは論理イメージデータ31が読み出されて
、主記憶装置(MS) 2上に展開される。
First, the central processing unit (CPU) 1 is the main memory (MS)
By executing a specific program of the above-mentioned mechanized design system stored on the file memory (FM) 2, the logic circuit diagram image data or the logic image data 31 stored on the file memory (FM) 3 is read out. and expanded on the main memory (MS) 2.

このとき、該読み出されたデータが論理回路図イメージ
のものであれば、該論理回路図の、例えば、1頁分がそ
の侭、主記憶装置(?lS) 2上に展開された後、デ
ィスプレイ40に表示される。
At this time, if the read data is a logic circuit diagram image, for example, one page of the logic circuit diagram is developed on the main storage device (?lS) 2, and then, displayed on the display 40.

又、該読み出されたデータが論理イメージのものであれ
ば、該論理イメージデータを主記憶装置(MS) 2上
に展開した後、各論理素子間を接続するルーティング処
理を施した結果が、ディスプレイ40に表示される。
If the read data is a logical image, the logical image data is developed on the main storage device (MS) 2, and then the result of performing a routing process to connect each logical element is displayed on the display 40.

次に、中央処理装置(CPU) 1は同じファイルメモ
リ(FM) 3上に格納されている信号機能名リスト3
2を、該ソーティングされている順序で、先ず−番最初
の信号機能名の幾つかを、現在表示中の論理回路図の例
えば、左上の隅に表示する。
Next, the central processing unit (CPU) 1 is a signal function name list 3 stored on the same file memory (FM) 3.
2, some of the first signal function names are displayed in the sorted order, for example, in the upper left corner of the currently displayed logic circuit diagram.

上記の表示の一例を示すと、本図(b)のようになる。An example of the above display is shown in FIG. 2(b).

ここで、操作者が該表示されている信号機能名リストを
見て、該当するものが無ければ、適当なキー操作等によ
って、該リストの続きを順次スクロール表示する。
Here, the operator looks at the displayed signal function name list, and if there is no corresponding signal function name, the continuation of the list is sequentially scrolled and displayed by operating an appropriate key or the like.

以降、同じようにして、上記のキーが押下されている間
、順次、当該ネットの信号機能名リストが次々にスクロ
ール表示される。
Thereafter, in the same manner, while the above key is pressed, the list of signal function names of the net is scrolled and displayed one after another.

ここで、操作者が目的とする信号a能名(例えば、’+
CLOCK″)を見出した時、上記キーの押下を止め、
該目的の信号機能名と、論理回路図上の論理素子(FF
)の入力端子゛I゛ とを、ポインティングデバイス4
2で指示することにより、当該論理孟子の当該入力端子
に、上記信号機能名を割り当てることができる。
Here, the operator's desired signal a function name (for example, '+
CLOCK"), stop pressing the above key,
The desired signal function name and the logic element (FF
) input terminal ゛I゛ and the pointing device 4
By specifying 2, the above signal function name can be assigned to the input terminal of the logic menu.

上記信号機能名リストのスクロール方法は、上記の方法
に限定されるものではなく、例えば、アルファベット順
に、ソーティングされているリストであれば、特定のア
ルファベント文字を指定して、該文字を先頭に持つ信号
機能名から表示するようにしても良い。
The scrolling method of the signal function name list is not limited to the above method. For example, if the list is sorted in alphabetical order, specify a specific alpha bent character and start with that character at the top. It is also possible to display the signals starting from the signal function name they have.

このように、本発明は、論理回路図のネットのデータと
、該論理回路図内の特定の論理素子に付与されている信
号機能名のネットのデータとを、例えば、ファイルメモ
リ(FM)に記憶しておき、頁間に跨る接続指示を行う
際に、任意の頁の論理回路図をディスプレイ上に表示す
ると共に、該ネットの信号機能名リストを、スクロール
表示するようにして、目的とする信号機能名を見出した
とき、該信号機能名と論理素子とをポインティングデバ
イス等でポイントするだけで、該複数頁間に跨る論理接
続を効率的に行うことができるようにした所に特徴があ
る。
As described above, the present invention stores net data of a logic circuit diagram and net data of signal function names assigned to specific logic elements in the logic circuit diagram, for example, in a file memory (FM). When you memorize it and give a connection instruction that spans between pages, display the logic circuit diagram of any page on the display and scroll the signal function name list of the net to achieve the purpose. The feature is that when a signal function name is found, it is possible to efficiently make logical connections across multiple pages by simply pointing to the signal function name and logic element using a pointing device, etc. .

〔発明の効果〕〔Effect of the invention〕

以上、詳細に説明したように、本発明の会話型論理回路
図入力における接続指示方式は、会話形式で、複数枚で
構成される論理回路図の各種データを入力する方式にお
いて、複数枚から構成されている論理回路図の一部を抽
出してディスプレイ上に表示すると共に、該複数枚で構
成されている論理回路図の中の、特定の素子に付与され
ている信号機能名のネットのリストを、例えば、アルフ
ァベット順に、スクロールしながら同じ画面上に表示す
る手段を設けることにより、該当論理素子の入力端子に
接続したい信号機能名を、上記表示されているリスト上
において、ポインティングデバイス等で指示するように
して接続できるようにしたものであるので、効率良く、
頁間に跨る論理素子の端子間を接続できる効果がある。
As described above in detail, the connection instruction method for inputting an interactive logic circuit diagram of the present invention is a method for inputting various data of a logic circuit diagram consisting of multiple sheets in a conversational format. In addition to extracting a part of the logic circuit diagram and displaying it on the display, it also displays a list of nets with signal function names assigned to specific elements in the logic circuit diagram made up of multiple sheets. For example, by providing a means for displaying on the same screen while scrolling in alphabetical order, the name of the signal function to be connected to the input terminal of the corresponding logic element can be specified using a pointing device etc. on the displayed list. Since it is designed to be able to connect in such a way, it is possible to connect efficiently.
This has the effect of allowing connections between terminals of logic elements spanning between pages.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明の一実施例を模式的に示した図。 第2図は従来の会話型論理回路図入力システムによる論
理素子端子間接続方式の一例を模式的に示した図。 である。 図面において、 1は中央処理装置(CPII) 、 2は主記憶装置(
MS)。 3はファイルメモリ(FM) 。 31.31’は論理回路図データ。 32.32’は信号機能名リスト。 40はディスプレイ。 42はポインティングデバイス。 をそれぞれ示す。 Cb) 4−勇5g月の一確す方乞イタ・芝ネ票j(白すに示し
尺思第 1 図 従来の会#型茗鉗刀り回跡図入〃ンにヂムによろ竿 2
 図
FIG. 1 is a diagram schematically showing an embodiment of the present invention. FIG. 2 is a diagram schematically showing an example of a connection method between logic element terminals in a conventional interactive logic circuit diagram input system. It is. In the drawing, 1 is the central processing unit (CPII), 2 is the main memory (
MS). 3 is file memory (FM). 31.31' is logic circuit diagram data. 32.32' is a list of signal function names. 40 is the display. 42 is a pointing device. are shown respectively. Cb) 4-Yuu 5g How to confirm the moon, ita-shiba-net-j 2
figure

Claims (1)

【特許請求の範囲】 会話形式で、複数枚で構成される論理回路図の各種デー
タを入力する方式において、 該複数枚からなる論理回路図の全体の論理接続構成を示
すデータを記憶する第1の手段(1、3、31)と、 上記論理回路図上で特定の論理素子に付与されている信
号機能名を抽出し、ある定められた順序でソーティング
してリストの形で記憶する第2の手段(1、3、31、
32)と、 上記論理回路図から任意の部分を抽出して表示する第3
の手段(1、3、31、2、40)と、上記信号機能名
リストを、該ソーティングされた順序に従って表示する
第4の手段(1、3、32、2、40)とを設け、 ある論理回路図の当該論理素子の入力端子に特定の信号
機能名を指示するのに、上記第1の手段で記憶した論理
回路図の一部を順次、第3の手段でディスプレイ上に表
示すると共に、 第2の手段で記憶した信号機能名リストを、第4の手段
で順次、該ディスプレイ上に表示しながら、 特定の指示器(42)で、上記ディスプレイ上に表示中
の論理回路図の中の、当該論理素子の入力端子に接続し
たい信号機能名を選択、指示するようにして接続するこ
とを特徴とする会話型論理回路図入力における接続指示
方式。
[Claims] In a method of inputting various data of a logic circuit diagram made up of a plurality of sheets in a conversational format, the first data storage device stores data indicating the entire logical connection configuration of the logic circuit diagram made up of the plurality of sheets. means (1, 3, 31); and a second means for extracting signal function names assigned to specific logic elements on the logic circuit diagram, sorting them in a certain predetermined order, and storing them in the form of a list. means (1, 3, 31,
32), and a third part that extracts and displays an arbitrary part from the above logic circuit diagram.
means (1, 3, 31, 2, 40) and fourth means (1, 3, 32, 2, 40) for displaying the signal function name list according to the sorted order, In order to instruct a specific signal function name to the input terminal of the logic element in the logic circuit diagram, a part of the logic circuit diagram stored by the first means is sequentially displayed on the display by the third means, and , While sequentially displaying the signal function name list stored by the second means on the display by the fourth means, use a specific indicator (42) to display the signal function name list stored in the logic circuit diagram being displayed on the display. A connection instruction method for inputting an interactive logic circuit diagram, characterized in that connection is made by selecting and instructing a signal function name to be connected to an input terminal of a logic element.
JP60287011A 1985-12-20 1985-12-20 Instruction system for connection in conversational logic circuit diagram Pending JPS62145371A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60287011A JPS62145371A (en) 1985-12-20 1985-12-20 Instruction system for connection in conversational logic circuit diagram

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60287011A JPS62145371A (en) 1985-12-20 1985-12-20 Instruction system for connection in conversational logic circuit diagram

Publications (1)

Publication Number Publication Date
JPS62145371A true JPS62145371A (en) 1987-06-29

Family

ID=17711871

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60287011A Pending JPS62145371A (en) 1985-12-20 1985-12-20 Instruction system for connection in conversational logic circuit diagram

Country Status (1)

Country Link
JP (1) JPS62145371A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103366037A (en) * 2012-03-26 2013-10-23 三菱电机株式会社 Logic diagram processing device and logic diagram processing method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103366037A (en) * 2012-03-26 2013-10-23 三菱电机株式会社 Logic diagram processing device and logic diagram processing method
CN103366037B (en) * 2012-03-26 2016-06-29 三菱电机株式会社 Logic chart processes device and processing method thereof

Similar Documents

Publication Publication Date Title
JP2856640B2 (en) Logic schematic editor system
EP0663639A1 (en) Method for creating a multimedia application
JP3163959B2 (en) LSI design data file conversion method and apparatus
JPS62145371A (en) Instruction system for connection in conversational logic circuit diagram
JPH03204687A (en) Presentation device
JP2868866B2 (en) Interactive component placement CAD system
CN115525853B (en) Form configuration method, system, device and electronic equipment
JPH08153104A (en) Hypermedia system and hypermedia document preparing and editing method
JP2751215B2 (en) Wiring equipment by group
JP2856451B2 (en) Layout editor
JPH01250135A (en) Information processor and its information display method
JP3111081B2 (en) Data retrieval device
JPH0227425A (en) Program selector
JP2912507B2 (en) Information processing device
JPH03260872A (en) Low-order development automating system
JPH1063705A (en) Design support system
JPH04138573A (en) Logical diagram input device
JPH08212061A (en) Scenario display device and method and scenario class editing device
JPS5955092A (en) Automatic part disposition processor
JPH04165469A (en) Circuit diagram display device
JPH0683560A (en) Window display method
JPH0423037A (en) Processing method for designation of resource name
JPH08221412A (en) Data processor
JPS61184637A (en) Data processing device
JPH05342292A (en) Circuit diagram data conversion device