JPS62136624A - 液晶表示装置用駆動回路 - Google Patents

液晶表示装置用駆動回路

Info

Publication number
JPS62136624A
JPS62136624A JP27879685A JP27879685A JPS62136624A JP S62136624 A JPS62136624 A JP S62136624A JP 27879685 A JP27879685 A JP 27879685A JP 27879685 A JP27879685 A JP 27879685A JP S62136624 A JPS62136624 A JP S62136624A
Authority
JP
Japan
Prior art keywords
signal
terminal
liquid crystal
pulse width
crystal display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP27879685A
Other languages
English (en)
Other versions
JPH0427527B2 (ja
Inventor
Nobuaki Matsuhashi
松橋 信明
Makoto Takeda
信 竹田
Hiroshi Take
宏 武
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP27879685A priority Critical patent/JPS62136624A/ja
Priority to DE19863641556 priority patent/DE3641556A1/de
Priority to DE3645160A priority patent/DE3645160C2/de
Priority to GB8629295A priority patent/GB2185343B/en
Priority to US06/939,720 priority patent/US4917468A/en
Publication of JPS62136624A publication Critical patent/JPS62136624A/ja
Priority to GB8902195A priority patent/GB2210721B/en
Publication of JPH0427527B2 publication Critical patent/JPH0427527B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明はマトリックス型液晶表示装置1!tに関し、特
にマトリックス型表示パターンにおける各絵素にアドレ
ス用のスイッチングトランジスタを付加したマ) IJ
ックス型液晶表示装fWの駆UJ回路部の講造に関する
ものである。
〈従来技術〉 非線形素子を液晶の表示駆動に利用したマトリックス型
液晶表示装置としては、液晶表示パネル内にアドレス用
の薄膜トランジスタ(以下、TPTと略す。)をマトリ
ックス状I/i:mみ込むことによりデユーティ比の小
さい即ち多ラインのマルチプレックス駆動を行なっても
スタティソ久堅動と同等の高コントラスト表示全得るこ
七ができるTPTアクティブマトリックス型液晶表示装
置tIが知られている。
このTPTアクティブマトリックス型液晶表示装首の駆
動方式には、第5図と第6図に示すような回路構成と信
号波形を有するものがある。図中11は液晶表示パネル
で、行電極11aと列電極11bの交点に図のよう1c
TFTIIcが接続さ八ている。Ildは液晶層の容量
である。12は行?lI極ドライバで主にシフトレジス
タからなり、走査パルスSをゲート信号制御部!3から
のクロノりφIにより順次シフトさせて各行電極に出力
する。この行電極の全走査期間をT、走査線数をNとす
ると、走査期間HはH=T/Nで表わされる。
この走査期間Hに等しいパルス幅を有するパルス電圧が
、1行ずつTFTIIcをオン状態にするように各行電
極に順次印加される。14は列電極ドライバで、データ
を6接表示パネルにサンプルホールド(SH)する駆動
方式(以下、パネルS)I、駆動方式と称す)と、デー
タをサンプルホールドする機能を列電極ドライバにもた
せる駆動方式(以下、ドライバSH駆動方式と称す)が
ある。
パネルSH駆動方式の列電極ドライバは、第7図に示す
ようにシフトレジスタ31.サンプリングスイッチ32
等からなり、データ信号制御部15から直列に送られて
くるデータを各列に対応するタイミングでクロックφ2
に同期してサンプリングして順次列電極に出力し、TP
Tllcを通して液晶層に書き込む。この駆動方式では
、データのサンプリングとTPTIIcを通しての液晶
層の書き込みは、同一の水平走査期間内で行なわれる。
次に第8図と第9図を用いて、ドライバS H駆1j)
方式について説明する。シフトレジスタ41の出力に同
期してサンプリングスイッチ42がオンし、コンデンサ
43にデータ信号に対応した電荷が蓄えられる。次に水
平のブランキング期間の前半に位置する放電パルス信号
がCtに印加され、残留している電荷を放電させて基準
状態を形成する。
次に水平のブランキング期間の後半に位置する転送パル
ス信号がCgに印加されると、コンデンサ43に蓄えら
れていた電荷がトランジスタ44に転送され出力される
。この駆動方式ではデータをサンプリングした次の1H
で液晶に書き込む。
これらの駆動方法では、表示絵素電極への充電の時定k
 TON = RON−Ct、c (ROMはトランジ
スタのオン抵抗、CtCは液晶層の容量)を走査パルス
の幅Hに比べて充分に小さくなるように設定し、表示絵
素電極の電位がデータ信号波形の電位に等しくなるまで
充分に充電が行なわれるようにすることが望ましい。充
電の時定数ToNが走査パルスの幅HVC比べて十分に
小さい値でない場合、列電極に出力された電圧をTPT
を通して液晶に所要の電位まで充電できないうちにTP
Tがオフになってしまい、表示特性の悪化を招く。さら
にこの様な状態では、液晶層に印加される電圧は充電の
時定数TONの値により変化するため、液晶表示パネル
内の各絵素にROH及びCLcの値のバラツキがあると
その影響が表示コントラストに現われ、テレビ画像のよ
うな中間調を必要とする表示では大きな障害となる。
〈発明の目的〉 本発明は、マl−’Jソックス液晶表示装置の従来の1
駆動回路における上述の問題点に鑑みてなされたもので
あり、消費電力が少なく小型化、高集積化が容易であり
新規かつ有用な液晶表示装置用駆動回路の構造を提供す
ることを目的とするものである。
く基本原理と実施例〉 以下、本発明に係る液晶表示装置の駆動回路部を液晶テ
レビに適用した場合の実施例について説明する。
第4図は本発明の基本原理を説明する波形図である。以
下第i行−第j列の絵素を例にとって説明する。第4図
において、(A)はi行目の走査パルスである。この走
査パルスは幅が2Hあり、従来のi行目の走査パルスで
あるSiの部分の1Hと従来の(i−1)行目の走査パ
ルスであるSi −1の部分の1Hとを合わせた2Hを
i行目の走査パルスとする。第4図(B)はj列目のデ
ータ信号波形でvi 、、viはそれぞれi−1行目、
i行目に対応するデータ電圧である。第4図(C)は表
示絵素電極への充電の時定&ToNがHK比べて充分に
小さくない場合における従来の駆動方法による充電特性
(曲f@tA)と本発明の駆動方法による充電特性(曲
1$tB)を示している。従来の駆動方法の場合、i行
目の走査パルスはSiなので、充電特性は第4図(C)
の曲、iIi!LAのようにViの電位に回かって充電
が行なわれるが、ToNがHに比べて充分に小さくない
ため、vAの電位までしか充電されない。それに対して
本発明の駆動方法の場合は、まずS、  、の部分でV
、−、、に向かって充電が行なわれ、続いてSiの部分
で本来の電位であるViに回かって充電が行なわれる。
結果として充電特性は第4図(C)の曲線tBのように
従来の駆動方法の場合の充電電位VAより高い電位vB
まで充電が行なわれる。このように、本発明においては
走査パルス幅を従来のI Hからさらに1H前に拡げて
全体として2Hにすることにより、表示位置には何ら影
響を及ぼさずに、表示絵素電極への充電の時定数TON
がHK比べて十分に小さくない場合においても、パルス
幅を拡げずにTON”RON・Ct、Cを1/2にする
ことと同じ効果が得られ、良好なコントラストを得るこ
とができる。なお、走査パルス幅を従来の1Hからさら
に!H後方に拡げて全体として2Hにした場合も同等の
効果が得られるが、この場合は表示がI H下にずれて
しまう。
次に本発明を実施例に従って説明する。第1図は本発明
の1実施例を示す行電極ドライバの回路図である。液晶
表示パネルの行電極の端子取出が左右両端方向で、時間
的に左右交互に駆動する場合について説明する  − 
1.パ JMti。右端方間取出用で出力は号のパルス幅を端子
を°゛1″に設定する。その場合のタイミング波形を第
2図に示す。フリップフロップ61に幅4Hのスタート
パルス信号SP(第2図(A) )と周期1Hのクロッ
ク(H号CL(第2図(B))が入力され、その出力信
号Q(第2図(C))はり0.クドインバータ64が選
択してシフトレジスタ78のデータ端子に入力される。
一方、フリップフロップ61の反転出力dとスタートパ
ルス信号SPとをナンド回路67で処理した後その出力
信号をクロックドインバータ69が選択し、フリップフ
ロップ71.72のリセット端子に入力される(第21
](D) )。フリップ70ツブ71.72によりクロ
ック信号CLが1/4に分周された信号(第2図(E)
)をクロックドインバータ73が選択し、シフトレジス
タ78のクロック端子に入力される。このシフトレジス
タ78はクロック信号に対して半ピットずつシフトする
。シフトレジスタ78の出カイΔ号は第2図(G) 、
 (H) 、 (1)のようにパルス幅が4Hで、1H
ずつシフトした信号となる。一方、オア回路76の出力
信号は行電極ドライバ出力のイネーブル信号であり、本
実施例の設定では第2図(F)に示すようになる。77
はタイミングを合わせるためのディレィ(遅延)回路で
ある。シフトレジスタ78の1段目の出力信号(第2図
(G))の反転信号と2段目の出力信号(第2図(印)
とイネーブル信号(ディレィ回路77の出力で今は’0
’)のノア信号をノア回路80より出力し、レベルシフ
タ81によりレベルシフトされて出力されたパルス信号
(第2図(J))が液晶表示パネルの行電極に印加する
走査側駆動信号となる。このように最終的に出力される
信号は第2図(J)、(K)に示すように、パルス幅が
1Hで1個おびにシフトされていく。即ち、この出力は
連続して1ピツトずつシフトしていく信号の奇数番目あ
るいは偶数番目を取出したものと同等である。端子86
の信号はシフトレジスタ78のn段目の出力信号を7リ
ツプフロンプ71の反転出力信号の立ち上りでトリガし
た信号で、行電極ドライバを複数個継続接続する場合に
次段の行電極ドライバのスタートパルス信号入力である
SP端子に入力する。
次に、右端方間取出用で出力信号のパルス幅をを°′1
”l H2/H1端子を”I、/一端子を′”0″′。
LOW端子を’I 、 IIに設定する。その場合のタ
イミング波形を第3図に示す。シフトレジスタ78のデ
ータ入力信号及びクロック入力信号までは、出力信号の
パルス幅を1HK設定した場合と同じである(第2図(
A)〜(E)と第3図(A)〜(E))。Hz/君1 
端子を°゛ビ″設定するとディレィ回路77の出力(イ
ネーブル信号)は第3図(F) VC示すように110
11になる。最終的に出力される信号は第3図U)、 
(K)に示すように、パルス幅が2Hの信号が順次シフ
トしていく。この信号は、パルス幅を1HK:設定した
場合の出力信号を時間的にI H前に拡げたもので全体
としてパルス幅が2Hとなる。
このように、本発明の行電極ドライバはH2/ H。
端子の設定を変えるだけで走査パルス幅をl Hまたは
2Hに設定することができ、表示絵素電極への充電の時
定数TONが水平走査期間HK比べて十分小さくない場
合においても良好なコントラストを得ることができる。
〈発明の効果〉 以上詳説したように、本発明の液晶表示装置用駆動回路
は、液晶表示パネルの行電極に加える走査パルス信号の
幅を1Hまたは2Hのいずれかに選定できる切替え端子
を具設している。この2Hは従来の1HからさらK1H
前に拡げたもので、表示位置には何ら影響を及はさずに
、スイッチングトランジスタを通しての表示絵素電極へ
の充電が不十分であるために生じる電圧降下、表示特性
の悪化を軽減できる有効な駆動方式を確立することがで
き、消費電力が少なく、小型化・高集積化を実現するこ
とができる。
【図面の簡単な説明】
第1図は本発明の1実施例を示す行電極ドライバの回路
図である。第2図I/i第1図に示す実施例の行電極ド
ライバにおいて左右両端方回取出で右端方向取出用に設
定し、走査パルス幅をI Hに設定した場合の要部波形
図、第3図は同様に第1図の行電極ドライバにおいて左
右両端方回取出で右端方向取出用に設定し、走査パルス
幅を2Hに設定した場合の要部波形図、第4図は本発明
の駆動方法の基本原理を説明する各電極の信号波形図で
ある。第5図は従来の液晶表示装置の構成を示すブロッ
ク構成図、第6図は第5図に示す液晶表示装置の主な駆
動波形を示すタイミング波形図、第7図は従来のパネル
SH駆動方式の列電極ドライバを例示する回路図、第8
図は従来のドライバSH駆動方式の列電極ドライバを例
示する回路図、第9図は第8図の回路における駆動波形
を示すタイミング波形図である。 H・・・水平走査期間、31.41.78・・・シフト
レジスタ、32.42・・・アナログスイッチ、43・
・・サンプリング用コンデンサ、44・・・トランジス
タ、61、62.63.71.72.82・・・フリッ
プフロップ、64、65.69.70.73.74.8
3.84・・・クロックドインバータ、67.68・・
・ナンド回路、80・・・ノア回路、77・・・ディレ
ィ回路、81・・・レベルシフタ。 代理人 弁理士 福 士 愛 彦(他2名)第2図 (E)ニーニー] 第3図 0V−−−−−−−−−−−−−−− 第4図 第5図 第6 図 デ°ニタ鉱力 第8図 第9図

Claims (1)

    【特許請求の範囲】
  1. 1、マトリックス型表示パターンの各絵素にアドレス用
    スイッチング素子を付加した液晶表示パネルを具備して
    成るマトリックス型液晶表示装置の駆動回路において、
    前記液晶表示パネルの前記スイッチング素子に接続され
    る行電極に、走査パルス幅が1H(Hは水平走査期間)
    の信号又は2Hの信号の一方を択一的に印加する行電極
    駆動回路を連結しかつ走査パルス幅を1Hと2Hのいず
    れか一方に設定する切替え端子を具設したことを特徴と
    する液晶表示装置用駆動回路。
JP27879685A 1985-12-09 1985-12-10 液晶表示装置用駆動回路 Granted JPS62136624A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP27879685A JPS62136624A (ja) 1985-12-10 1985-12-10 液晶表示装置用駆動回路
DE19863641556 DE3641556A1 (de) 1985-12-09 1986-12-05 Steuerschaltung fuer eine fluessigkristallanzeige
DE3645160A DE3645160C2 (ja) 1985-12-09 1986-12-05
GB8629295A GB2185343B (en) 1985-12-09 1986-12-08 Drive circuit for use in a matrix type liquid crystal display unit
US06/939,720 US4917468A (en) 1985-12-09 1986-12-09 Drive circuit for use in single-sided or opposite-sided type liquid crystal display unit
GB8902195A GB2210721B (en) 1985-12-09 1989-02-01 Drive circuit for use with matrix type liquid crystal display units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27879685A JPS62136624A (ja) 1985-12-10 1985-12-10 液晶表示装置用駆動回路

Publications (2)

Publication Number Publication Date
JPS62136624A true JPS62136624A (ja) 1987-06-19
JPH0427527B2 JPH0427527B2 (ja) 1992-05-12

Family

ID=17602294

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27879685A Granted JPS62136624A (ja) 1985-12-09 1985-12-10 液晶表示装置用駆動回路

Country Status (1)

Country Link
JP (1) JPS62136624A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5623278A (en) * 1990-09-28 1997-04-22 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
JPH09236790A (ja) * 1995-12-28 1997-09-09 Advanced Display:Kk 液晶表示装置およびその駆動方法
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6057391A (ja) * 1983-09-08 1985-04-03 シャープ株式会社 液晶表示装置の駆動方法
JPS60134293A (ja) * 1983-12-22 1985-07-17 シャープ株式会社 液晶表示装置の駆動方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6057391A (ja) * 1983-09-08 1985-04-03 シャープ株式会社 液晶表示装置の駆動方法
JPS60134293A (ja) * 1983-12-22 1985-07-17 シャープ株式会社 液晶表示装置の駆動方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5623278A (en) * 1990-09-28 1997-04-22 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
US5635950A (en) * 1990-09-28 1997-06-03 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
US5686933A (en) * 1990-09-28 1997-11-11 Sharp Kabushiki Kaisha Drive circuit for a display apparatus
JPH09236790A (ja) * 1995-12-28 1997-09-09 Advanced Display:Kk 液晶表示装置およびその駆動方法
JP2007156080A (ja) * 2005-12-05 2007-06-21 Casio Comput Co Ltd 駆動回路及び表示装置

Also Published As

Publication number Publication date
JPH0427527B2 (ja) 1992-05-12

Similar Documents

Publication Publication Date Title
US10109368B2 (en) Pulse output circuit, shift register and display device
US5365284A (en) Liquid crystal display device and driving method thereof
JP4154611B2 (ja) シフトレジスタ及び液晶表示装置
CN107464519B (zh) 移位寄存单元、移位寄存器、驱动方法、显示面板和装置
JP3243932B2 (ja) アクティブマトリクス表示装置
JPS60257497A (ja) 液晶表示装置の駆動方法
US4917468A (en) Drive circuit for use in single-sided or opposite-sided type liquid crystal display unit
JPS59123884A (ja) 液晶表示装置の駆動方法
US20070236435A1 (en) Driver circuit, display apparatus, and method of driving the same
WO2007015347A1 (ja) 表示装置ならびにその駆動回路および駆動方法
JPS59138184A (ja) マトリクスカラ−テレビパネル駆動回路
US4785297A (en) Driver circuit for matrix type display device
US7215308B2 (en) Display drive method, display element, and display
JPH10105126A (ja) 液晶表示装置
JPH1124632A (ja) アクティブマトリクス型画像表示装置及びその駆動方法
JPH10171421A (ja) 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器
JPS62136624A (ja) 液晶表示装置用駆動回路
JP2003140624A (ja) アクティブマトリクス型液晶表示装置
JPS58220185A (ja) 表示素子
JPH07281648A (ja) 液晶ディスプレイ装置
US5587721A (en) Liquid crystal driving apparatus
JPH0363077B2 (ja)
JP2001324970A (ja) 画像表示装置、画像表示方法及び表示駆動装置並びにそれを用いた電子機器
JP2001027887A (ja) 平面表示装置の駆動方法
JPH0766255B2 (ja) アクテイブマトリクス型表示装置

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term