JPS62130471A - Picture processor - Google Patents

Picture processor

Info

Publication number
JPS62130471A
JPS62130471A JP27201485A JP27201485A JPS62130471A JP S62130471 A JPS62130471 A JP S62130471A JP 27201485 A JP27201485 A JP 27201485A JP 27201485 A JP27201485 A JP 27201485A JP S62130471 A JPS62130471 A JP S62130471A
Authority
JP
Japan
Prior art keywords
image
processing
picture
image data
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27201485A
Other languages
Japanese (ja)
Inventor
Shigeo Fujimura
藤村 成男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP27201485A priority Critical patent/JPS62130471A/en
Publication of JPS62130471A publication Critical patent/JPS62130471A/en
Pending legal-status Critical Current

Links

Landscapes

  • Processing Or Creating Images (AREA)

Abstract

PURPOSE:To reduce a picture processing time, and to preserve a picture data before a processing by providing a picture processing part at a position capable of performing the processing work of the picture data in the process of the transfer of the picture data from one picture memory to another one. CONSTITUTION:The picture data read out from a picture memory 1A is supplied to a picture processing part 2, and after an instructed working process by a processor 7 is applied, it is written on and stored at a picture memory 1B. The readout of the picture data from the picture memory 1A and the write of the picture data on the picture memory 1B are controlled independently with each of control signal generation parts 6A and 6B respectively. The picture data before and after the processing can be displayed with display interfaces 3A and 3B, a display switching part 3X, and a display part 4.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ディジタル化された画像データを刀ロエ処
理して画像解析を容易にする画像処理装置に関するもの
である。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Field of Application] The present invention relates to an image processing device that performs processing on digitized image data to facilitate image analysis.

〔従来の技術〕[Conventional technology]

第2図は、従来のこの極の画像処理装置を示す図である
。第2図において、(11はディジタル化された画像デ
ータを記憶する画像メモリであ)、1画面分の記憶容量
を備えている。(2)はこの画像メモ+J (11の画
像データのカロエ処理を行う画像処理部。
FIG. 2 is a diagram showing a conventional image processing device of this type. In FIG. 2, (11 is an image memory for storing digitized image data), it has a storage capacity for one screen. (2) is an image processing unit that performs color processing on the image data of this image memo +J (11).

(3)は上記画像メモ1月1)よシ出力される画像デー
タから画像表示信号を作成する表示インタフェース。
(3) is a display interface that creates an image display signal from the image data outputted from the image memo January 1).

+41Uコの表示インタフェース(31から出力される
画像表示信号によって画像を表示する表示部、(5)は
上記画像メモIJ (11と外部との間で画像データの
入出力を行うだめの外部入出力インタフェース、(6)
はこの外部入出力インタフェース(5)、上記画像メモ
1用1)1画像処理部(2)及び表示インタフェース(
3)の入出力又は処理の動作タイミングff11構成し
てこれらのハードウェア制御を行う制御信号作成部。
+41U display interface (display unit that displays images based on the image display signal output from 31, (5) is an external input/output for inputting and outputting image data between the above image memo IJ (11) and the outside interface, (6)
is this external input/output interface (5), the image memo 1 1) 1 image processing section (2) and the display interface (
3) A control signal generation unit that configures the input/output or processing operation timing ff11 and controls these hardware.

(7)は汎用的な各種の演算処理機能、情報の記憶及び
入出力機能を備え、上記外部入出力インタフェース(5
)及び制御信号作成部(61と制御情報の入出力を行な
い、装置の動作全体を制御・管理するプロセッサ、(8
)はこのプロセッサ(7)にオペレータが画像処理内容
などの制御メニューを指示するだめの操作部である。
(7) is equipped with various general-purpose arithmetic processing functions, information storage and input/output functions, and is connected to the external input/output interface (5).
) and a control signal generator (61), a processor (8) that inputs and outputs control information to control and manage the entire operation of the device;
) is an operation section through which the operator instructs the processor (7) to control menus such as image processing contents.

次に動作について説明する。画像処理は、まず画像メモ
IJ filから処理すべき画像データを画像処理部(
2)に読出し1画像処理部(2)で所定の画像データの
DO工処理を行い、処理後の画像データを画像メモ1月
1)に返送書込みするとbう手順で行われる。
Next, the operation will be explained. In image processing, first, the image data to be processed from the image memo IJ fil is sent to the image processing section (
In step 2), predetermined image data is subjected to DO processing in the read-out 1 image processing unit (2), and the processed image data is returned and written to the image memo January 1).

〔発明が解決しようとする問題点〕 従来の画像処理装置は以上のように構成されているので
、1つの画像メモリに対し、処理すべき画像データの読
出しと書込みを行わなければならず2画像処理時間がこ
の続出しと書込みの双方の時間の和で制限され、また処
理前の画像データが画像メモリに残らないという問題点
があった。
[Problems to be Solved by the Invention] Since the conventional image processing device is configured as described above, image data to be processed must be read and written to one image memory, and two images are processed. There is a problem in that the processing time is limited by the sum of the time for both successive printing and writing, and that unprocessed image data does not remain in the image memory.

この発明は上記のような問題点を解消するだめになされ
たもので2画像処理時間を短縮できるとともに、処理前
の画像データを画像メモリに保存することができる画像
処理装置を得ることを目的として込る。
This invention was made to solve the above-mentioned problems, and aims to provide an image processing device that can shorten the image processing time and store unprocessed image data in an image memory. Enter.

〔問題点を解決するための手段〕[Means for solving problems]

この発明に係る画像処理装置は、複数の画像メモリを備
え1画像処理部を1つの画像メモリと他の画像メモリと
の間で画像データの受渡し可能な位置に設&し、更に2
画像を表示する表示部への画像表示信号を作成する表示
インタフェース及ヒ各部のハードウェア制御信号を作成
する制御信号作成部を上記画像メモリに対応して備えか
つ画像表示信号の切換えを行う表示切換部を備えるとと
もに、上記画像メモリと外部との間で画像データの入出
力を行う外部入出力インタフェース処理像処理操作を行
う操作部及び装置の全体を制御管理するプロセッサを備
えたものである。
An image processing device according to the present invention includes a plurality of image memories, one image processing section is installed at a position where image data can be transferred between one image memory and another image memory, and two
A display interface that creates an image display signal to the display unit that displays the image, and a control signal creation unit that creates hardware control signals for each part, corresponding to the image memory, and a display switch that switches the image display signal. The device also includes an external input/output interface for inputting and outputting image data between the image memory and the outside, an operating section for performing image processing operations, and a processor for controlling and managing the entire apparatus.

〔作用〕[Effect]

この発明において、加工処理すべき画像データは、1つ
の画像メモリから画像処理部に供給され。
In this invention, image data to be processed is supplied to the image processing section from one image memory.

この画像処理部によりカロエ処理された画像データは他
の画像メモリに転送記憶する。従って、この発明の構成
におりでは、加工処理すべき画像データの読出しとan
工処理した画像データの書込みを別々の画像メモリに対
して行うため1次に刀ロエ処理すべき画像データの読出
りとUD工処理後の画像データの書込みを同時に行うこ
とができ、かつ力U工処理前の画像データを保存するこ
とができる。
The image data subjected to the Caloe processing by this image processing section is transferred and stored in another image memory. Therefore, according to the configuration of the present invention, the reading of image data to be processed and the
Since the processed image data is written to separate image memories, it is possible to simultaneously read out the image data to be subjected to the primary processing and write the image data after the UD processing, and at the same time Image data before processing can be saved.

〔実施例〕〔Example〕

第1図は、この発明の一実施fllを示す画像処理装置
の7’oツク図である。第1図におりて(1A)(1B
)はディジタル化された画像データを記憶する画像メモ
リであり、各々1画面分の記憶容量を備えている。(2
)はこれらの画像メモIJ (IA)(1E)の間に設
置1.力n工処理すべき画像データの入力。
FIG. 1 is a block diagram of an image processing apparatus showing one embodiment of the present invention. In Figure 1 (1A) (1B
) are image memories for storing digitized image data, each having a storage capacity for one screen. (2
) is installed between these image memos IJ (IA) (1E) 1. Input of image data to be manually processed.

画像データのm工処理、加工処理後の画像データの出力
の各動作を次々と同時実行可能な画像処理部、  (3
A)(3B)は、各々上記画像メモリ(1人)(1B)
から出力される画像データから画像表示信号を作成する
表示インタフェース、(5X)uコhら表示インタフェ
ースC3k)(5B)がち出力される2橿の画像表示信
号を切換え出力する表示切換部。
an image processing unit capable of simultaneously executing operations such as processing of image data and outputting image data after processing;
A) (3B) are the above image memories (1 person) (1B) respectively.
A display interface that creates an image display signal from image data output from (5

(4)はこの表示切換部(3x)から切換え出力される
画像表示信号によって画像を表示する表示部、(5)は
上記画像メモIJ(IAIと外部との間で画像データの
入出力を行うための外部入出力インタフェース、(6A
)dこの外部入出力インタフェース(5)。
(4) is a display unit that displays an image based on the image display signal switched and output from this display switching unit (3x), and (5) is a display unit that inputs and outputs image data between the image memo IJ (IAI and the outside). External input/output interface for (6A
) dThis external input/output interface (5).

上記画像メモリ(IA)、及び表示インタフェース(5
A)の入出力又は処理の動作タイミングを作成してこれ
らのハードウェア制御を行う制御信号作成部、  (6
B)は上記画像メモIJ(IB)及び表示インタフェー
ス(3B)の入出力又ハ処理の11作タイミングを作成
してこれらのハードウェア制御を行う制御信号作成部、
(7Iは汎用的な′4楡の演算処理機能、情報の記憶及
び入出力機能を備え、上記画像処理部(2)1表示切換
部(3x)、外部入出力インタフェース(5)及び制御
信号作成部(6A)(6B)トill御情報の入出力を
行い、装置の動作全体を制御・管理するプロセッサ、(
8)はこのプロセッサ(7+ VCオペレータが画像処
理内容などの制御メニューを指示するための操作部であ
る。
The above image memory (IA) and display interface (5
A) A control signal generation unit that creates operation timings for input/output or processing and controls these hardware; (6
B) is a control signal generation unit that creates 11 timings for input/output or C processing of the image memo IJ (IB) and display interface (3B) and controls these hardware;
(7I is equipped with general-purpose arithmetic processing functions, information storage and input/output functions, and includes the image processing unit (2), 1 display switching unit (3x), external input/output interface (5), and control signal generation. (6A) (6B) A processor that inputs and outputs illumination information and controls and manages the entire operation of the device;
8) is an operation unit for the processor (7+) through which the VC operator instructs a control menu such as image processing contents.

上記のように構成された画像処理装置においては9例え
ば画像メモIJ(IA)に加工処理前の画像データが記
憶されていると仮定すると2画像処理はまずこの画像メ
モIJ(1/Wからの画像データの読出[から始まり、
読出された画像データは画像処理部(21に供給され、
あらかじめプロセッサ(71によって指示されて因る所
定の画像データの力ロエ処理を行った後1画像メモ+7
(IB/)へ書込み記憶する。画像メモリ(1A)から
の画像データの読出りと画像メモI+(113)への画
像データの書込みは。
In the image processing device configured as described above, 9For example, assuming that the image data before processing is stored in the image memo IJ (IA), 2 image processing is first performed from this image memo IJ (1/W). Image data reading starts from
The read image data is supplied to the image processing unit (21,
After performing the power processing on the predetermined image data as instructed by the processor (71)
Write and store in (IB/). Reading image data from the image memory (1A) and writing image data to the image memo I+ (113).

各々に設置された制御信号作成部(6A)(6B)の制
御によって独立に行うので2画像メモリ(1人)がち次
々と画像データを連続して読出し9画像処理部で2)で
加工処理1ながら、処理後の画像データを画像メモIJ
(IB)に次々と連続[て書込み記憶することができる
。すなわち、加工処理すべき画像データの読出し1.加
工処理、処理後の画像データの9j込みを各々のハード
ウェアで独立して次々と連続に行うので画像処理時間を
短縮できるとともに、処理前の画像データを保存できる
Since it is performed independently under the control of the control signal generation units (6A) and (6B) installed in each, two image memories (one person) continuously read out image data one after another and process them in 9 image processing units in 2). While processing, the processed image data is stored in the image memo IJ.
(IB) can be written and stored one after another. That is, reading image data to be processed 1. Since the processing and the 9J loading of the processed image data are performed independently and successively on each piece of hardware, the image processing time can be shortened and the unprocessed image data can be saved.

〔発明の効果〕〔Effect of the invention〕

以上のように、この発明によれば複数の画像メモリを備
え2画像処理部を1つの画像メモリから他の画像メモリ
へ画像データを転送する過程で画像データの加工処理が
可能な位置に設置する↓うに構成したので1画像処理世
間を短縮でき、また処理前の画像データを保存できると
いう効果がある。
As described above, according to the present invention, two image processing units each having a plurality of image memories are installed at a position where image data can be processed in the process of transferring image data from one image memory to another image memory. ↓ Since the configuration is as follows, it is possible to shorten the amount of time required to process one image, and the image data before processing can be saved.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の画像処理装置の一実施例を示す図、
第2図は従来の画1埃処理装置を示す図である。 図において、 (11(IA)(IBlは画像メモリ、
(2)は画像処理部、 +31 (5k)(5B)は表
示インタフェース。 (3x)は表示切換部、(皓:t Y5示部、(5)は
外部入出力インタフェース、 +6! C61)(6B
)は制御信号作成部、(7)はプロセッサ、(8)は゛
操作部である。 なお、各図中同一符号は同一まだは相当部分を示すもの
とする◇
FIG. 1 is a diagram showing an embodiment of an image processing apparatus of the present invention;
FIG. 2 is a diagram showing a conventional image dust processing device. In the figure, (11 (IA) (IBl is image memory,
(2) is an image processing unit, +31 (5k) (5B) is a display interface. (3x) is the display switching unit, (5) is the external input/output interface, +6! C61) (6B
) is a control signal generation section, (7) is a processor, and (8) is an operation section. In addition, the same symbols in each figure indicate corresponding parts◇

Claims (1)

【特許請求の範囲】[Claims] ディジタル化された画像データを記憶する複数の画像メ
モリと、これらの画像メモリの1つから他の画像メモリ
へ画像データを転送する過程で画像処理を行う画像処理
部と、上記各画像メモリに対応して設置され、画像メモ
リより出力される画像データから画像表示信号を作成す
る複数の表示インタフェースと、これらの表示インタフ
ェースから出力される画像表示信号を切換出力する表示
切換部と、この表示切換部からの画像表示信号により画
像を表示する表示部と、上記画像メモリと外部との間で
画像データの入出力を行う外部入出力インタフェースと
、上記各画像メモリに対応して設置し各画像メモリおよ
び上記各表示インタフェースのハードウェア制御を行う
制御信号作成部と、上記各部を制御・管理するプロセッ
サと、オペレータが前記プロセッサに処理内容を指示す
るための操作部とを備えたことを特徴とする画像処理装
置。
A plurality of image memories that store digitized image data, an image processing section that performs image processing in the process of transferring image data from one of these image memories to another image memory, and each of the image memories mentioned above. a plurality of display interfaces that are installed as a display unit that displays an image based on an image display signal from the image memory; an external input/output interface that inputs and outputs image data between the image memory and the outside; and an external input/output interface that is installed corresponding to each of the image memories and An image characterized by comprising: a control signal generation unit that controls hardware of each of the display interfaces; a processor that controls and manages each of the units; and an operation unit that allows an operator to instruct the processor on processing details. Processing equipment.
JP27201485A 1985-12-03 1985-12-03 Picture processor Pending JPS62130471A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27201485A JPS62130471A (en) 1985-12-03 1985-12-03 Picture processor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27201485A JPS62130471A (en) 1985-12-03 1985-12-03 Picture processor

Publications (1)

Publication Number Publication Date
JPS62130471A true JPS62130471A (en) 1987-06-12

Family

ID=17507927

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27201485A Pending JPS62130471A (en) 1985-12-03 1985-12-03 Picture processor

Country Status (1)

Country Link
JP (1) JPS62130471A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01226079A (en) * 1988-03-07 1989-09-08 Hitachi Ltd Image processing method, its device and image processing system having image processor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01226079A (en) * 1988-03-07 1989-09-08 Hitachi Ltd Image processing method, its device and image processing system having image processor

Similar Documents

Publication Publication Date Title
JPS58139241A (en) Picture memory access system
JPS62256088A (en) Picture processor
JPS62130471A (en) Picture processor
JP2557042B2 (en) Program transfer device
JPS62130470A (en) Picture processor
JP2626294B2 (en) Color image processing equipment
JPH02178726A (en) Display device
JP2510219B2 (en) Image processing device
JP2610817B2 (en) Address generator
JPS63156291A (en) Picture memory
JPS62130472A (en) Picture processor
JPS58187995A (en) Image display
JP2000298463A (en) Still picture display device
JPH01197826A (en) Screen display method for computer system
JPS63143644A (en) Control circuit for main memory device
JPS6332588A (en) Display controller
JPS6029837A (en) Information processor
JPH05159042A (en) Picture processor
JPH06103461B2 (en) Program transfer device
JPS615281A (en) Image storage display unit
JPS63114369A (en) Picture signal processing device
JPS59218545A (en) Screen switching device of work station device
JPS62212691A (en) Image display unit
JPH05281290A (en) Data transfer circuit of ic tester sharing storage circuit
JPS60104994A (en) Image accumulative display