JPS62129650U - - Google Patents
Info
- Publication number
- JPS62129650U JPS62129650U JP1431086U JP1431086U JPS62129650U JP S62129650 U JPS62129650 U JP S62129650U JP 1431086 U JP1431086 U JP 1431086U JP 1431086 U JP1431086 U JP 1431086U JP S62129650 U JPS62129650 U JP S62129650U
- Authority
- JP
- Japan
- Prior art keywords
- disk
- mirrored
- data
- processing section
- section
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000004913 activation Effects 0.000 claims 1
- 238000000034 method Methods 0.000 claims 1
- 230000004044 response Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 1
Description
図は本考案のミラード・デイスク処理装置を実
施した1例を表わす構成ブロツク図である。 10……デイスク処理部、11……中央処理部
CPU、12……主記憶部、12a,12b……
転送バツフア、20……ミラード・デイスク・シ
ステム、21,22……デイスク制御部、21D
,22D……デイスク、B……システム・バス。
施した1例を表わす構成ブロツク図である。 10……デイスク処理部、11……中央処理部
CPU、12……主記憶部、12a,12b……
転送バツフア、20……ミラード・デイスク・シ
ステム、21,22……デイスク制御部、21D
,22D……デイスク、B……システム・バス。
Claims (1)
- データを格納する主記憶部及びこのデータを処
理する中央処理部を有するデイスク処理部と、こ
のデイスク処理部から並列起動が与えられ、同一
のデータが書き込まれる複数のデイスクから構成
されるミラード・デイスクを制御するデイスク制
御部とからなるミラード・デイスク処理装置にお
いて、前記デイスク処理部が前記ミラード・デイ
スクに並列読み出し起動をかけた際に読み出され
た複数のデータを格納する転送バツフア部を前記
主記憶部に設け、前記デイスク処理部は最初に読
み出し終了したデイスクの終了信号により前記読
み出し動作を中断することを特徴とするミラード
・デイスク処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1431086U JPS62129650U (ja) | 1986-02-03 | 1986-02-03 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1431086U JPS62129650U (ja) | 1986-02-03 | 1986-02-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62129650U true JPS62129650U (ja) | 1987-08-17 |
Family
ID=30804175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1431086U Pending JPS62129650U (ja) | 1986-02-03 | 1986-02-03 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62129650U (ja) |
-
1986
- 1986-02-03 JP JP1431086U patent/JPS62129650U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS62129650U (ja) | ||
JPS63107042U (ja) | ||
JPH02108144U (ja) | ||
JPH0246247U (ja) | ||
JPH0227234U (ja) | ||
JPS62168155U (ja) | ||
JPH01151467U (ja) | ||
JPH02116346U (ja) | ||
JPH01155539U (ja) | ||
JPS61180341U (ja) | ||
JPS60640U (ja) | Dma処理とプログラム計測モ−ドの並行処理システム | |
JPS6214541U (ja) | ||
JPH01133645U (ja) | ||
JPS5854703U (ja) | 調節計の入力選定装置 | |
JPS6320250U (ja) | ||
JPH0179191U (ja) | ||
JPH0382440U (ja) | ||
JPH0181794U (ja) | ||
JPS62125955U (ja) | ||
JPS6277467U (ja) | ||
JPS60184144U (ja) | マイクロコンピユ−タ装置 | |
JPS6392963U (ja) | ||
JPS6271746U (ja) | ||
JPH039060U (ja) | ||
JPS63105963U (ja) |