JPS621232B2 - - Google Patents

Info

Publication number
JPS621232B2
JPS621232B2 JP16129379A JP16129379A JPS621232B2 JP S621232 B2 JPS621232 B2 JP S621232B2 JP 16129379 A JP16129379 A JP 16129379A JP 16129379 A JP16129379 A JP 16129379A JP S621232 B2 JPS621232 B2 JP S621232B2
Authority
JP
Japan
Prior art keywords
signal
circuit
address
output
sound
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP16129379A
Other languages
Japanese (ja)
Other versions
JPS5682484A (en
Inventor
Takuro Wakabayashi
Toshiharu Aihara
Iwao Tawara
Jushin Matsuo
Naoki Takahashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP16129379A priority Critical patent/JPS5682484A/en
Priority to GB8029985A priority patent/GB2063528B/en
Priority to US06/188,515 priority patent/US4391530A/en
Priority to DE19803036040 priority patent/DE3036040A1/en
Priority to CH725380A priority patent/CH646833GA3/de
Publication of JPS5682484A publication Critical patent/JPS5682484A/en
Publication of JPS621232B2 publication Critical patent/JPS621232B2/ja
Priority to HK122/88A priority patent/HK12288A/en
Granted legal-status Critical Current

Links

Landscapes

  • Electric Clocks (AREA)
  • Electromechanical Clocks (AREA)

Description

【発明の詳細な説明】 この発明は、音声を録音できるようにした録音
機能付電子時計に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to an electronic watch with a recording function that can record audio.

最近、電子時計は、多機能化が進み、例えば、
アラーム機能やタイマ機能等を備えたものがあ
る。そして、例えばアラーム機能はアラーム時刻
になつたとき、所定周波数の単一音を鳴らした
り、所定曲名のメロデイ音を鳴らしたりして時刻
の報知を行なうのに使用されている。しかし、ア
ラーム音は、メーカサイドによつて決められた単
一音、メロデイ音しか鳴らすことができず、使用
者の好みに合わなかつたり、すぐに飽きられてし
まうという欠点を有するばかりか、放音されたア
ラーム音が何を意味するか、つまり、そのアラー
ム時刻は何のために設定した時刻なのかを直感的
に把握しにくく、使用者があらかじめアラーム時
刻の意味を記憶し、判別しなければならないとい
う不都合が生じていた。そこで例えばテープ等に
アラーム内容を録音しておき、アラーム時刻に自
動的に再生することも考えられるが、このような
構成にすると装置自体が大型化する欠点があつ
た。また、装置の再生音量が小さかつたり、まわ
りが騒がしかつたりした場合、再生内容がよく聞
き取れなかつたりする欠点もあつた。
Recently, electronic watches have become more multi-functional, for example,
Some are equipped with alarm functions, timer functions, etc. For example, the alarm function is used to notify the time by sounding a single tone of a predetermined frequency or a melody sound of a predetermined song title when the alarm time arrives. However, alarm sounds can only produce a single tone or melody tone determined by the manufacturer, and not only do they have the disadvantage of not meeting the user's taste or getting tired of them quickly, but also It is difficult to intuitively understand what the alarm sound means, that is, what the alarm time was set for, and the user has to memorize the meaning of the alarm time in advance and distinguish it. This caused the inconvenience of not having to do so. Therefore, it is conceivable to record the alarm content on a tape or the like and automatically reproduce it at the alarm time, but such a configuration has the disadvantage that the device itself becomes large. Additionally, if the playback volume of the device is low or the surroundings are noisy, the playback content may be difficult to hear.

この発明は、上記事情に鑑みてなされたもの
で、外部から所望の音声を録音することができる
と共に、録音内容を、例えば、アラーム時刻に報
知音として聞くことができ、さらに所定時間内に
同一録音内容を複数回繰り返して発音することに
より、録音内容を聞き逃がすことなく、確実に知
ることができる録音機能付電子時計を提供するこ
とを目的とする。
This invention was made in view of the above circumstances, and it is possible to record a desired sound from the outside, and also to listen to the recorded content as a notification sound, for example, at alarm time, and furthermore, the same To provide an electronic watch with a recording function that can surely know the recorded content without missing it by repeatedly pronouncing the recorded content a plurality of times.

以下、この発明を図面に示す一実施例に基づい
て詳細に説明する。第1図は、アラーム時計に報
知音を発生する電子時計の回路構成図である。図
において符号1は、基準クロツク信号を発生する
発振回路であり、上記基準クロツク信号は分周回
路2に送られて1秒周期の信号に分周される。こ
の1秒周期の信号は計時計数回路3に与えられて
計数される。この計時計数回路3は上記1秒周期
の信号に基づいて時刻情報及びカレンダ情報等を
得るものであり、この計時計数回路3で得られた
計時情報は、表示切替制御回路4を介して表示装
置5に与えられ、デイジタル的あるいはアナログ
的に表示される。また、上記計時情報はアラーム
時刻設定回路6からアラーム時刻情報が与えられ
ている一致回路7にも送られる。このアラーム時
刻設定回路6に設定記憶されたアラーム時刻情報
は、表示切替制御回路4を介して表示装置5に与
えられ、表示される。また、一致回路7は上記計
時情報と上記アラーム時刻情報との一致を検出し
たとき、1発のパルスからなるアラーム信号AL
を出力するように構成されている。
Hereinafter, the present invention will be explained in detail based on an embodiment shown in the drawings. FIG. 1 is a circuit diagram of an electronic clock that generates a notification sound on an alarm clock. In the figure, reference numeral 1 denotes an oscillator circuit that generates a reference clock signal, and the reference clock signal is sent to a frequency divider circuit 2 and frequency-divided into a signal with a period of one second. This one-second cycle signal is given to a counting circuit 3 and counted. This counting circuit 3 obtains time information, calendar information, etc. based on the 1 second cycle signal, and the timing information obtained by this counting circuit 3 is sent via a display switching control circuit 4. The signal is applied to the display device 5 and displayed digitally or analogously. The time information is also sent from the alarm time setting circuit 6 to the matching circuit 7 to which the alarm time information is provided. The alarm time information set and stored in the alarm time setting circuit 6 is given to the display device 5 via the display switching control circuit 4 and displayed. Further, when the coincidence circuit 7 detects a coincidence between the above-mentioned time measurement information and the above-mentioned alarm time information, the coincidence circuit 7 sends an alarm signal AL consisting of one pulse.
is configured to output.

一方、図において符号S1は、表示切替用スイ
ツチであり、このスイツチS1の操作信号は、ワ
ンシヨツト回路8に与えられ、ワンシヨツト回路
8から1発のパルス信号を出力させる。このパル
ス信号は、バイナリフリツプフロツプ9のT入力
端子に与えられ、その出力状態を反転させる。こ
のフリツプフロツプ9のQ及び側出力信号は、
表示切替制御回路4に表示切替制御信号として
夫々与えられている。そして、フリツプフロツプ
9は、その側出力信号が“1”のとき、計時計
数回路3の計時情報を表示切替制御回路4から送
出させて表示装置5に表示させる通常時刻表示モ
ードに、また、そのQ側出力信号が“1”のと
き、アラーム時刻設定回路6のアラーム時刻情報
を表示切替制御回路4から送出されて表示装置5
に表示させるアラーム時刻表示モードに切り替え
るものである。また、符号S2は録音用スイツチ
であり、このスイツチS2の操作信号は、バイナ
リフリツプフロツプ9のQ側出力信号がゲート制
御信号として入力されているアンド回路10に与
えられている。従つて、上記アラーム時刻表示モ
ードにおいて、録音用スイツチS2を操作してい
る間、アンド回路10から出力が得られ、そして
アンド回路10の出力信号は、アンプ11、A/
D(アナログ/デイジタル)変換回路12、符号
化回路13に夫々動作指令信号として与えられて
いる。そして、アンプ11は時計外部からマイク
ロホン14を介して入力される音声信号を増幅す
るものであり、ここで増幅された音声信号はA/
D変換回路12に与えられる。このA/D変換回
路12はアナログ量の音声信号をデイジタル量の
音声信号に変換するもので、ここで変換された音
声信号は符号化回路13に与えられる。この符号
化回路13はデイジタル量の音声信号を符号化す
るものであり、ここで符号化された信号は、固体
録音部15に与えられて書き込まれる。
On the other hand, in the figure, reference numeral S1 denotes a display switching switch, and the operation signal of this switch S1 is applied to the one-shot circuit 8, causing the one-shot circuit 8 to output one pulse signal. This pulse signal is applied to the T input terminal of binary flip-flop 9 to invert its output state. The Q and side output signals of this flip-flop 9 are:
The signals are respectively given to the display switching control circuit 4 as display switching control signals. When the output signal on that side is "1", the flip-flop 9 switches to the normal time display mode in which the clock information of the counting circuit 3 is sent from the display switching control circuit 4 and displayed on the display device 5. When the Q side output signal is “1”, the alarm time information of the alarm time setting circuit 6 is sent from the display switching control circuit 4 and displayed on the display device 5.
This is to switch to the alarm time display mode. Reference numeral S2 denotes a recording switch, and the operation signal of this switch S2 is applied to an AND circuit 10 to which the Q side output signal of the binary flip-flop 9 is input as a gate control signal. Therefore, in the alarm time display mode, while the recording switch S2 is operated, an output is obtained from the AND circuit 10, and the output signal of the AND circuit 10 is sent to the amplifier 11, the A/
The D (analog/digital) conversion circuit 12 and the encoding circuit 13 are given as operation command signals, respectively. The amplifier 11 amplifies the audio signal input from outside the watch via the microphone 14, and the audio signal amplified here is sent to the A/
The signal is applied to the D conversion circuit 12. This A/D conversion circuit 12 converts an analog audio signal into a digital audio signal, and the audio signal converted here is provided to an encoding circuit 13. This encoding circuit 13 encodes a digital audio signal, and the encoded signal is given to a solid-state recording section 15 and written therein.

この固体録音部15は録音テープとは異なつて
半導体メモリを使用してなるものであり、例え
ば、シフトレジスタ、RAM(ランダム・アクセ
ス・メモリ)等から構成されている。この固体録
音部15にはアンド回路10の出力信号が読み出
し/書き込み信号R/Wとして与えられており、
固体録音部15は、アンド回路10の出力信号が
“1”のとき、書き込みの指定を受けると共に、
アンド回路10の出力信号が“0”のとき、読み
出しの指定を受ける。そして、固体録音部15は
分周回路2から出力さたる所定周波数の信号φに
同期して読み出し/書き込みの動作が行なわれ
る。
This solid-state recording section 15 is different from a recording tape and is made of a semiconductor memory, and includes, for example, a shift register, a RAM (random access memory), and the like. The output signal of the AND circuit 10 is given to the solid-state recording section 15 as a read/write signal R/W.
When the output signal of the AND circuit 10 is "1", the solid-state recording unit 15 receives the writing instruction and
When the output signal of the AND circuit 10 is "0", reading is designated. The solid-state recording unit 15 performs read/write operations in synchronization with a signal φ of a predetermined frequency output from the frequency dividing circuit 2.

また、アンド回路10の出力信号は、オア回路
16を介して分周回路2から所定周波数の信号φ
が入力されているアンド回路17にゲート制御信
号として与えられている。このアンド回路17か
ら出力される所定周波数の信号φは、アドレスカ
ウンタ18の+1入力端子に与えられ、アドレス
カウンタ18の内容をカウントアツプする。この
アドレスカウンタ18の内容は、固体録音部15
にアドレス情報として与えられており、固体録音
部15の初期アドレスから最終アドレスを指定す
る。
Further, the output signal of the AND circuit 10 is transmitted from the frequency dividing circuit 2 via the OR circuit 16 to a signal φ of a predetermined frequency.
is given as a gate control signal to the AND circuit 17 to which is input. The signal φ of a predetermined frequency output from the AND circuit 17 is applied to the +1 input terminal of the address counter 18, and the contents of the address counter 18 are counted up. The contents of this address counter 18 are the contents of the solid-state recording section 15.
is given as address information, and specifies the final address from the initial address of the solid-state recording section 15.

一方、一致回路7から出力されるアラーム信号
ALは、RS形フリツプフロツプ19のセツト側入
力端子Sに与えられ、それをセツトさせる。この
フリツプフロツプ19のQ側出力信号は、オア回
路16を介してアンド回路17に、またアンド回
路20にゲート制御信号として夫々与えられてい
る。このアンド回路20がゲート解除されている
ときにおいて、アドレスカウンタ18から出力さ
れるキヤリー信号は、アンド回路20を介して3
進カウンタ21に与えられ、計数される。この3
進カウンタ21から出力されるキヤリー信号は、
フリツプフロツプ19のリセツト側入力端子Rに
与えられ、またフリツプフロツプ19の側出力
信号はアドレスカウンタ18のリセツト端子Rに
与えられている。
On the other hand, the alarm signal output from the matching circuit 7
AL is applied to the set side input terminal S of the RS type flip-flop 19 to set it. The Q-side output signal of the flip-flop 19 is applied to an AND circuit 17 and an AND circuit 20 via an OR circuit 16 and as a gate control signal, respectively. When the gate of this AND circuit 20 is released, the carry signal output from the address counter 18 is passed through the AND circuit 20 to
It is given to the advance counter 21 and counted. This 3
The carry signal output from the advance counter 21 is
The reset side input terminal R of the flip-flop 19 is applied, and the side output signal of the flip-flop 19 is applied to the reset terminal R of the address counter 18.

また、フリツプフロツプ19から出力されるQ
側出力信号は、符号化回路22、音声信号合成回
路23、アンプ24に夫々動作指令信号として与
えられている。そして、固体録音部15に書き込
まれた音声情報は、書き込まれた順に読み出さ
れ、固体録音部15から読み出された音声情報
は、上記符号化回路13とは逆の符号化を行なう
符号化回路22を介して音声信号合成回路23に
与えられる。この音声信号合成回路23は符号化
回路22によつて符号化された信号に基づいて音
声信号に変換・合成するものであり、ここで得ら
れた音声信号はアンプ24によつて増幅された
後、スピーカ25に送られて発音される。
Also, the Q output from the flip-flop 19
The side output signals are given to the encoding circuit 22, the audio signal synthesis circuit 23, and the amplifier 24 as operation command signals, respectively. The audio information written in the solid-state recording unit 15 is read out in the order in which it was written, and the audio information read out from the solid-state recording unit 15 is encoded by performing encoding opposite to that of the encoding circuit 13. It is applied to the audio signal synthesis circuit 23 via the circuit 22. The audio signal synthesis circuit 23 converts and synthesizes the signal encoded by the encoding circuit 22 into an audio signal, and the audio signal obtained here is amplified by the amplifier 24 and then amplified by the amplifier 24. , is sent to the speaker 25 and is sounded.

次に、上記のように構成された電子時計の動作
について第2図に示すタイミングチヤートを参照
して説明する。まず、バイナリフリツプフロツプ
9の側出力信号が“1”のときには、計時計数
回路3で得られた計時情報は、表示切替制御回路
4を介して表示装置5に送られ、通常時刻が表示
される。この状態において、表示切替用スイツチ
S1を操作すると、ワンシヨツト回路8から1発の
パルス信号が出力され、バイナリフリツプフロツ
プ9の出力状態が反転されてQ側出力信号が
“1”となるアラーム時刻表示モードに切替えら
れる。これによつて、アラーム時刻設定回路6に
記憶されているアラーム時刻情報が、表示切替制
御回路4を介して表示装置5に送られ表示され
る。
Next, the operation of the electronic timepiece configured as described above will be explained with reference to the timing chart shown in FIG. First, when the side output signal of the binary flip-flop 9 is "1", the time information obtained by the counting circuit 3 is sent to the display device 5 via the display switching control circuit 4, and the normal time is Is displayed. In this state, the display switching switch
When S1 is operated, one pulse signal is output from the one shot circuit 8, the output state of the binary flip-flop 9 is inverted, and the mode is switched to the alarm time display mode in which the Q side output signal becomes "1". As a result, the alarm time information stored in the alarm time setting circuit 6 is sent to the display device 5 via the display switching control circuit 4 and displayed.

このアラーム時刻表示モードにおいて、録音用
スイツチS2を操作すると、このスイツチS2を操作
している間、アンド回路10から出力が得られ
る。これによつて、録音可能状態にセツトされ
る。すなわち、アンド回路10の出力信号よつ
て、アンプ11、A/D変換回路12、符号化回
路13は動作可能状態となると共に、固体録音部
15は書き込みの指定を受け、さらに、アンド回
路17がゲート解除され、アンド回路17から所
定周波数の信号φが出力されてアドレスカウンタ
18がカウント動作するようになる。このような
録音可能状態において、マイクロホン14に向つ
てアラーム時刻の意味する言葉、例えば、アラー
ム時刻に顧客と仕事の打ち合せを行う場合には、
「打ち合せ」を声で正しく発音する。これによつ
て、マイクロホン14から入力された音声信号
は、アンプ11によつて増幅された後、A/D変
換回路12に送られてデイジタル量の音声信号に
変換され、さらに、符号化回路13によつて符号
化されて固体録音部15に送られる。この固体録
音部15にはアドレスカウンタ18からの出力情
報に従つて順次アドレス指定され、この指定アド
レスに音声情報が書き込まれ、音声、「打ち合
せ」が録音される。
In this alarm time display mode, when the recording switch S2 is operated, an output is obtained from the AND circuit 10 while the switch S2 is operated. This sets the recordable state. That is, according to the output signal of the AND circuit 10, the amplifier 11, the A/D conversion circuit 12, and the encoding circuit 13 become operational, the solid-state recording section 15 receives the writing instruction, and the AND circuit 17 becomes operable. The gate is released, a signal φ of a predetermined frequency is output from the AND circuit 17, and the address counter 18 starts counting. In such a recording enabled state, speak into the microphone 14 the words that the alarm time means, for example, if you are having a business meeting with a customer at the alarm time,
Pronounce "meeting" correctly in your voice. As a result, the audio signal input from the microphone 14 is amplified by the amplifier 11, and then sent to the A/D conversion circuit 12 where it is converted into a digital audio signal. The recorded data is encoded by the encoder and sent to the solid-state recording unit 15. Addresses are sequentially designated to this solid-state recording unit 15 according to the output information from the address counter 18, audio information is written to the designated addresses, and the audio and "meeting" are recorded.

しかして、アラーム時刻となり、第2図1に示
すように、一致回路7から1発のパルスからなる
アラーム信号ALの出力が得られると、フリツプ
フロツプ19がセツトされて第2図2に示すよう
にQ側出力信号が“1”となり、アラーム時刻の
報知音として録音内容が発音される状態となる。
すなわち、フリツプフロツプ19のQ側出力信号
によつてアンド回路17がゲート解除され、アン
ド回路17から所定周波数の信号φが出力されて
アドレスカウンタ18がカウント動作するように
なる。このとき、固体録音部15は、アンド回路
10の出力信号(“0”)によつて読み出しの指定
を受けている。また、フリツプフロツプ19のQ
側出力信号によつて符号化回路22、音声信号合
成回路23、アンプ24は動作可能状態となると
共に、アンド回路20がゲート解除される。これ
によつて、固体録音部15はアドレスカウンタ1
5の出力情報に従つてアドレス指定を受け、この
指定アドレスに記憶されている音声情報が読み出
されるようになる。この固体録音部15から読み
出された音声情報は、符号化回路22によつて符
号化された後、音声信号合成回路23に送られ、
ここで音量信号に変換・合成される。そして、音
声信号合成回路23から出力された音声信号は、
アンプ24によつて増幅された後、スピーカ25
に送られて発音される。そして、アドレスカウン
タ18の内容が順次カウントアツプされるに従つ
て、録音内容である「打ち合せ」が第2図2に示
すように、報音される。
When the alarm time comes and the alarm signal AL consisting of one pulse is output from the matching circuit 7 as shown in FIG. 2, the flip-flop 19 is set and the alarm signal AL as shown in FIG. The Q-side output signal becomes "1", and the recorded content becomes audible as an alarm time notification sound.
That is, the gate of the AND circuit 17 is released by the Q side output signal of the flip-flop 19, a signal φ of a predetermined frequency is output from the AND circuit 17, and the address counter 18 starts counting operation. At this time, the solid-state recording unit 15 receives the reading instruction by the output signal (“0”) of the AND circuit 10. Also, the Q of flip-flop 19
The side output signal enables the encoding circuit 22, the audio signal synthesis circuit 23, and the amplifier 24 to operate, and the gate of the AND circuit 20 is released. As a result, the solid-state recording section 15 detects the address counter 1.
The address is designated according to the output information of No. 5, and the audio information stored at this designated address is read out. The audio information read from the solid-state recording section 15 is encoded by the encoding circuit 22 and then sent to the audio signal synthesis circuit 23.
Here, it is converted and synthesized into a volume signal. The audio signal output from the audio signal synthesis circuit 23 is
After being amplified by the amplifier 24, the speaker 25
is sent to and pronounced. Then, as the contents of the address counter 18 are sequentially counted up, the recorded contents of "meeting" are sounded as shown in FIG. 2.

このように、1回目の「打ち合せ」の発音が終
了すると、第2図2に示すように、アドレスカウ
ンタ18からキヤリー信号が出力されるようにな
る。このキヤリー信号はアンド回路20を介して
3進カウンタ21に与えられ、3進カウンタ21
の内容を「1」に歩進する。そして、アドレスカ
ウンタ18からキヤリー信号が出力されると、ア
ドレスカウンタ18の内容が初期値となり、固体
録音部15の初期アドレスが再度指定されるよう
なる。これによつて、固体録音部15からは、録
音内容の「打ち合せ」を構成する音声情報が再び
出力されるようになるので、第2図2に示すよう
に、録音内容である「打ち合せ」が繰り返し報音
される。
In this manner, when the first sounding of "meeting" is completed, a carry signal is output from the address counter 18, as shown in FIG. 2. This carry signal is given to the ternary counter 21 via the AND circuit 20, and the ternary counter 21
The content of is incremented to "1". Then, when the carry signal is output from the address counter 18, the contents of the address counter 18 become the initial value, and the initial address of the solid-state recording section 15 is designated again. As a result, the solid-state recording section 15 again outputs the audio information constituting the recorded content "meeting", so that the recorded content "meeting" is output as shown in FIG. A beep sounds repeatedly.

そして、2回目の報音が終了すると、アドレス
カウンタ18から再びキヤリー信号が出力される
ので、3進カウンタ21の内容が「2」に歩進さ
れると共に、固体録音部15の初期アドレスが指
定されるようになる。これによつて、録音内容で
ある「打ち合せ」が第2図2に示すように、三度
報音される。
When the second beep ends, the address counter 18 outputs a carry signal again, so the contents of the ternary counter 21 are incremented to "2" and the initial address of the solid-state recording unit 15 is specified. will be done. As a result, the recorded content ``meeting'' is sounded three times as shown in FIG. 2.

そして、3回目の報音が終了すると、3進カウ
ンタ21からは、第2図4に示すように、キヤリ
ー信号が出力され、フリツプフロツプ19がリセ
ツトされる。このため、フリツプフロツプ19の
Q側出力信号が、第2図2に示すように、“0”
となるので、報音動作は停止するようになる。そ
して、アドレスカウンタ18の内容は、フリツプ
フロツプ19の側出力信号によつてリセツトさ
れる。
When the third beep ends, the ternary counter 21 outputs a carry signal as shown in FIG. 2, and the flip-flop 19 is reset. Therefore, the Q side output signal of the flip-flop 19 becomes "0" as shown in FIG.
Therefore, the alarm operation will stop. The contents of the address counter 18 are then reset by the side output signal of the flip-flop 19.

このように、アラーム時刻になると、録音内容
である「打ち合せ」が3回繰り返して報音される
ので、例えば、1回目の報音が聞こえなかつた場
合や1回目の報音が聞こえてもその内容を知るこ
とができなかつたような場合でも、2回目あるい
は3回目の報音によつてアラーム時刻が何を意味
するものかを確実に知ることができる。
In this way, when the alarm time arrives, the recorded content of the "meeting" is repeated three times, so for example, if you do not hear the first sound, or even if you hear the first sound, Even in cases where the contents cannot be known, the user can certainly know what the alarm time means by the second or third alarm sound.

第3図は、この発明の他の実施例を示したもの
である。なお、第1図と同一のものは同一符号を
もつて示し、その説明を省略する。この実施例に
おいて、アドレスカウンタ18から出力されるキ
ヤリー信号は、上記実施例と同様、アンド回路2
0を介して3進カウンタ21に与えられるが、ブ
ザー音信号発生回路26にも与えられる。このブ
ザー音信号発生回路26はアドレスカウンタ18
からキヤリー信号が与えられる毎に、ブザー音信
号を発生するのもので、このブザー音信号は図示
しないスピーカに与えられ、報音される。
FIG. 3 shows another embodiment of the invention. Components that are the same as those in FIG. 1 are designated by the same reference numerals, and their explanations will be omitted. In this embodiment, the carry signal output from the address counter 18 is sent to the AND circuit 2 as in the above embodiment.
It is applied to the ternary counter 21 via 0, but also to the buzzer sound signal generation circuit 26. This buzzer sound signal generation circuit 26 is connected to the address counter 18.
A buzzer sound signal is generated every time a carry signal is given from the controller, and this buzzer sound signal is given to a speaker (not shown) and outputted.

しかして、上記実施例においては、1回目の録
音内容が報音されると、ブザー音が発生され、2
回目の録音内容が報音されると、ブザー音が発生
され、しかも3回目の録音内容が報音されると、
ブザー音が発生される。このように、録音内容の
報音を繰り返す区切において、ブザー音が発生さ
れるので、録音内容の聞き逃がしを一層効果的に
防止することができる。
However, in the above embodiment, when the first recording content is sounded, a buzzer sound is generated and the second recording is made.
When the content of the third recording is broadcast, a buzzer sound is generated, and when the content of the third recording is broadcast,
A buzzer sound is generated. In this way, since the buzzer sound is generated at the intervals where the sound of the recorded content is repeated, it is possible to more effectively prevent the recorded content from being missed.

なお、上記実施例は録音内容を3回繰り返すよ
うに構成たが、繰り返し回数は特に限定されるも
のではない。また、録音内容の報音を繰り返す区
切において、一定の無音時間(例えば1秒)を設
けてもよい。
Although the above embodiment is configured to repeat the recorded content three times, the number of repetitions is not particularly limited. Furthermore, a certain silent period (for example, 1 second) may be provided at the intervals where the sound of the recorded content is repeated.

また、上記実施例においては、設定時刻にアラ
ーム音を報音するようにしたが、特定日に報音す
るようにしてもよく、また、タイマ時間経過時、
毎正時の時報のアラーム時刻に報音するようにし
てもよい。
Further, in the above embodiment, the alarm sound is sounded at the set time, but the sound may be sounded on a specific day.
The alarm may be sounded at the alarm time of the time signal every hour on the hour.

この発明は、以上詳細に説明したように、外部
から所望する音声を録音することができるので、
この録音内容を、例えば、アラーム時刻に報知音
として聞くことができる。また、所定時間内に同
一録音内容が複数回繰り返して発音されるので、
録音内容を聞き逃がすことなく、確実に知ること
ができると共に、録音を行う際に、同一の内容の
音声を複数回繰り返して録音する必要がないの
で、録音作業が容易になるばかりか、録音容量の
少ないメモリを使用することができる。
As explained in detail above, this invention allows desired audio to be recorded from the outside.
This recorded content can be heard, for example, as a notification sound at the alarm time. Also, since the same recording content is repeated multiple times within a predetermined time,
You can know the recorded content without missing anything, and there is no need to repeat the same audio content multiple times when recording, which not only simplifies the recording process but also reduces the recording capacity. can use less memory.

【図面の簡単な説明】[Brief explanation of the drawing]

図面はこの発明の一実施例を示したもので、第
1図は電子時計の回路構成図、第2図は各種信号
のタイミングチヤート、第3図はこの発明の他の
実施例の要部を示す回路構成図である。 12……A/D変換回路、13……符号化回
路、14……マイクロホン、15……固体録音
部、18……アドレスカウンタ、19……フリツ
プフロツプ、21……3進カウンタ、22……符
号化回路、23……音声信号合成回路、25……
スピーカ。
The drawings show one embodiment of the present invention; Fig. 1 is a circuit diagram of an electronic watch, Fig. 2 is a timing chart of various signals, and Fig. 3 is a main part of another embodiment of the invention. FIG. 12... A/D conversion circuit, 13... Encoding circuit, 14... Microphone, 15... Solid recording section, 18... Address counter, 19... Flip-flop, 21... Ternary counter, 22... Code conversion circuit, 23... Audio signal synthesis circuit, 25...
speaker.

Claims (1)

【特許請求の範囲】[Claims] 1 外部から入力される音声を符号化して夫々の
アドレス領域に記憶する半導体メモリと、この半
導体メモリのアドレスを指定するアドレス指定手
段と、アラーム時刻に前記アドレス指定手段にア
ドレス更新信号を供給すると共に前記半導体メモ
リにリード信号を供給して前記半導体メモリから
符号化された信号を読み出す読み出し制御手段
と、この読み出し制御手段によつて読み出された
前記符号化された信号を音声信号に変換して発音
する発音手段と、前記アドレス指定手段によるア
ドレス指定の終了信号を計数する計数手段と、こ
の計数手段による計数値が所定の値になつた際に
前記アドレス更新信号の供給を停止して前記半導
体メモリから符号化された信号を読み出すのを停
止する発音回数制御手段とを具備したことを特徴
とする録音機能付電子時計。
1. A semiconductor memory that encodes audio input from the outside and stores it in each address area, an address designation means for designating the address of this semiconductor memory, and an address update signal is supplied to the address designation means at an alarm time. readout control means for supplying a read signal to the semiconductor memory to read the encoded signal from the semiconductor memory; and converting the encoded signal read by the readout control means into an audio signal. a sound generating means for generating a sound; a counting means for counting the end signal of the address designation by the addressing means; An electronic timepiece with a recording function, characterized in that it is equipped with a sound generation number control means for stopping reading out encoded signals from a memory.
JP16129379A 1979-09-27 1979-12-11 Electronic timepiece with sound recording function Granted JPS5682484A (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP16129379A JPS5682484A (en) 1979-12-11 1979-12-11 Electronic timepiece with sound recording function
GB8029985A GB2063528B (en) 1979-09-27 1980-09-17 Electronic timepiece
US06/188,515 US4391530A (en) 1979-09-27 1980-09-18 Electronic timepiece
DE19803036040 DE3036040A1 (en) 1979-09-27 1980-09-24 ELECTRONIC CLOCK
CH725380A CH646833GA3 (en) 1979-09-27 1980-09-26
HK122/88A HK12288A (en) 1979-09-27 1988-02-15 Electronic timepiece

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16129379A JPS5682484A (en) 1979-12-11 1979-12-11 Electronic timepiece with sound recording function

Publications (2)

Publication Number Publication Date
JPS5682484A JPS5682484A (en) 1981-07-06
JPS621232B2 true JPS621232B2 (en) 1987-01-12

Family

ID=15732347

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16129379A Granted JPS5682484A (en) 1979-09-27 1979-12-11 Electronic timepiece with sound recording function

Country Status (1)

Country Link
JP (1) JPS5682484A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6080390U (en) * 1983-10-21 1985-06-04 カシオ計算機株式会社 Sound alarm device for small electronic equipment

Also Published As

Publication number Publication date
JPS5682484A (en) 1981-07-06

Similar Documents

Publication Publication Date Title
US4368988A (en) Electronic timepiece having recording function
US4405241A (en) Electronic device having timepiece function
US4391530A (en) Electronic timepiece
JPS6212599B2 (en)
JPS6233556B2 (en)
US4508457A (en) Electronic timepiece with record/playback circuits
JPS621232B2 (en)
JPS6244628B2 (en)
JPS6237475B2 (en)
JPS6239713B2 (en)
KR200167102Y1 (en) A recordable alarm watch
JPS6212600B2 (en)
GB2296346A (en) Alarm clock
JPS6233557B2 (en)
JPS6151746B2 (en)
JPH0125354Y2 (en)
JPS6118997B2 (en)
JPH0255757B2 (en)
JPH0341799B2 (en)
JP2605663B2 (en) Electronic equipment with recording function
JPS621233B2 (en)
JPS60113180A (en) Timepiece with sound recording memorandum
JPS58218677A (en) Electronic timepiece having voice storing function
JPH0222915B2 (en)
JPS621234B2 (en)