JPS62109251U - - Google Patents
Info
- Publication number
- JPS62109251U JPS62109251U JP19909985U JP19909985U JPS62109251U JP S62109251 U JPS62109251 U JP S62109251U JP 19909985 U JP19909985 U JP 19909985U JP 19909985 U JP19909985 U JP 19909985U JP S62109251 U JPS62109251 U JP S62109251U
- Authority
- JP
- Japan
- Prior art keywords
- configuration control
- system configuration
- rom
- stores
- control device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
Description
第1図は本考案のシステム構成制御装置の一実
施例を示したブロツク図、第2図は従来のシステ
ム構成制御装置の一例を示したブロツク図である
。 1……CPU、2……E2PROM、4……入
出力デバイス、5……フロツピーデイスク装置、
6……キーボード。
施例を示したブロツク図、第2図は従来のシステ
ム構成制御装置の一例を示したブロツク図である
。 1……CPU、2……E2PROM、4……入
出力デバイス、5……フロツピーデイスク装置、
6……キーボード。
Claims (1)
- システムに接続されている入出力デバイス等を
システムに認識させるシステム構成制御装置にお
いて、システム構成制御データを格納した電気的
に書き換え可能なROMと、システム起動時に前
記ROM内のシステム構成制御データを前記シス
テムのCPUに読みとらせる制御手段とを設けた
ことを特徴とするシステム構成制御装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19909985U JPS62109251U (ja) | 1985-12-26 | 1985-12-26 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19909985U JPS62109251U (ja) | 1985-12-26 | 1985-12-26 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS62109251U true JPS62109251U (ja) | 1987-07-11 |
Family
ID=31160406
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19909985U Pending JPS62109251U (ja) | 1985-12-26 | 1985-12-26 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS62109251U (ja) |
-
1985
- 1985-12-26 JP JP19909985U patent/JPS62109251U/ja active Pending