JPS6210546U - - Google Patents
Info
- Publication number
- JPS6210546U JPS6210546U JP10051685U JP10051685U JPS6210546U JP S6210546 U JPS6210546 U JP S6210546U JP 10051685 U JP10051685 U JP 10051685U JP 10051685 U JP10051685 U JP 10051685U JP S6210546 U JPS6210546 U JP S6210546U
- Authority
- JP
- Japan
- Prior art keywords
- cpu
- counter
- output
- input
- external device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims 1
- 230000001360 synchronised effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
第1図は本考案の実施例によりクロツク発生回
路、第2図は従来の通信制御クロツク発生回路の
原理図、第3図、第5図は従来のクロツク発生回
路による信号のタイムチヤート、第4図は従来の
クロツク発生回路の基本回路図、第6図は第1図
のタイムチヤートである。 21:カウンタプリセツト入力端子、22:カ
ウンタスタート/ストツプ制御信号、23:カウ
ンタクロツク入力信号、24:通信用クロツク出
力端子。
路、第2図は従来の通信制御クロツク発生回路の
原理図、第3図、第5図は従来のクロツク発生回
路による信号のタイムチヤート、第4図は従来の
クロツク発生回路の基本回路図、第6図は第1図
のタイムチヤートである。 21:カウンタプリセツト入力端子、22:カ
ウンタスタート/ストツプ制御信号、23:カウ
ンタクロツク入力信号、24:通信用クロツク出
力端子。
Claims (1)
- CPUのデータバスに接続された外部装置と
の間で同期式通信処理を行うCPUが、同期用ク
ロツク信号発生回路の出力により外部装置とのデ
ータアクセスタイミングを得る信号処理装置にお
いて、CPUの入出力実行に必要な同期用クロツ
ク信号を発生するカウンタと、このカウンタの初
期状態を設定する入力端子と、CPUが外部装置
へのデータ入出力動作を実行すると前記カウンタ
初期設定入力をカウンタに取込み、そのカウンタ
の出力でCPUへのアクセスを実行させる手段と
を設けたことを特徴とするクロツク発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10051685U JPS6210546U (ja) | 1985-07-03 | 1985-07-03 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP10051685U JPS6210546U (ja) | 1985-07-03 | 1985-07-03 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6210546U true JPS6210546U (ja) | 1987-01-22 |
Family
ID=30970415
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP10051685U Pending JPS6210546U (ja) | 1985-07-03 | 1985-07-03 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6210546U (ja) |
-
1985
- 1985-07-03 JP JP10051685U patent/JPS6210546U/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0278264A3 (en) | Data processing system with overlap bus cycle operations | |
JPS6210546U (ja) | ||
JPS60116549U (ja) | 主・従計算機同期装置 | |
JPS60649U (ja) | マルチcpuシステムの同期装置 | |
JPS59118007U (ja) | 出力回路 | |
JPS58123393U (ja) | 電子式タイムスイツチ | |
JPS60126853U (ja) | 割り込み信号制御回路 | |
JPS6419451A (en) | Microprocessor | |
JPS60102690U (ja) | 放射線測定器雑音防止回路 | |
JPS61116436U (ja) | ||
JPH03116818U (ja) | ||
JPS61103750U (ja) | ||
JPS5950175U (ja) | リモ−トコントロ−ルユニツト | |
JPS62138202U (ja) | ||
JPS6033681U (ja) | デジタル時計の修正回路 | |
JPS6025006U (ja) | 負荷集中制御装置 | |
JPS58101232U (ja) | マイクロコンピユ−タ | |
JPS62139133U (ja) | ||
JPS59164382U (ja) | 制御監視システム | |
JPS61143345U (ja) | ||
JPS5953455U (ja) | 表示コントロ−ラ | |
JPH0170459U (ja) | ||
JPS6251428U (ja) | ||
JPS6117891U (ja) | インバ−タの制御装置 | |
JPS648853U (ja) |