JPS62102693A - Mixing circuit - Google Patents

Mixing circuit

Info

Publication number
JPS62102693A
JPS62102693A JP24244585A JP24244585A JPS62102693A JP S62102693 A JPS62102693 A JP S62102693A JP 24244585 A JP24244585 A JP 24244585A JP 24244585 A JP24244585 A JP 24244585A JP S62102693 A JPS62102693 A JP S62102693A
Authority
JP
Japan
Prior art keywords
signal
transistor
resistor
character
emitter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP24244585A
Other languages
Japanese (ja)
Other versions
JPH0683468B2 (en
Inventor
Yoshiki Shirochi
義樹 城地
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP24244585A priority Critical patent/JPH0683468B2/en
Publication of JPS62102693A publication Critical patent/JPS62102693A/en
Publication of JPH0683468B2 publication Critical patent/JPH0683468B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Abstract

PURPOSE:To attain superimposition to any composite color video signal of NTSC/PAL/SECAM systems by applying a prescribed connection to a by-pass capacitor in a mixer circuit. CONSTITUTION:In case of background signal Sb=1, that is, in case of the display of a character on a television screen, an emitter potential of a transistor (TR) Q4 becomes high and a diode D1 is turned on. In this case, a signal Sc of a white level voltage Ew of a video signal Sv is extracted from a connection midpoint between resistors R10, R11, fed to a TR Q3 through the diode D1 and a coil L1, and a voltage is added to a luminance signal Sy from a resistor R5. Thus, the luminance signal Sy and the video signal Sv having the character signal Sc of the white level Ew are extracted from the TR Q3 and fed to a video circuit 1, then a character corresponding to the character signal Sc superimposed on the screen by the video signal Sv is displayed in white color on the television screen.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、スーパーインポーズ用の混合回路に関する
DETAILED DESCRIPTION OF THE INVENTION [Field of Industrial Application] The present invention relates to a mixing circuit for superimposing.

〔発明の概要〕[Summary of the invention]

この発明は、テレビ画面にチャンネル数字などをスーパ
ーインポーズ表示するための混合回路において、バイパ
ス用のコンデンサを所定の接続とすルコとにより、NT
SC,PAL、 SECAM方式のいずれのコンポジッ
トカラービデオ信号に対してもスーパーインポーズがで
きるようにしたものである。
This invention provides a mixing circuit for superimposing channel numbers etc. on a television screen, by connecting a bypass capacitor in a predetermined manner.
It is possible to superimpose any composite color video signal of SC, PAL, or SECAM format.

〔従来の技術〕[Conventional technology]

例えば、リモコン式のテレビ受像機において、チャンネ
ルの切り換え時、新しく選局されたチャンネルの画像が
表示されると同時にその新しいチャンネルの数字がスー
パーインポーズによりデジタル表示されるようにしたも
のがある。また、VTRにおいても、タイマ予約時、そ
のタイマ録画するチャンネルや時刻などを入力するとき
、その数字がやはりテレビ画面にスーパーインポーズに
より表示されるようにしたものがある。
For example, some remote-controlled television receivers are designed so that when switching channels, an image of the newly selected channel is displayed and at the same time, the number of the new channel is displayed digitally by superimposition. Furthermore, some VTRs are designed so that when making a timer reservation and inputting the channel and time to be recorded by the timer, the numbers are superimposed on the television screen.

そして、一般のテレビ画面にスーパーインポーズにより
文字(数字、記号などを含む)を表示する場合、そのた
めの回路として第3図〜第5図のような回路が考えられ
ている。
When characters (including numbers, symbols, etc.) are displayed by superimposition on a general television screen, circuits such as those shown in FIGS. 3 to 5 are considered as circuits for this purpose.

すなわち、第3図に示す回路においては、ビデオ信号(
コンポジットカラービデオ信号)Svと、文字信号Sc
とが、抵抗器Rv、Rcにより電圧加算され、その加算
出力が信号Svに代わってビデオ回路(1)に供給され
、信号Svによるカラー画面に、信号Scによる白色の
文字がスーパーインポーズされて表示される。
That is, in the circuit shown in FIG.
Composite color video signal) Sv and character signal Sc
are added in voltage by resistors Rv and Rc, and the added output is supplied to the video circuit (1) in place of the signal Sv, and white characters based on the signal Sc are superimposed on the color screen based on the signal Sv. Is displayed.

また、第4図に示す回路においては、クランプ回路(2
)からのビデオ信号Svと、ホワイトレベルに等しい直
流電圧E−とがスイッチ回路(3)において信号Scに
より選択され、そのスイッチ出力がビデオ回路(11に
供給されて文字表示が行われる。
Furthermore, in the circuit shown in Fig. 4, the clamp circuit (2
) and a DC voltage E- equal to the white level are selected by the signal Sc in the switch circuit (3), and the switch output is supplied to the video circuit (11) to display characters.

さらに、第5図に示す例においては、ビデオ信号Svが
、ローパスフィルタ(4)およびバンドパスフィルタ(
5)により輝度信号syと搬送色信号Ssとに分離され
、信号Syに対して第4図の例と同様に信号Scにより
電圧E−が挿入され、この電圧Ewを有する信号Syと
信号Ssとが加算回路(6)により再びビデオ信号Sv
とされてからビデオ回路(1)に供給されて文字表示が
行われる。
Furthermore, in the example shown in FIG. 5, the video signal Sv is filtered by a low pass filter (4) and a band pass filter (
5), the luminance signal sy and the carrier color signal Ss are separated, and the voltage E- is inserted into the signal Sy by the signal Sc as in the example of FIG. 4, and the signal Sy having this voltage Ew and the signal Ss are is again converted into video signal Sv by the adder circuit (6)
After that, it is supplied to the video circuit (1) and characters are displayed.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

ところが、第3図の回路においては、ビデオ回路(11
の入力信号は、信号Sc以外の部分でレベルがペデスタ
ルレベル以下に低下することがあり、このため、テレビ
画面は文字部分で引きつれを生じてしまい、見苦しくな
ってしまう。
However, in the circuit shown in Fig. 3, the video circuit (11
The level of the input signal may drop below the pedestal level in parts other than the signal Sc, and as a result, the television screen becomes distorted in the text part, making it unsightly.

また、第4図の回路においては、ビデオ回路(1)の入
力信号は、文字部分で搬送色信号Ssが消失しているの
で、SECAM方式の場合、搬送色信号Ssに代わって
リミッタノイズや偽の色信号成分を生じてしまい、この
ため、テレビ画面は文字部分に色やぶれを生じてしまい
、見苦しくなってしまう。
In addition, in the circuit shown in Fig. 4, the carrier color signal Ss disappears in the character part of the input signal to the video circuit (1), so in the case of the SECAM system, limiter noise or false As a result, color and blurring occur in the text portion of the television screen, making it difficult to see.

さらに、第5図の回路においては、輝度信号Syと■送
色信号Ssとを分離して文字信号Scの混合の処理を行
っているので、上述のような引きつれや色やぶれを生じ
ることはないが、回路が複雑でコストアップとなってし
まう。また、信号Svから信号syと信号Ssとを分離
したのち再び合成しているので、両信号Sy、Ssの時
間合わせも必要である。
Furthermore, in the circuit shown in FIG. 5, since the luminance signal Sy and the color sending signal Ss are separated and the character signal Sc is mixed, the above-mentioned distortion and color blurring will not occur. However, the circuit is complicated and costs increase. Further, since the signal sy and the signal Ss are separated from the signal Sv and then combined again, it is also necessary to align the times of the two signals Sy and Ss.

また、どの回路においても、文字信号Scは、キャラク
タジェネレータにより形成されるので、ビデオ回路(1
)に供給される文字信号Sc、Ewは立ち上がりおよび
立ち下がりが非常に鋭く、このため、搬送色信号Ssの
帯域成分まで含んでいるので表示された文字にクロスカ
ラーを生じてしまう。
Furthermore, in any circuit, the character signal Sc is generated by a character generator, so the video circuit (1
) The character signals Sc and Ew supplied to the character signals Sc and Ew have very sharp rises and falls, and therefore include even the band components of the carrier color signal Ss, resulting in cross colors in the displayed characters.

さらに、例えば第2図に示すように、テレビ画面(7)
にチャンネル数字(8)を表示すると同時に、その周囲
の領域(9)の輝度を低下させる場合、第3図〜第5図
の回路では、さらに複雑になってしまう。
Furthermore, as shown in FIG. 2, for example, a television screen (7)
If the channel number (8) is to be displayed at the same time as the brightness of the surrounding area (9) is to be lowered, the circuits shown in FIGS. 3 to 5 become even more complicated.

この発明は、以上のような問題点を一掃しようとするも
のである。
This invention attempts to eliminate the above-mentioned problems.

〔問題点を解決するための手段〕[Means for solving problems]

このため、この発明においては、ビデオ信号Sνの信号
ラインを例えば第1図に示すように構成する。
Therefore, in the present invention, the signal line of the video signal Sv is configured as shown in FIG. 1, for example.

〔作用〕[Effect]

輝度信号に対してのみ文字信号が電圧加算されるととも
に、このとき、その文字信号の不要な高域成分は除去さ
れる。
The character signal is voltage-added only to the luminance signal, and at this time, unnecessary high-frequency components of the character signal are removed.

〔実施例〕〔Example〕

第1図に示す例においては、この回路がVTRに組み込
まれていて、チャンネルなどの切り換え時には、テレビ
画面(7)に新しいチャンネルの画像と、そのチャンネ
ル数字(8)を表示し、タイマ予約などのときには、該
当する文字(8)を表示すると同時に、その周囲の領域
(9)の輝度を下げるようにした場合である。
In the example shown in Figure 1, this circuit is built into a VTR, and when switching channels etc., the image of the new channel and its channel number (8) are displayed on the TV screen (7), and timer reservation etc. In this case, the corresponding character (8) is displayed and at the same time, the brightness of the surrounding area (9) is lowered.

第1図において、ビデオ信号Svの入力端子T1がクラ
ンプ用コンデンサC1を通じてトランジスタQ1のエミ
ッタに接続されるとともに、このトランジスタQ1のベ
ースにバイアス抵抗器R1゜R2およびバイパスコンデ
ンサC2が接続されてクランプ回路(11)が構成され
る。そして、端子T1には、ビデオ信号Svが負同期掻
性で供給されそのシンクチップがトランジスタQ1のエ
ミッタ電位にクランプされる。
In FIG. 1, an input terminal T1 of a video signal Sv is connected to the emitter of a transistor Q1 through a clamping capacitor C1, and a bias resistor R1°R2 and a bypass capacitor C2 are connected to the base of this transistor Q1 to form a clamp circuit. (11) is constructed. A video signal Sv is supplied to the terminal T1 in a negative synchronous manner, and its sync tip is clamped to the emitter potential of the transistor Q1.

さらに、コンデンサC1とエミッタとの接続点が、不要
な超高域成分を除去して発振の防止を行うバイパスフィ
ルタ(12)を通じてトランジスタQ2のベースに接続
される。このトランジスタQ2は、そのエミッタが抵抗
器R3をJじて接地されてエミッタフォロワとされてい
るものである。
Furthermore, the connection point between the capacitor C1 and the emitter is connected to the base of the transistor Q2 through a bypass filter (12) that removes unnecessary ultra-high frequency components and prevents oscillation. This transistor Q2 has its emitter grounded through a resistor R3 to serve as an emitter follower.

そして、このトランジスタQ2のエミッタが、抵抗器R
4とコンデンサC3との直列回路を通じてトランジスタ
Q3のベースに接続されるとともに、抵抗器R5を通じ
てトランジスタQ3のベースに接続される。このトラン
ジスタは、抵抗器R6によりエミッタフォロワを構成し
ているもので、そのエミッタ出力が発振防止用の抵抗器
R7を通じてビデオ回路(1)に供給される。
The emitter of this transistor Q2 is connected to the resistor R
4 and a capacitor C3 to the base of the transistor Q3, and is also connected to the base of the transistor Q3 through a resistor R5. This transistor constitutes an emitter follower with a resistor R6, and its emitter output is supplied to the video circuit (1) through an oscillation prevention resistor R7.

さらに、文字信号Scの入力端子T2が、コンデンサC
4を通じてトランジスタQ4のベースに接続される。こ
のトランジスタQ4は、抵抗器Rs、Rsにより、所定
のベースバイアスが供給されるとともに、そのエミッタ
と接地との間に抵抗器R10r Rliが直列接続され
てエミッタフォロワとされている。そして、抵抗器R1
o + R11の接続中点が、スイッチング用のダイオ
ードD1を通じ、さらに、コイルL1を通じてトランジ
スタQ3のベースに接続される。なお、文字信号Scは
、文字(8)の部分で“1”レベルになる信号である。
Furthermore, the input terminal T2 of the character signal Sc is connected to the capacitor C
4 to the base of transistor Q4. This transistor Q4 is supplied with a predetermined base bias by resistors Rs and Rs, and has resistors R10r and Rli connected in series between its emitter and ground to serve as an emitter follower. And resistor R1
The connection midpoint of o + R11 is connected to the base of transistor Q3 through switching diode D1 and further through coil L1. Note that the character signal Sc is a signal that becomes "1" level at the character (8) portion.

また、端子T3は、背景の領域(9)の輝度を下げる背
景信号丁下の入力端子で、これはコンデンサC5を通じ
、さらにスピードアンプ用のコンデンサC8および抵抗
器R12を通じてトランジスタQ5のベースに接続され
る。このトランジスタQ5は、整形および位相反転用で
あり、コレクタ抵抗器R1→〜Ry6によりエミッタ接
地とされるとともに、抵抗器R15+ R+sの接続中
点が、抵抗器RBを通じてスイッチング用のトランジス
タQ6のベースに接続され、そのエミッタがトランジス
タQ4のエミッタに接続され、そのコレクタがダイオー
ドD1とコイルL1との接続点に接続される。また、ト
ランジスタQ6のベース・エミッタ間には、抵抗器R+
eが並列接続される。
In addition, the terminal T3 is an input terminal just below the background signal that lowers the brightness of the background area (9), and is connected to the base of the transistor Q5 through the capacitor C5, and further through the speed amplifier capacitor C8 and resistor R12. Ru. This transistor Q5 is for shaping and phase inversion, and its emitter is grounded by the collector resistor R1→~Ry6, and the connection midpoint of the resistor R15+R+s is connected to the base of the switching transistor Q6 through the resistor RB. Its emitter is connected to the emitter of transistor Q4, and its collector is connected to the connection point between diode D1 and coil L1. In addition, a resistor R+ is connected between the base and emitter of transistor Q6.
e are connected in parallel.

さらに、抵抗器R141RI5の接続中点が、エミッタ
フォロワのトランジスタQ7を通じ、さらに、スイッチ
ング用のダイオードD2を通じて素子Di 、Ll 、
Q6の接続点に接続される。なお、背景信号!■は、背
景領域(9)の部分で“0”レベルになる信号である。
Furthermore, the connection midpoint of the resistor R141RI5 is connected through the emitter follower transistor Q7 and further through the switching diode D2 to the elements Di, Ll,
Connected to the connection point of Q6. In addition, background signal! 3 is a signal that becomes "0" level in the background area (9).

また、この例においては、記録時とは異なる速度でテー
プを走行させて再生を行うとき、すなわち、変速再生時
には、擬似垂直同期パルスPvが端子T4からコンデン
サC7を通じてエミッタフォロワのトランジスタQBの
ベースに供給されるとともに、そのエミッタは抵抗器R
+sを通じてトランジスタQ3のエミッタに接続される
。さらに、トランジスタQ9が設けられそのベースがト
ランジスタQ1のベースに接続され、そのエミッタがト
ランジスタQ3のエミッタに接続される。なお、擬似垂
直同期パルスPvは負同期極性であり、ビデオ信号Sv
中の垂直同期パルスの直前に位置する。
In this example, when playing back by running the tape at a speed different from that during recording, that is, during variable speed playback, the pseudo vertical synchronizing pulse Pv is applied from the terminal T4 to the base of the emitter follower transistor QB through the capacitor C7. and its emitter is connected to the resistor R
+s to the emitter of transistor Q3. Further, a transistor Q9 is provided, the base of which is connected to the base of transistor Q1, and the emitter of which is connected to the emitter of transistor Q3. Note that the pseudo vertical synchronization pulse Pv has a negative synchronization polarity, and the video signal Sv
located just before the vertical sync pulse in the middle.

また、−例として、 Rx=1にΩ、  R4=47Ω、 Rs = 560
ΩC3= 120pF 、  L 1−47μHである
Also, - as an example, Rx = 1 to Ω, R4 = 47Ω, Rs = 560
ΩC3=120pF, L1-47μH.

このような構成によれば、ダイオードD1は、トランジ
スタQ4のエミッタ電位が抵抗器R1o。
According to such a configuration, the emitter potential of the diode D1 of the transistor Q4 is the same as that of the resistor R1o.

Rliにより分圧された電圧と、トランジスタQ2のエ
ミッタ電位が素子R5,Llを通じて供給された電圧と
の差電圧によりバイアスされる。そして、端子T2の信
号Scは、トランジスタQ4を通じてそのエミッタに同
相で、取り出される。したがって、Sc−“0”の場合
(文字(8)を表示しない場合)には、トランジスタQ
4のエミッタ電圧は低く、これによりダイオードD1は
逆バイアスされてオフである。
The emitter potential of transistor Q2 is biased by the difference voltage between the voltage divided by Rli and the voltage supplied through elements R5 and Ll. Then, the signal Sc at the terminal T2 is taken out through the transistor Q4 to its emitter in the same phase. Therefore, in the case of Sc-“0” (when the character (8) is not displayed), the transistor Q
The emitter voltage of 4 is low, which causes diode D1 to be reverse biased and off.

また、端子T3の信号1丁はトランジスタQ5において
反転され、そのコレクタに信号sbとして取り出される
。したがって、■=“1”の場合(領域(9)の輝度を
下げない場合)には、sb=“O′なので、ダイオード
D1のときと同様にして素子Q?、D2はオフである。
Further, one signal at the terminal T3 is inverted by the transistor Q5 and taken out as a signal sb to its collector. Therefore, when ■="1" (when the brightness of region (9) is not lowered), sb="O', so elements Q? and D2 are off in the same way as diode D1.

さらに、抵抗器R+s、R+sの分圧電圧も低いので、
トランジスタQ6もオフである。
Furthermore, since the divided voltage of resistors R+s and R+s is also low,
Transistor Q6 is also off.

すなわち、Sc=“0″、sb=“1′場合には、素子
Qs 、Dl 、D2はすべてオフであり、したがって
、コイルL1がら図における下側は接続されていないの
と等価である。
That is, when Sc="0" and sb="1', the elements Qs, Dl, and D2 are all off, and therefore, it is equivalent to the lower side of the coil L1 being not connected.

したがって、端子T1のビデオ信号Sνは、クランプ回
路(11)−フィルタ(12) −トランジスタQ2の
信号ラインを通じてそのエミッタに取り出され、この取
り出された信号Svのうちの輝度信号syと搬送色信号
Ssとに対する素子R5とR4,C3とのインピーダン
スの違いにより、信号Svのうちの主として搬送色信号
Ssは、抵抗器R4−コンデンサC3の信号ラインを通
じてトランジスタQ3に供給され、信号Svのうちの主
として輝度信号Syは抵抗器R5を通じてトランジスタ
Q3に供給される。
Therefore, the video signal Sv at the terminal T1 is taken out to its emitter through the clamp circuit (11), the filter (12), and the signal line of the transistor Q2. Due to the difference in impedance between elements R5 and R4, C3, the carrier color signal Ss of the signal Sv is supplied to the transistor Q3 through the resistor R4-capacitor C3 signal line, and the carrier color signal Ss of the signal Sv is mainly supplied to the carrier color signal Ss. Signal Sy is supplied to transistor Q3 through resistor R5.

そして、トランジスタQ3において、これに供給された
信号Ss、Syが合成されてもとのビデオ信号Svとさ
れ、これはエミッタから取り出されてビデオ回路fl)
に供給される。したがって、Sc=“0°、sb=″1
”の場合には、文字(8)および領域(9)のない普通
のテレビ画面(7)が表示される。
Then, in the transistor Q3, the signals Ss and Sy supplied thereto are combined to form the original video signal Sv, which is taken out from the emitter to the video circuit fl)
is supplied to Therefore, Sc=“0°, sb=”1
”, a normal television screen (7) without characters (8) and areas (9) is displayed.

一万、sb−“1”の場合(文字(8)を表示する場合
)には、sb=″1”になることによりトランジスタQ
4のエミッタ電位が高くなるので、ダイオードD1はオ
ンとなる。そして、このとき、抵抗器R1o + Rn
の接続中点からは、これらの抵抗値などをあらかじめ選
定しておくことによりビデオ信号Svの白レベルに等し
い電圧Ewの信号Scが取り出され、この信号Scが、
ダイオードD1を通じ、さらに、コイルL1を通じてト
ランジスタQ3に供給され、抵抗器R5からの輝度信号
syに電圧加算される。
10,000, in the case of sb-“1” (when displaying the character (8)), the transistor Q becomes sb=“1”.
Since the emitter potential of D4 becomes high, diode D1 is turned on. And at this time, resistor R1o + Rn
By selecting these resistance values in advance, a signal Sc of a voltage Ew equal to the white level of the video signal Sv is extracted from the connection midpoint of , and this signal Sc is
It is supplied to the transistor Q3 through the diode D1 and further through the coil L1, and is added as a voltage to the brightness signal sy from the resistor R5.

したがって、トランジスタQ3からは、輝度信号syに
白レベルE−の文字信号Scを有するビデオ信号Svが
取り出され、この信号Svがビデオ回路(11に供給さ
れるので、テレビ画面にはビデオ信号Sνによる画面に
スーパーインポーズされて文字信号Scに対応した文字
(8)が白く表示される。
Therefore, a video signal Sv having a character signal Sc of white level E- in the luminance signal sy is taken out from the transistor Q3, and this signal Sv is supplied to the video circuit (11), so that the TV screen is displayed on the TV screen due to the video signal Sν. The character (8) corresponding to the character signal Sc is superimposed on the screen and displayed in white.

また、この場合、トランジスタQ2のエミッタの出力イ
ンピーダンスは低いので、信号ScがトランジスタQ3
に供給されるとき、信号Scに含まれる高域成分、すな
わち、搬送色信号Ssと同じ帯域成分は、コンデンサC
3→抵抗器R4−トランジスタQ2のエミッタを通じて
バイパスされ、トランジスタQ3には供給されない。し
たがって、表示された文字(8)には、信号Scによる
クロスカラーを生じることがない。
In addition, in this case, since the output impedance of the emitter of transistor Q2 is low, the signal Sc is
When supplied to the signal Sc, the high-frequency components included in the signal Sc, that is, the same band components as the carrier color signal Ss, are
3→Resistor R4 - Bypassed through the emitter of transistor Q2 and not supplied to transistor Q3. Therefore, the displayed character (8) does not have a cross color caused by the signal Sc.

さらに、sb=“O”の場合(領域(9)の輝度を下げ
る場合)には、トランジスタQ5のコレクタでsb−“
1”になるので、抵抗器R+s、R+sの接続中点の電
圧が高くなってトランジスタQ6がオンとなる。すると
、トランジスタQ3のベース電位がトランジスタQ6を
通じてトランジスタQ4のエミッタ電位に固定されるの
で、このトランジスタQ3を通じる信号Svの直流レベ
ルはそのエミッタ電位まで低下することになる。したが
って、このとき、領域(9)においては輝度が下がるこ
とになる。
Furthermore, when sb="O" (when lowering the brightness of region (9)), the collector of transistor Q5
1'', the voltage at the midpoint of the connection between resistors R+s and R+s becomes high and transistor Q6 turns on.Then, the base potential of transistor Q3 is fixed to the emitter potential of transistor Q4 through transistor Q6, so The DC level of the signal Sv passing through the transistor Q3 will drop to its emitter potential.Therefore, at this time, the brightness will drop in the region (9).

なお、このとき、Sc=”l”になることにより素子Q
7.D2がオンになるので、トランジスタQ3の信号S
νの直流レベルが低下しても、素子Q7により信号Sv
の走査区間がペデスタルレベル以下に低下しないように
クランプされる。
Note that at this time, due to Sc=“l”, the element Q
7. Since D2 is turned on, the signal S of transistor Q3
Even if the DC level of ν decreases, the signal Sv
is clamped so that the scan interval does not fall below the pedestal level.

また、Sc=“1・”でsb=“O”の場合(領域(9
)に文字(8)が表示される場合)には、百τ=“0”
となることによりトランジスタQ6がオンになるはずで
あるが、Sc=“1”になることにより、トランジスタ
Q4のエミッタ電位が高くなってトランジスタQ6は逆
バイアスされオフになる。そして、このとき、信号Sc
によりダイオードD1がオンになるとともに、抵抗器R
+o、Rttの接続中点に白レベルEwの信号Scが得
られ、これがダイオードD1を通じ、さらにコイルL1
を通じてトランジスタQ3に供給される。したがって、
この場合には、領域f’Aの輝度が下がるとともに、そ
こに文字(8)が白く表示されることになる。
In addition, when Sc="1・" and sb="O" (area (9
), 100τ="0"
This should turn on the transistor Q6, but when Sc becomes "1", the emitter potential of the transistor Q4 becomes high and the transistor Q6 is reverse biased and turned off. At this time, the signal Sc
causes diode D1 to turn on, and resistor R
A signal Sc of white level Ew is obtained at the connection midpoint of +o and Rtt, which passes through the diode D1 and further to the coil L1.
It is supplied to transistor Q3 through. therefore,
In this case, the brightness of area f'A decreases and the character (8) is displayed in white there.

さらに、変速再生時には、端子T4に擬似垂直同期パル
スPvが供給され、これがトランジスタQ8を通じてト
ランジスタQ3からのビデオ信号Svに挿入される。な
お、このとき、トランジスタQ9により信号Sνに挿入
されたパルスPνが、シンクチップレベルよりも低下し
ないようにクランプされる。
Furthermore, during variable speed playback, a pseudo vertical synchronizing pulse Pv is supplied to the terminal T4, and is inserted into the video signal Sv from the transistor Q3 through the transistor Q8. Note that at this time, the pulse Pv inserted into the signal Sv by the transistor Q9 is clamped so as not to fall below the sync tip level.

こうして、この発明によれば、テレビ画面(7)に文字
(8)を表示したり、さらに、その背景領域(9)の輝
度を下げることができるが、この場合、特にこの発明に
よれば、ビデオ信号Sv中の輝度信号Syおよび搬送色
信号Ssに対する素子R5およびR4,C3のインピー
ダンスの違いにより輝度信号syと搬送色信号Ssとを
分離し、この分離された輝度信号Syに文字信号Scを
電圧加算し、この加算された輝度Syと搬送色信号Ss
とを混合して文字信号を有するビデオ信号としているの
で、文字信号による引きつれを生じることがない。
Thus, according to the present invention, it is possible to display the characters (8) on the television screen (7) and further reduce the brightness of the background area (9). In this case, especially according to the present invention, The luminance signal sy and the carrier color signal Ss are separated by the difference in impedance of elements R5, R4, and C3 with respect to the luminance signal Sy and the carrier color signal Ss in the video signal Sv, and the character signal Sc is added to the separated luminance signal Sy. The voltages are added, and the added luminance Sy and carrier color signal Ss
Since the video signal with the character signal is created by mixing the video signal with the character signal, there will be no distortion caused by the character signal.

また、白レベルE−の文字信号Scを加算しているが、
その文字信号Scの部分で搬送色信号Ssが消失するこ
とがないので、SECAM方式の場合でも色やぶれを生
じることがない。
In addition, the character signal Sc of white level E- is added,
Since the carrier color signal Ss does not disappear in the character signal Sc portion, color blurring does not occur even in the case of the SECAM system.

さらに、信号Svを信号Syと信号Ssとに分離し、信
号syに信号Scを加算した後、混合しているが、その
信号SV + S sの分離は、信号3y、Ssに対す
る素子R5,C3のインピーダンスの違いを利用して行
っているので、構成が簡単である。
Further, the signal Sv is separated into the signal Sy and the signal Ss, and the signal Sc is added to the signal sy, and then mixed. Since this is done by utilizing the difference in impedance between the two, the configuration is simple.

しかも、その場合、コンデンサC3が搬送色信号Ssを
分離すると同時に、トランジスタQ2の出力インピーダ
ンスと協働して信号Scの高域成分をバイパスしている
ので、表示された文字(8)にクロスカラーを生じるこ
とがない。
Moreover, in that case, the capacitor C3 separates the carrier color signal Ss, and at the same time bypasses the high frequency component of the signal Sc in cooperation with the output impedance of the transistor Q2, so that the displayed character (8) has a cross color. will not occur.

また、背景領域(9)は輝度が低下するだけなので、こ
の背景領域(9)内の画像も識別できる。
Moreover, since the background area (9) only has a reduced brightness, the image within this background area (9) can also be identified.

さらに、ビデオ信号Svは、互いに逆極性のトランジス
タQ2.Q3を通じて取り出され、信号Svに加算され
る文字信号Scは、トランジスタQ4およびダイオード
D1により形成されているので、温度変化に対する両信
号の直流レベルの変化は等しくなり、温度変化に対して
補正されることになる。また、トランジスタQ7による
ペデスタルクランプもトランジスタ0丁およびダイオー
ドD2により同様に補正され、パルスPvについてもト
ランジスタQ3.Qlにより同様に補正されることにな
る。なお、領域(9)の輝度を決定する電圧は、トラン
ジスタQ4のエミッタ電位でのみ決まり、したがって、
温度変化に対して他の信号に比べて変化量が不足するが
、単に輝度を下げる電圧なので、表示上問題はない。
Furthermore, the video signal Sv is transmitted through transistors Q2. Since the character signal Sc taken out through Q3 and added to the signal Sv is formed by the transistor Q4 and the diode D1, the changes in the DC level of both signals due to temperature changes are equal, and the temperature changes are corrected. It turns out. Further, the pedestal clamp by the transistor Q7 is similarly corrected by the transistor 0 and the diode D2, and the pulse Pv is also corrected by the transistor Q3. It will be similarly corrected by Ql. Note that the voltage that determines the brightness of region (9) is determined only by the emitter potential of transistor Q4, and therefore,
Although the amount of change in response to temperature changes is insufficient compared to other signals, there is no problem with display since it is a voltage that simply lowers the brightness.

なお、上述においては、VTRの場合であるが、パーソ
ナルコンピュータなどからの文字信号を表示する場合や
、ビデオディスクプレーヤーなどのビデオ機器において
も通用できる。また、コイルL1の代わりに抵抗器でも
よい。
Although the above description is for a VTR, it can also be used for displaying character signals from a personal computer or the like, or for video equipment such as a video disk player. Also, a resistor may be used instead of the coil L1.

〔発明の効果〕〔Effect of the invention〕

この発明によれば、ビデオ信号Sv中の輝度信号syお
よび搬送色信号Ssに対する素子R5およびR4,C3
のインピーダンスの違いにより輝度信号syと搬送色信
号Ssとを分離し、この分離された輝度信号syに文字
信号Scを電圧加算し、この加算された輝度syと搬送
色信号Ssとを混合して文字信号を有するビデオ信号と
しているので、文字信号による引きつれを生じることが
ない。
According to this invention, the elements R5 and R4, C3 for the luminance signal sy and the carrier color signal Ss in the video signal Sv
The luminance signal sy and the carrier color signal Ss are separated due to the difference in impedance, the character signal Sc is voltage-added to the separated luminance signal sy, and the added luminance sy and the carrier color signal Ss are mixed. Since the video signal includes a character signal, there is no distortion caused by the character signal.

また、白レベルEwの文字信号Scを加算しているが、
その文字信号Scの部分で搬送色信号S3が消失するこ
とがないので、SttCAM方式の場合でも色やぶれを
生じることがない。
In addition, the character signal Sc of the white level Ew is added,
Since the carrier color signal S3 does not disappear in the character signal Sc portion, color blurring does not occur even in the case of the SttCAM system.

さらに、信号Sνを信号syと信号Ssとに分離し、信
号Syに信号Scを加算した後、混合しているが、その
信号Sy、Ssの分離は、信号Sy、Ssに対する素子
R5□ C3のインピーダンスの違いを利用して行って
いるので、構成が簡単である。
Furthermore, the signal Sν is separated into the signal sy and the signal Ss, and the signal Sc is added to the signal Sy, and then mixed. Since this is done by utilizing the difference in impedance, the configuration is simple.

しかも、その場合、コンデンサC3が搬送色信号Ssを
分離すると同時に、トランジスタQ2の出力インピーダ
ンスと協働して信号Scの高域成分をバイパスしている
ので、表示された文字(8)にクロスカラーを生じるこ
とがない。
Moreover, in that case, the capacitor C3 separates the carrier color signal Ss, and at the same time bypasses the high frequency component of the signal Sc in cooperation with the output impedance of the transistor Q2, so that the displayed character (8) has a cross color. will not occur.

また、背景領域(9)は輝度が低下するだけなので、こ
の背景領域(9)内の画像も識別できる。
Moreover, since the background area (9) only has a reduced brightness, the image within this background area (9) can also be identified.

さらに、ビデオ信号Sνは、互いに逆極性のトランジス
タQ2.Q3を通じて取り出され、信号Sνに加算され
る文字信号Scは、トランジスタQ4およびダイオード
D1により形成されているので、温度変化に対する両信
号の直流レベルの変化は等しくなり、温度変化に対して
補正されることになる。また、トランジスタQ7による
ペデスタルクランプもトランジスタQ7およびダイオー
ドD2により同様に補正され、パルスPνについてもト
ランジスタQ3.Q9により同様に補正されることにな
る。なお、領域(9)の輝度を決定する電圧は、トラン
ジスタQ4のエミッタ電位でのみ決まり、したがって、
温度変化に対して他の信号に比べて変化量が不足するが
、単に輝度を下げる電圧なので、表示上問題はない。
Furthermore, the video signal Sν is transmitted through transistors Q2 . Since the character signal Sc taken out through Q3 and added to the signal Sν is formed by the transistor Q4 and the diode D1, the changes in the DC level of both signals with respect to temperature changes are equal and are corrected for temperature changes. It turns out. Further, the pedestal clamp by the transistor Q7 is similarly corrected by the transistor Q7 and the diode D2, and the pulse Pν is also corrected by the transistors Q3. It will be similarly corrected by Q9. Note that the voltage that determines the brightness of region (9) is determined only by the emitter potential of transistor Q4, and therefore,
Although the amount of change in response to temperature changes is insufficient compared to other signals, there is no problem with display since it is a voltage that simply lowers the brightness.

【図面の簡単な説明】[Brief explanation of drawings]

第1図はこの発明の一例の接続図、第2図〜第5図はそ
の説明のための図である。 C1〜C9はトランジスタ、D□、D2はダイオード、
R1−R19は抵抗器、C1〜C1はコンデンサである
。 第3図 第4図 金体の回テ各図 第5図
FIG. 1 is a connection diagram of an example of the present invention, and FIGS. 2 to 5 are diagrams for explaining the same. C1 to C9 are transistors, D□, D2 are diodes,
R1-R19 are resistors, and C1-C1 are capacitors. Figure 3 Figure 4 Rotation diagrams of the metal body Figure 5

Claims (1)

【特許請求の範囲】 1、コンポジットカラービデオ信号が供給される第1の
エミッタフォロワのトランジスタと、この第1のエミッ
タフォロワのトランジスタのエミッタと次段との間に直
列接続された抵抗器と、この抵抗器に並列に接続された
コンデンサと、文字信号が供給される第2のエミッタフ
ォロワのトランジスタと、この第2のエミッタフォロワ
のトランジスタのエミッタ回路と上記抵抗器の出力側端
部との間に、直列接続されたダイオードとコイルまたは
抵抗器の素子とを有し、上記コンポジットカラービデオ
信号中の輝度信号は、主として上記抵抗器を通じて上記
第1のエミッタフォロワのトランジスタから上記次段に
供給され、 上記コンポジットカラービデオ信号中の搬送色信号は、
主として上記コンデンサを通じて上記第1のエミッタフ
ォロワのトランジスタから上記次段に供給され、 上記文字信号による文字の表示時には、上記文字信号に
より上記ダイオードがオンとされ、このダイオードおよ
び上記コイルまたは抵抗器の素子を通じて上記文字信号
が上記抵抗器からの輝度信号に加算されるとともに、 この加算される文字信号に含まれる高域成分が上記コン
デンサおよび上記第1のエミッタフォロワのトランジス
タを通じてバイパスされる混合回路。 2、コンポジットカラービデオ信号が供給される第1の
エミッタフォロワのトランジスタと、この第1のエミッ
タフォロワのトランジスタのエミッタと次段との間に直
列接続された抵抗器と、この抵抗器に並列に接続された
コンデンサと、文字信号が供給される第2のエミッタフ
ォロワのトランジスタと、この第2のエミッタフォロワ
のトランジスタのエミッタ回路と上記抵抗器の出力側端
部との間に、直列接続されたダイオードとコイルまたは
抵抗器の素子と、背景領域の輝度を下げる背景信号が供
給される第3のトランジスタと、上記第2のエミッタフ
ォロワのトランジスタのエミッタ回路と上記ダイオード
の出力側端部との間に接続されたスイッチング素子とを
有し、 上記コンポジットカラービデオ信号中の輝度信号は、主
として上記抵抗器を通じて上記第1のエミッタフォロワ
のトランジスタから上記次段に供給され、 上記コンポジットカラービデオ信号中の搬送色信号は、
主として上記コンデンサを通じて上記第1のエミッタフ
ォロワのトランジスタから上記次段に供給され、 上記文字信号による文字の表示時には、上記文字信号に
より上記ダイオードがオンとされ、このダイオードおよ
び上記コイルまたは抵抗器の素子を通じて上記文字信号
が上記抵抗器からの輝度信号に加算されるとともに、 この加算される文字信号に含まれる高域成分が上記コン
デンサおよび上記第1のエミッタフォロワのトランジス
タを通じてバイパスされ、上記背景信号が上記第3のト
ランジスタを通じて上記スイッチング素子に供給されて
このスイッチング素子がオンとされたとき、上記背景領
域の輝度が上記第2のエミッタ回路の電位にしたがって
低下させられる混合回路。
[Claims] 1. A first emitter follower transistor to which a composite color video signal is supplied, and a resistor connected in series between the emitter of the first emitter follower transistor and the next stage; A capacitor connected in parallel with this resistor, a transistor of a second emitter follower to which a character signal is supplied, and an emitter circuit of the transistor of this second emitter follower and the output end of the resistor. has a diode and a coil or resistor element connected in series, and the luminance signal in the composite color video signal is mainly supplied from the transistor of the first emitter follower to the next stage through the resistor. , the carrier color signal in the above composite color video signal is
It is mainly supplied to the next stage from the transistor of the first emitter follower through the capacitor, and when a character is displayed by the character signal, the diode is turned on by the character signal, and the diode and the coil or resistor element are turned on by the character signal. A mixing circuit in which the character signal is added to the luminance signal from the resistor through the resistor, and a high frequency component included in the added character signal is bypassed through the capacitor and the transistor of the first emitter follower. 2. A first emitter follower transistor to which a composite color video signal is supplied, a resistor connected in series between the emitter of this first emitter follower transistor and the next stage, and a resistor connected in parallel to this resistor. A connected capacitor, a second emitter follower transistor to which the character signal is supplied, and a series connection between the emitter circuit of the second emitter follower transistor and the output end of the resistor. a diode and a coil or resistor element, a third transistor supplied with a background signal that reduces the brightness of the background area, and between the emitter circuit of the transistor of the second emitter follower and the output end of the diode; The luminance signal in the composite color video signal is mainly supplied from the transistor of the first emitter follower to the next stage through the resistor, and the luminance signal in the composite color video signal is supplied to the next stage from the transistor of the first emitter follower, The carrier color signal is
It is mainly supplied to the next stage from the transistor of the first emitter follower through the capacitor, and when a character is displayed by the character signal, the diode is turned on by the character signal, and the diode and the coil or resistor element are turned on by the character signal. The character signal is added to the luminance signal from the resistor through the resistor, and the high frequency component included in the added character signal is bypassed through the capacitor and the transistor of the first emitter follower, and the background signal is A mixing circuit in which the luminance of the background region is reduced in accordance with the potential of the second emitter circuit when the switching element is turned on by being supplied to the switching element through the third transistor.
JP24244585A 1985-10-29 1985-10-29 Mixed circuit Expired - Lifetime JPH0683468B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP24244585A JPH0683468B2 (en) 1985-10-29 1985-10-29 Mixed circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP24244585A JPH0683468B2 (en) 1985-10-29 1985-10-29 Mixed circuit

Publications (2)

Publication Number Publication Date
JPS62102693A true JPS62102693A (en) 1987-05-13
JPH0683468B2 JPH0683468B2 (en) 1994-10-19

Family

ID=17089196

Family Applications (1)

Application Number Title Priority Date Filing Date
JP24244585A Expired - Lifetime JPH0683468B2 (en) 1985-10-29 1985-10-29 Mixed circuit

Country Status (1)

Country Link
JP (1) JPH0683468B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04162093A (en) * 1990-10-25 1992-06-05 Sanyo Electric Co Ltd Display microcomputer

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04162093A (en) * 1990-10-25 1992-06-05 Sanyo Electric Co Ltd Display microcomputer

Also Published As

Publication number Publication date
JPH0683468B2 (en) 1994-10-19

Similar Documents

Publication Publication Date Title
GB1537303A (en) Method of and apparatus for manufacturing a video record
JPS62102693A (en) Mixing circuit
JP3134434B2 (en) Recording and playback device
EP0334351B1 (en) Video signal processing circuit and an insertion circuit utilized therein
JPH0362076B2 (en)
EP0296831A1 (en) Voltage controlled comb filter
JPS61265994A (en) Magnetic recording and reproducing circuit
JPH0727731Y2 (en) Multi-system image playback device
JP2507710Y2 (en) PIP TV receiver
JPS61219275A (en) Field/frame converting system in magnetic picture recording
JPH0145181Y2 (en)
JP3115181B2 (en) SECAM recording circuit
KR910001830Y1 (en) Color signal changing circuit of pal-m/disc vtr
JPS60212066A (en) Television receiver
JPH0250593A (en) Color television signal processing circuit
JPS6394787A (en) Field/frame conversion system
JPH03135186A (en) Color television receiver
JPS60259077A (en) Signal switching device
JPS59156095A (en) Video signal record reproducing device
JPH04115689A (en) Color signal filter circuit for video equipment
JPH03114367A (en) Video equipment
JPS62272694A (en) Secam chrominance signal reproducing device
JPH066676A (en) Video effector
JPS59105792A (en) Processing circuit of luminance signal
JPS6074785A (en) Television receiver

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term