JPS62102680A - Picture signal processing circuit - Google Patents

Picture signal processing circuit

Info

Publication number
JPS62102680A
JPS62102680A JP60241434A JP24143485A JPS62102680A JP S62102680 A JPS62102680 A JP S62102680A JP 60241434 A JP60241434 A JP 60241434A JP 24143485 A JP24143485 A JP 24143485A JP S62102680 A JPS62102680 A JP S62102680A
Authority
JP
Japan
Prior art keywords
circuit
field
amount
motion
movement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60241434A
Other languages
Japanese (ja)
Inventor
Sunao Horiuchi
直 堀内
Himio Nakagawa
一三夫 中川
Noboru Kojima
昇 小島
Masahito Sugiyama
雅人 杉山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP60241434A priority Critical patent/JPS62102680A/en
Publication of JPS62102680A publication Critical patent/JPS62102680A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Systems (AREA)

Abstract

PURPOSE:To improve picture quality by controlling interpolation between fields based on the movement at an accurate position on a pattern with respect to movement detection circuit so as to optimize the movement adapting processing. CONSTITUTION:A field memory 14 having 562H delay as a delay circuit of a movement temporal filter 12 and a 1H memory 15 at the post-stage are provided. The forward and reverse movement of the 1H memory 15 is led to a switching circuit 16 and after both signals are switched at each field, the result is led to a coefficient circuit 17. Further, the movement from an output of the field memory 14 is led to a comparator 44, the level is detected, then the signal and the delayed signal by 1H at the 1H memory 45 are ORed (23) to eliminate the vertical isolated point. Further, a horizontal isolation point eliminating circuit 24 eliminates the horizontal isolation point. The signal is used as the most significant bit and the movement from the output of the maximum circuit 19 is used as the low-order bit, they are led to a comparator 25 and the result of level detection is used as an inter-field interpolation control signal.

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は帯域圧縮されて伝送された高品位テレビ信号を
元の高品位テレビ信号にデコードする高品位テレビ受像
機に係り、特に好適なフィールド間内挿補間・を行う画
像信号処理回路に関する。
Detailed Description of the Invention [Field of Application of the Invention] The present invention relates to a high-definition television receiver that decodes a band-compressed and transmitted high-definition television signal into the original high-definition television signal. This invention relates to an image signal processing circuit that performs interpolation.

〔発明の背景〕[Background of the invention]

高品位テレビ放送を放送衛星を用いて実施するために、
高品位テレビの信号を帯域圧縮して伝送する方式の一例
として、エヌエイチケイ(NHK )技研月報、 19
84年7月における二宮による“高品位テレビの新しい
伝送方式(MUSE)” と題する文献に述べられてい
るミューズ(M  U  S  E  、   Mul
tiplQ   Sub −Nyquist   Sa
mpli# Encodiny)方式がある。この方式
は論文に述べられているように、高品位テレビ信号を、
4フィールドで一巡する4:1のサブナイキストサンプ
リングを施すことにより、約4分の1に帯域圧縮して伝
送する方式である。
In order to implement high-definition television broadcasting using broadcasting satellites,
As an example of a method for compressing and transmitting high-definition television signals, NHK Giken Monthly Report, 19
The MUSE (MUSE, Mul
tiplQ Sub-Nyquist Sa
mpli# Encodiny) method. As stated in the paper, this method transmits high-definition television signals.
This method performs 4:1 sub-Nyquist sampling in four fields to compress the band to about one-fourth and transmit it.

第2図にこの圧縮された高品位テレビ信号(以下、ミュ
ーズ信号と記す。)を元の高品位テレビ信号に変換する
デコーダとして論文に述べられているシステムの原理的
なブロック図を示す。このシステムの特徴は、画像中の
動きご動き検出回VT57で検出し、その動き量によっ
てフレーム間補間およびフィールド間補間の制御な行う
ことにより、画像中の静止画像部分では連続する4フィ
ールドのサンプリング点を用いて画像を再生し、動画部
分では現フィールドのサンプリング点のみを用いて画像
を再生する動き適応処理が施されることにある。以下、
この回路動作を簡単に説明する。
FIG. 2 shows a basic block diagram of a system described in the paper as a decoder that converts this compressed high-definition television signal (hereinafter referred to as the MUSE signal) into the original high-definition television signal. The feature of this system is that the movement in the image is detected by the VT57, and inter-frame interpolation and inter-field interpolation are controlled depending on the amount of movement. The point is that the image is reproduced using the points, and in the moving image part, motion adaptive processing is performed that reproduces the image using only the sampling points of the current field. below,
The operation of this circuit will be briefly explained.

第2図中の切替回路29は、ノイズリデュース回路28
からの現フィールドの各画素データの間にフレームメモ
リ50からの1フレーム前の画素データを内挿するもの
である。フレーム内内挿補iJ1回路33においての出
力は現フレームのデータのみご用いてフレーム内内挿補
間を行う。また、フレーム間内挿補間回路34において
現フレームと1フレーム前のデータよりフレーム間内挿
補間を行う。ミックス回路38では、この2つの信号を
混合する際の比企動き検出回路37からの動き量によっ
て切替える。フィールド内挿回路40では、静止画部分
はミックス回路38の出力からの現フィールドの信号と
、これをフィールドメモリ39により1フィールド遅延
した信号とから画像再生するフィールド間内挿補間を行
う。
The switching circuit 29 in FIG.
The pixel data of the previous frame from the frame memory 50 is interpolated between each pixel data of the current field from the frame memory 50. The output from the intra-frame interpolation iJ1 circuit 33 performs intra-frame interpolation using only the data of the current frame. Further, the interframe interpolation circuit 34 performs interframe interpolation using data of the current frame and one frame before. In the mix circuit 38, switching is performed depending on the amount of motion from the motion detection circuit 37 when mixing these two signals. The field interpolation circuit 40 performs interfield interpolation to reproduce the still image portion from the current field signal from the output of the mix circuit 38 and a signal delayed by one field by the field memory 39.

動画部分はフィールド間内挿をオフしてミックス回路3
8からの現フィールドの信号のみから画像ヲ再生する。
For the video part, turn off interfield interpolation and use mix circuit 3.
The image is reproduced only from the signal of the current field from 8.

この切替えは動き検出回路37からのフィールド間内挿
コントロール信号によって行われる。
This switching is performed by an interfield interpolation control signal from the motion detection circuit 37.

第3図に、第2図に示した動き検出回路37の具体的な
ブロック図を示す0動き検出は原理的には映像信号の1
フレーム間差を検出することで行えるが、ミューズ方式
では2フレーム(4フィールド)で−巡するサンプリン
グパターンを用いているために11フレーム間でのサン
プリング点の位置が異なり擬似的な1フレーム間差信号
しか得ることができず、主に2フレーム間差(t4号を
用いてい60以下、この回路動作を簡単に説明する。
FIG. 3 shows a concrete block diagram of the motion detection circuit 37 shown in FIG.
This can be done by detecting the difference between frames, but since the Muse method uses a sampling pattern that cycles through two frames (four fields), the position of the sampling point differs between 11 frames, resulting in a pseudo difference between one frame. Only the signal can be obtained, mainly the difference between two frames (60 or less using t4).The operation of this circuit will be briefly explained.

第3図中の入力端子1には1フレーム前と2フレーム前
の映像信号を含む信号が第2図中のフレームメモリ60
より入力され、また入力端子2には現フレー、賭1フレ
ーム前の映像信号を含む信号が第2図中の切替回路29
より入力される。
Input terminal 1 in FIG. 3 receives a signal including video signals of one frame before and two frames before the frame memory 60 in FIG.
A signal containing a video signal of the current frame and one frame before the bet is input to the input terminal 2 from the switching circuit 29 in FIG.
Input from

この両者の信号を減算器4に導き差部とることにより2
フレーム間差信号を得る。また、入力端子6には現フレ
ームの映像信号が第2図中のサブサンプルフィルタ32
より入力されるので、これと入力端子2の入力信号とご
減算器5に導き差2とることにより擬似1フレーム間差
信号な得る。絶対値回路6,7においてそれぞれの差信
号の絶対値?求めた後、非線形変換回路8,9において
それぞれのレベルに応じてノンリニアな係数を乗算する
非線形変換を施す。便宜上、この非線形変換回路8,9
の出力を動き量と呼ぶことにする。最小値回路10にお
いて、非線形変換回路8.9からの2フレーム検出およ
び擬似1フレーム検出による動き量のうち値の小さい方
を選択し、水平孤立点除去回路11において水平方向の
孤立点除去を行った後、動き量テンポラルフィルタ12
に導く。動き検出には通常2フレーム間差信号が用いら
れるが、検出の時間間隔が2フレームと長いために、例
えば1フレーム間の動きが検出できす内挿エラー2生じ
やすい。
By guiding these two signals to the subtracter 4 and taking the difference part, 2
Obtain the interframe difference signal. In addition, the video signal of the current frame is input to the input terminal 6 through the sub-sample filter 32 in FIG.
Since this signal is input to the input terminal 2, a pseudo one-frame difference signal can be obtained by subtracting the difference 2 between this and the input signal at the input terminal 2. The absolute value of each difference signal in absolute value circuits 6 and 7? After the calculation, nonlinear conversion is performed in nonlinear conversion circuits 8 and 9 in which nonlinear coefficients are multiplied according to the respective levels. For convenience, these nonlinear conversion circuits 8 and 9
The output of is called the amount of motion. The minimum value circuit 10 selects the smaller value of the amount of motion from the two-frame detection and the pseudo-one frame detection from the nonlinear conversion circuit 8.9, and the horizontal isolated point removal circuit 11 removes isolated points in the horizontal direction. After that, the motion amount temporal filter 12
lead to. A two-frame difference signal is normally used for motion detection, but since the detection time interval is as long as two frames, motion between, for example, one frame can easily be detected, resulting in a false interpolation error 2.

このため検出した動き量を動き量テンポラルフィルタ1
2により時間軸方向に引伸ばし、検出ミスな低減する。
For this reason, the detected amount of motion is transferred to the amount of motion temporal filter 1.
2, it is expanded in the time axis direction to reduce detection errors.

具体的には、最大値回路13において孤立点除去回路1
1からの動き量と係数回路17からの出力との比較を行
い、値の大きい方を動き量テンポラルフィルタ12の出
力とし、この出力?フレームメモリ61により1フレー
ム遅延した後)係数回路17においてα倍(0≦α〈1
)する。この動き量テンポラルフィルタ12の処理によ
り、動き量は時間軸方向に引伸ばされ、検出係数フレー
ムにわたって減衰していく。
Specifically, in the maximum value circuit 13, the isolated point removal circuit 1
The motion amount from 1 and the output from the coefficient circuit 17 are compared, and the larger value is set as the output of the motion amount temporal filter 12, and this output? After being delayed by one frame by the frame memory 61), the coefficient circuit 17
)do. Through the processing of the motion amount temporal filter 12, the motion amount is expanded in the time axis direction and attenuated over the detection coefficient frames.

動き量の時間方向の引伸ばした後、送信側より送られて
くる全面1フレーム検出コントロール信号、ブロックコ
ントロール信号、および動き量テンポラルフィルタ12
の出力信号によって最大値回路19において擬似1フレ
ーム検出ヲ併用するか否かを制御する。
After stretching the amount of motion in the time direction, the entire one frame detection control signal, block control signal, and amount of motion temporal filter 12 are sent from the transmission side.
The maximum value circuit 19 controls whether or not pseudo one frame detection is used in conjunction with the output signal.

こうして検出された動き量を第2図中のミックス回路3
8に導き、フレーム内内挿補間を行うことにより動画処
理された画像信号と、フレーム間内挿補間2行うことに
より静止画処理された画像信号との混合比を制御する。
The amount of movement detected in this way is transferred to the mix circuit 3 in Figure 2.
8, the mixing ratio of the image signal processed as a moving image by performing intra-frame interpolation and the image signal processed as a still image by performing inter-frame interpolation 2 is controlled.

また、ミューズ方式ではフィールド間のオフセットサン
プリングを行っているため、第2図中のフィールド内挿
回路40におけるフィールド間内挿の制御には、現フィ
ールドの動き量に加えて1フィールド前の動き量を用い
る必要がある。ミューズ方式では走査線1125本のラ
インインタレースを行っているので為この1フィールド
前の動き量としては、現信号に対して562H前および
り63 H前の動き量を用いて垂直方向の重心を現信号
の位置に合わせる必要がある。動き検出回路37で検出
された動き量ご遅延することによりこの1フィールド前
の動き量を得ることができるが、この方法では専用のフ
ィールドメモリおよび1Hメモリを必要とし回路規模が
大幅に増大してしまう。
In addition, since the MUSE method performs offset sampling between fields, in order to control interfield interpolation in the field interpolation circuit 40 shown in FIG. It is necessary to use Since the MUSE method performs line interlacing with 1125 scanning lines, the vertical center of gravity is calculated using the amount of movement 562H before and 63H before the current signal as the amount of movement one field before. It is necessary to match the position of the current signal. By delaying the amount of motion detected by the motion detection circuit 37, it is possible to obtain the amount of motion one field before, but this method requires a dedicated field memory and 1H memory, and the circuit scale increases significantly. Put it away.

〔発明の目的〕[Purpose of the invention]

本発明の目的は、動き検出回路に関して画面上の正確な
位置における動き量に基いたフィールド間内挿の制御を
行うことにより、動き適応処理の最適化2行い画質の向
上を図ることにある。
An object of the present invention is to improve image quality by performing optimization 2 of motion adaptive processing by controlling interfield interpolation based on the amount of motion at a precise position on the screen with respect to a motion detection circuit.

〔発明の概要〕[Summary of the invention]

本発明では上記目的を達成するために、動き検出回路に
おいて動き量テンポラルフィルタ用の遅延回路としてフ
ィールドメモリ、およびその後段に1Hメモリ分設け、
かつこのフィールドメモリの遅延量p 562 Hとし
、1Hメモリの前段から得られる562H前と566H
前の動き量をフィールド毎に切替えることにより動き量
テンポラルフィルタでの遅延量′ft562Hと563
Hとに切替える。また、フィールドメモリのillから
の562H前の動き量、またはこの動き量と1Hメモリ
の出力からの563H前の動き量とを、フィールド間内
挿を制御するコントロール信号の検出に用いる。
In order to achieve the above object, the present invention provides a field memory as a delay circuit for a motion amount temporal filter in a motion detection circuit, and a 1H memory in the subsequent stage.
And let the delay amount of this field memory be p 562H, and 562H before and 566H obtained from the previous stage of 1H memory.
By switching the previous motion amount for each field, the delay amount in the motion amount temporal filter 'ft562H and 563
Switch to H. Further, the amount of motion 562H ago from ill in the field memory, or this amount of motion and the amount of motion 563H ago from the output of the 1H memory is used to detect a control signal that controls interfield interpolation.

〔発明の実施例〕[Embodiments of the invention]

本発明による動き検出回路の詳細を第1図の実施例を用
いて説明する。
The details of the motion detection circuit according to the present invention will be explained using the embodiment shown in FIG.

動き量テンポラルフィルタ12の遅延回路としテ562
Hの遅延量をもつフィールドメモリ14ヲ、さらにこの
フィールドメモリ14の後段に1Hメモリ15を設ける
。この1Hメモリ15の前および後の動き量を切替回路
16に導き、両信号をフィールド毎に切替えた後・係数
回路17に導く。また・フィールドメモリ14の出力か
らの動きti比較器44に導きレベル検出を行った後、
この信号とこの信号を1Hメモリ45で1H遅延した信
号との論理和2とることにより垂直方向の孤立点除去を
行い、さらに水平方向孤立点除去回路24で水平方向の
孤立点除−t−を行う。この信号を最上位ビットとし、
最大値回路19の出力からの動き量?下位ビットとして
比較器25に導きレベル検出した結果をフィールド間内
挿コントロール信号とする。本実施例の他の部分は第3
図の従来例と同じである。
Motion amount temporal filter 12 delay circuit 562
A field memory 14 having a delay amount of H is provided, and a 1H memory 15 is provided subsequent to this field memory 14. The amounts of movement before and after this 1H memory 15 are led to a switching circuit 16, and both signals are led to a coefficient circuit 17 after being switched for each field. Further, after the output of the field memory 14 is led to the motion ti comparator 44 and level detection is performed,
Vertical isolated points are removed by logically adding this signal with a signal delayed by 1H in the 1H memory 45, and horizontal isolated points removal -t- is performed in the horizontal isolated point removal circuit 24. conduct. This signal is the most significant bit,
The amount of movement from the output of the maximum value circuit 19? It is led to a comparator 25 as a lower bit, and the result of level detection is used as an interfield interpolation control signal. The other parts of this example are the third
This is the same as the conventional example shown in the figure.

本実施例において、動き量テンポラルフィルタ12の係
数回路17から最大値回路13へ入力される1フィール
ド前の動き量は、フィールド毎に562H前と563H
前とに切替わる。第4図を用いてこれを説明する。第4
図は縦軸に画面上での垂直方向の位置1横軸に時間号と
ったもので、図中のOは各画表を示している。例えば図
中A点で検出された動き量は動き量テンポラルフィルタ
12での遅延量を562Hとすると、図中B点にσ[伸
ばされることになる。同様に図中B点の動き量は、次の
フィールドでは563Hの遅延により図中C点に引伸ば
される。このように・動き量テンポラルフィルタ12で
の遅延量を562Hと563Hとに切替えることにより
為時間軸方向にり[伸ばされる動き量の画面上での位置
は1検出してから奇数フィールド後ではラインインタレ
ースのため1ライン分だけ上または下となり、偶数フィ
ールド後、すなわちフレーム周期では検出された位置と
正確に同じ位置へ動き量を引伸ばすことが可能となる。
In this embodiment, the motion amount of one field before is inputted from the coefficient circuit 17 of the motion amount temporal filter 12 to the maximum value circuit 13, and is 562H before and 563H for each field.
Switch to previous. This will be explained using FIG. Fourth
In the figure, the vertical axis is the vertical position on the screen, and the horizontal axis is the time, and O in the figure indicates each screen. For example, if the amount of motion detected at point A in the figure is 562H as the delay amount in the motion amount temporal filter 12, the amount of motion detected at point A in the figure will be expanded by σ[total] to point B in the figure. Similarly, the amount of motion at point B in the figure is expanded to point C in the figure by a delay of 563H in the next field. In this way, by switching the delay amount in the motion amount temporal filter 12 between 562H and 563H, the position of the extended motion amount on the screen is 1 line after the odd field after 1 detection. Due to interlacing, the amount of motion is moved up or down by one line, and after an even number of fields, that is, in a frame period, it is possible to stretch the amount of motion to exactly the same position as the detected position.

また、本実施例を用いればフィールド間内挿の制御に用
いる1フィールド前の動き量を正確に現ラインに伝える
ことができる。すなわち、1フィールド前の動き量とし
て562Hの遅延量をもつフィールドメモリ14の出力
を用いることにより、論理和回路46には562H前と
563H前の信号が得られる。したがって現信号に対し
て走査線1ライン分上および下の動き量を用いたフィル
ド間内挿のフントロールが可能となる。
Further, by using this embodiment, it is possible to accurately transmit the amount of motion one field before, which is used to control interfield interpolation, to the current line. That is, by using the output of the field memory 14 having a delay amount of 562H as the amount of motion one field before, the OR circuit 46 obtains signals before 562H and 563H. Therefore, inter-field interpolation can be carried out using the amount of movement above and below one scanning line with respect to the current signal.

第5図に本発明による動き検出回路の他の実施例を示す
。本実施例では、フィールド間内挿フン)0−A/倍信
号検出に用いる1フィールド前の動き量として、フィー
ルドメモリ14の出力からの562H前の動き量と、1
Hメモリ15の出力からの563H前の動き量とを用い
る。この2つの動き量をそれぞれ比較器21 、22に
導きレベル検出を行った後、論理和回路23において両
信号の論理和をとることにより垂直方向の孤立点除去を
行う。さりに水平方向孤立点除去回路24において水平
方向の孤立点除去号行った後、比較器25へ導く。本実
施例の他の部分は第1図の実施例と同様である。
FIG. 5 shows another embodiment of the motion detection circuit according to the present invention. In this embodiment, the amount of motion one field before used for interfield interpolation (F) 0-A/times signal detection is the amount of motion 562H before from the output of the field memory 14, and 1
The amount of movement 563H before the output of the H memory 15 is used. After these two amounts of motion are respectively introduced into comparators 21 and 22 for level detection, an OR circuit 23 calculates the logical sum of both signals to remove isolated points in the vertical direction. After the horizontal isolated point removal circuit 24 performs horizontal isolated point removal, the signal is led to a comparator 25. The other parts of this embodiment are similar to the embodiment of FIG.

本実施例では、垂直方向の孤立点除去を行う論理和回路
23に導かれる信号は、第1図の実施例と同様に現信号
に対して常に562H前と563H前の信号となり、垂
直方向の正しい位置の動き量に基いたフィールド間内挿
のコントロールが可能である。さらに563H前の動き
量を動き量テンポラルフィルタ12の1Hメモリ15の
出力から導くため、第1図の実施例で垂直方向の孤立点
除去に必要であった第1図中の1Hメモリ45が不要と
なる。すなわち、垂直方向孤立点除去用の1Hメモリ4
5を動き量テンポラルフィルタ12の1Hメモリ15と
共用テることにより削減でき、回路規模の縮小が図れる
In this embodiment, the signals led to the logical sum circuit 23 that removes isolated points in the vertical direction are always signals 562H and 563H before the current signal, as in the embodiment of FIG. Interpolation between fields can be controlled based on the amount of movement at the correct position. Furthermore, since the amount of motion 563H before is derived from the output of the 1H memory 15 of the motion amount temporal filter 12, the 1H memory 45 in FIG. 1, which was necessary for removing isolated points in the vertical direction in the embodiment of FIG. 1, is unnecessary. becomes. That is, the 1H memory 4 for vertical isolated point removal
5 can be reduced by sharing the 1H memory 15 of the motion amount temporal filter 12, and the circuit scale can be reduced.

本発明において、フィールド間内挿コントロール信号を
検出する部分におけるレベル検出、水平方向孤立点除去
および垂直方向孤立点除去の順序は任意であるので、第
1図および第5図の実施例についてこの3つの処理の順
序を変えた例も考えられる。その−例を第6図に示す。
In the present invention, the order of level detection, horizontal isolated point removal, and vertical isolated point removal in the part that detects the interfield interpolation control signal is arbitrary. Another possible example is changing the order of the two processes. An example is shown in FIG.

第6図の実施例では、フィールドメモリ14の出力およ
び1Hメモリ15の出力からの動き量を最大値回路46
に導き値の大きい方を選択することにより垂直方向の孤
立点除去を行う。その後、比較器47においてレベル検
出を行った後、水平方向の孤立点除去を行う。本実施例
は、第5図の実施例においてレベル検出回路と垂直方向
孤立点除央回路の順序を入替えたものであり、これによ
り第5図の実施例では垂直方向の孤立点除去を論理和回
路1個で行っているのに対し、本実施例では最大値回路
を用いるためこの部分での回路規模は増すが、第5図の
実施例では2個必要であったレベル検出回路が本実施例
では1個に削減できる。
In the embodiment of FIG. 6, the amount of movement from the output of the field memory 14 and the output of the 1H memory 15 is calculated by the maximum value circuit 46
Isolated points in the vertical direction are removed by selecting the larger guided value. Thereafter, after level detection is performed in the comparator 47, isolated points in the horizontal direction are removed. In this embodiment, the order of the level detection circuit and the vertical isolated point center removal circuit in the embodiment shown in FIG. While this is done with one circuit, this embodiment uses a maximum value circuit, which increases the circuit scale in this part, but the level detection circuit that required two in the embodiment of FIG. 5 is replaced with this embodiment. In the example, it can be reduced to one.

本発明は以上の実施例に限定されるものではなく、動き
論テンポラルフィルタに562Hと1Hの遅延回路を設
け、これらの出力より562Hと563H前の動き量な
導きフィールド間内挿を制御することを特徴とするもの
すべてな含む。
The present invention is not limited to the above-mentioned embodiments, but it is possible to provide a motion theory temporal filter with delay circuits of 562H and 1H, and control interpolation between fields leading to motion amounts 562H and 563H before these outputs. Including all features.

したがって動き検出の方法や、フィールド間内挿コント
ロール信号の具体的な検出方法等は任意である。第1図
の実施例において、最小値回路10の後段にLPF’2
段けることにより動き量を帯域制限テるような回路構成
を持つ動き検出回路についても、本発明を適用すること
が可能である。また上に述べたように、フィールド間内
挿コントロール信号を検出する部分において、レベル検
出回路、水平方向孤立点除去回路および垂直方向孤立点
除去回路の順序を変えても回路全体の機能には影響しな
いので、それぞれの回路規模等に応じて適宜にこれらの
順序を決定すればよい。その他、562H前の動き量、
563H前の動き量および現ラインの動き量の最大値を
求めることによりこれらの3ラインで孤立点除去を行う
方法や、1フィールド前の動き量のみを用いる方法など
、562H前と563H前の動き量を用いた他のフィー
ルド間内挿コントロール信号の検出方法も考えられるが
、この場合にも本発明を適応することが可能である。
Therefore, the method of motion detection and the specific method of detecting the interfield interpolation control signal are arbitrary. In the embodiment shown in FIG.
The present invention can also be applied to a motion detection circuit having a circuit configuration in which the amount of motion is band-limited by increasing the number of stages. Furthermore, as mentioned above, changing the order of the level detection circuit, horizontal isolated point removal circuit, and vertical isolated point removal circuit in the part that detects the interfield interpolation control signal does not affect the function of the entire circuit. Therefore, the order of these can be determined as appropriate depending on the circuit scale and the like. In addition, the amount of movement before 562H,
There are methods to remove isolated points on these three lines by finding the maximum value of the amount of motion before 563H and the amount of motion on the current line, or a method using only the amount of motion one field before. Although other methods of detecting interfield interpolation control signals using quantities are also conceivable, the present invention can be applied to this case as well.

〔発明の効果〕〔Effect of the invention〕

本発明を用いれば、回路規模を増大することなく垂直方
向に関して正確な位置の動き鼠に基くフィールド間内挿
の制御が行え、画像部分における画像のボケや、静止画
部分での解像度の低下を低減することができるので、帯
域圧縮された信号ご元の広帯域な信号に戻した再生画像
の画質向上を図ることができる。
By using the present invention, it is possible to control interfield interpolation based on accurate positional movement in the vertical direction without increasing the circuit scale, and it is possible to prevent image blurring in image areas and decrease in resolution in still image areas. Therefore, it is possible to improve the image quality of the reproduced image that is restored to the original broadband signal of the band-compressed signal.

【図面の簡単な説明】[Brief explanation of drawings]

第1図は本発明による動き検出回路の一実施例を示すブ
ロック図、第2図はミューズデコーダのシステムブロッ
ク図、第3図は第2図に示したミエーズデコーダにおけ
る動き検出回路のブロック図、第4図は本発明における
動き量の時間軸方向の引伸ばしを、縦軸に画面の垂直方
向を為横軸に時間をとって示した図、第5図および第6
図は本発明による動き検出回路の他の実施例を示すブロ
ック図である。 1.2.3・・・入力端子 4.5・・・減算器 6.7・・・絶対値回路 8.9・・・非線形変換回路 10・・・最小値回路 11.24・・・水平方向孤立点除去回路12・・・動
キ量テンポラルフィルタ 15.19.46・・・最大値回路 14.59・・・フィールドメモリ 15.45・・・1Hメモリ 16.29・・・切替回路 20.23・・・論理和回路 21.22.25.44.47.48・・・比較器26
・・・A/D変換回路 27・・・同期、フントロール信号分離回路28・・・
ノイズリデュース回路 30、31・・・フレームメモリ 32・・・サブサンプルフィルタ 63・・・フレーム内内挿補間回路 34・・・フレーム間内挿補間回路 67・・・動き検出回路 38・・・ミックス回路 40・・・フィールド内挿回路 41・・・TCIデエート回路 42・・・D/A変換回路 (q パ″sw::
FIG. 1 is a block diagram showing an embodiment of a motion detection circuit according to the present invention, FIG. 2 is a system block diagram of a Mies decoder, and FIG. 3 is a block diagram of a motion detection circuit in the Mies decoder shown in FIG. , FIG. 4 is a diagram showing the enlargement of the amount of motion in the time axis direction according to the present invention, with the vertical axis representing the vertical direction of the screen and the horizontal axis representing time, and FIGS.
The figure is a block diagram showing another embodiment of the motion detection circuit according to the present invention. 1.2.3...Input terminal 4.5...Subtractor 6.7...Absolute value circuit 8.9...Nonlinear conversion circuit 10...Minimum value circuit 11.24...Horizontal Directional isolated point removal circuit 12... Motion key amount temporal filter 15.19.46... Maximum value circuit 14.59... Field memory 15.45... 1H memory 16.29... Switching circuit 20 .23...OR circuit 21.22.25.44.47.48...Comparator 26
...A/D conversion circuit 27...Synchronization, control signal separation circuit 28...
Noise reduce circuits 30, 31...Frame memory 32...Sub sample filter 63...Intra frame interpolation circuit 34...Inter frame interpolation circuit 67...Motion detection circuit 38...Mix Circuit 40...Field interpolation circuit 41...TCI date circuit 42...D/A conversion circuit (q PA"sw::

Claims (1)

【特許請求の範囲】 1)4フィールドで一巡するオフセットサンプリングさ
れた映像信号の少なくとも2フィールド間の信号を内挿
する回路を具備する装置において、1フレーム間または
2フレーム間の映像の動きを検出する検出回路、該検出
回路からの動き量と他の入力端子から導かれる信号とを
比較してレベルの大きい方を選択する最大値回路、該最
大値回路からの出力を1フィールド遅延する1フィール
ド遅延回路、該1フィールド遅延回路からの出力を1H
遅延する1H遅延回路、該1フィールド遅延回路からの
出力と該1H遅延回路からの出力とをフィールド毎に切
替える切替回路、該切替回路からの出力を減衰させて該
最大値回路の他の入力端子に導く係数回路とを具備する
とともに、該フィールド間内挿回路でのフィールド間で
の内挿を行うか否かをコントロールする信号として、該
1フィールド遅延回路の出力からの動き量を用いること
を特徴とする画像信号処理回路。 2)特許請求の範囲第1項の装置において、フィールド
間内挿を行うか否かを判別するコントロール信号の検出
に、該1フィールド遅延回路の出力からの動き量と該1
H遅延回路からの動き量とを用いることを特徴とする画
像信号処理回路。
[Scope of Claims] 1) In an apparatus equipped with a circuit that interpolates signals between at least two fields of an offset-sampled video signal that goes around in four fields, detecting video movement between one frame or between two frames. a maximum value circuit that compares the amount of movement from the detection circuit with a signal led from another input terminal and selects the one with a higher level, and a 1 field that delays the output from the maximum value circuit by 1 field. Delay circuit, output from the 1 field delay circuit to 1H
A 1H delay circuit that delays, a switching circuit that switches the output from the 1-field delay circuit and the output from the 1H delay circuit for each field, and another input terminal of the maximum value circuit that attenuates the output from the switching circuit. and a coefficient circuit that leads to the 1-field delay circuit, and uses the amount of motion from the output of the one-field delay circuit as a signal for controlling whether or not to perform interpolation between fields in the interfield interpolation circuit. Characteristic image signal processing circuit. 2) In the device according to claim 1, the amount of movement from the output of the one field delay circuit and the one
An image signal processing circuit characterized in that an amount of motion from an H delay circuit is used.
JP60241434A 1985-10-30 1985-10-30 Picture signal processing circuit Pending JPS62102680A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60241434A JPS62102680A (en) 1985-10-30 1985-10-30 Picture signal processing circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60241434A JPS62102680A (en) 1985-10-30 1985-10-30 Picture signal processing circuit

Publications (1)

Publication Number Publication Date
JPS62102680A true JPS62102680A (en) 1987-05-13

Family

ID=17074244

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60241434A Pending JPS62102680A (en) 1985-10-30 1985-10-30 Picture signal processing circuit

Country Status (1)

Country Link
JP (1) JPS62102680A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH027777A (en) * 1988-06-27 1990-01-11 Matsushita Electric Ind Co Ltd Automatic focus adjusting device
JPH04293383A (en) * 1990-12-26 1992-10-16 Samsung Electron Co Ltd Interfield interpolation device having level and perpendicular motion compensating function

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH027777A (en) * 1988-06-27 1990-01-11 Matsushita Electric Ind Co Ltd Automatic focus adjusting device
JPH04293383A (en) * 1990-12-26 1992-10-16 Samsung Electron Co Ltd Interfield interpolation device having level and perpendicular motion compensating function

Similar Documents

Publication Publication Date Title
JPS6386990A (en) Move detection method
JP2586687B2 (en) Noise removal circuit
JPS62102680A (en) Picture signal processing circuit
JPS62217784A (en) Motion correction type number of frames conversion system
JPH1079872A (en) Video signal processing circuit
JPH01277092A (en) Motion detecting circuit
JP2514221B2 (en) Television receiver
JP2784806B2 (en) Motion area detection circuit
JP2519526B2 (en) Signal processor
JP2819897B2 (en) Motion detection circuit
JP2574296B2 (en) Television signal processor
JPH07123373A (en) Decoder of television signal
JPH0488795A (en) Receiver for band compressed television signal
JPH06315168A (en) Motion detection circuit
JPS61210780A (en) High definition television receiver
JPH0537925A (en) Movement detecting circuit
JPH05328308A (en) High vision television image receiver
JPH01320887A (en) Reproducing system for transmission television signal
JPS62133880A (en) Picture signal processing circuit
JPH0614315A (en) Video signal processor
JPH03123185A (en) Muse system
JPH01195791A (en) Television receiver
JPH02214277A (en) Television receiver
JPH035937A (en) Image adaptive type vtr device
JPH05328173A (en) Noise reducer