JPS6191920A - エピタキシヤル成長方法 - Google Patents
エピタキシヤル成長方法Info
- Publication number
- JPS6191920A JPS6191920A JP21475184A JP21475184A JPS6191920A JP S6191920 A JPS6191920 A JP S6191920A JP 21475184 A JP21475184 A JP 21475184A JP 21475184 A JP21475184 A JP 21475184A JP S6191920 A JPS6191920 A JP S6191920A
- Authority
- JP
- Japan
- Prior art keywords
- wafer
- susceptor
- epitaxial growth
- ring
- film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[産業上の利用分野]
本発明はエピタキシャル成長方法に係り、特に高周波誘
導加熱によるエピタキシャル成長方法に関する。
導加熱によるエピタキシャル成長方法に関する。
周知のように、半導体装置を製造する際、結晶基板に沿
って半導体膜をエピタキシャル成長するエピタキシャル
成長法が知られており、これは半導体製造方法における
最も基本的な技術である。
って半導体膜をエピタキシャル成長するエピタキシャル
成長法が知られており、これは半導体製造方法における
最も基本的な技術である。
例えば、バイポーラ形トランジスタからなる半導体集積
回路(IC)では、−導電型の半導体ウェハー(以下、
ウェハーと略称する)の−面に、異種導電型のエピタキ
シャル成長層を積層して、そのエピタキシャル成長層に
多数のトランジスタや抵抗を形成している。また、化合
物半導体装置では順次に異種半導体層を成長して、ヘテ
ロ接合を形成している。
回路(IC)では、−導電型の半導体ウェハー(以下、
ウェハーと略称する)の−面に、異種導電型のエピタキ
シャル成長層を積層して、そのエピタキシャル成長層に
多数のトランジスタや抵抗を形成している。また、化合
物半導体装置では順次に異種半導体層を成長して、ヘテ
ロ接合を形成している。
従って、このようなエピタキシャル成長層(成長IN)
は半導体製造の基礎であり、その膜質が高品位であるこ
と、特に均一な膜厚を有することが強く要望されており
、それはIC特性に大きな影響を与えるものである−、
8 [従来の技術] 第3図は従来から用いられているエピタキシャル成長装
置の一例の概要図を示しており、1は反応管、2はサセ
プタ、3はウェハー、4は反応ガス流入口、5は排気0
.6はRFコイルで、本例は横型反応管にサセプタ2の
両面にウェハー3を載置し、高周波誘導によってカーボ
ン製サセプタ2を加熱し、サセプタ上のウェハー3面で
反応ガスを高温分解させて、エピタキシャル成長させる
減圧方式の成長装置である。
は半導体製造の基礎であり、その膜質が高品位であるこ
と、特に均一な膜厚を有することが強く要望されており
、それはIC特性に大きな影響を与えるものである−、
8 [従来の技術] 第3図は従来から用いられているエピタキシャル成長装
置の一例の概要図を示しており、1は反応管、2はサセ
プタ、3はウェハー、4は反応ガス流入口、5は排気0
.6はRFコイルで、本例は横型反応管にサセプタ2の
両面にウェハー3を載置し、高周波誘導によってカーボ
ン製サセプタ2を加熱し、サセプタ上のウェハー3面で
反応ガスを高温分解させて、エピタキシャル成長させる
減圧方式の成長装置である。
例えば、シリコンウェハー面にシリコン膜をエピタキシ
ャル成長する場合は、四塩化シリコンをキャリヤガスと
共に流入させ、反応管内の減圧度をI Torr程度に
してウェハー表面で反応ガスを分解して、エピタキシャ
ル膜を成長させる。
ャル成長する場合は、四塩化シリコンをキャリヤガスと
共に流入させ、反応管内の減圧度をI Torr程度に
してウェハー表面で反応ガスを分解して、エピタキシャ
ル膜を成長させる。
その他に、ベルジャ型反応炉を用いた縦型成長装置も知
られているが、加熱方式は一般に高周波加熱が多く、そ
れは熱効率が良いためである。
られているが、加熱方式は一般に高周波加熱が多く、そ
れは熱効率が良いためである。
このようなエピタキシャル成長装置は、半導体装置の発
展に伴って益々大型化しており、第2図に例示した成長
装置においても、10〜20個のサセプタが装入され、
20〜40枚のウェハーが同時に処理される量産用成長
装置となっている。
展に伴って益々大型化しており、第2図に例示した成長
装置においても、10〜20個のサセプタが装入され、
20〜40枚のウェハーが同時に処理される量産用成長
装置となっている。
第4図はそのうち、ウェハー3を載せたサセプタ2の断
面図を示し、通常、サセプタはシリコンカーバイドを被
覆したカーボンで作成されて、例えば5エンロ径のウェ
ハーに成長する場合には、直径160鶴φ、厚さ5〜1
0削のサセプタが用いられている。
面図を示し、通常、サセプタはシリコンカーバイドを被
覆したカーボンで作成されて、例えば5エンロ径のウェ
ハーに成長する場合には、直径160鶴φ、厚さ5〜1
0削のサセプタが用いられている。
[発明が解決しようとする問題点]
ところで、このようなサセプタを用い、高周波加熱して
、ウェハー面にエピタキシャル成長させる場合、ウェハ
ー面の成長膜厚が一定にならず、不均一になる問題があ
る。
、ウェハー面にエピタキシャル成長させる場合、ウェハ
ー面の成長膜厚が一定にならず、不均一になる問題があ
る。
特に、シリコン塩化物系反応ガスを使用して、シリコン
膜を成長する場合には、その膜厚の不均一化が著しく、
例えば5)ンロ径のウェハーの中央部分に厚さ2μm位
のエピタキシャル成長膜を成長させると、ウェハー周縁
の幅Ionの間は、4μm程度の大変厚いエピタキシャ
ル成長膜が形成される。
膜を成長する場合には、その膜厚の不均一化が著しく、
例えば5)ンロ径のウェハーの中央部分に厚さ2μm位
のエピタキシャル成長膜を成長させると、ウェハー周縁
の幅Ionの間は、4μm程度の大変厚いエピタキシャ
ル成長膜が形成される。
これはマストランスファ現象が生じているものと推定さ
れ、サセプタ面の温度がウェハー面より高くて、ウェハ
ー周囲のサセプタ面に被着したシリコンが、再び蒸発し
てウェハー面に被着し、そのためにウェハー周縁にのみ
厚いエピタキシャル成長膜が成長するものと考えられる
。尚、上記のシリコン塩化物ガスとは四塩化シリコン(
SiC14)、トリクロールシラン(SiHC13Lジ
クロールシラン(Si H,C12)などである。
れ、サセプタ面の温度がウェハー面より高くて、ウェハ
ー周囲のサセプタ面に被着したシリコンが、再び蒸発し
てウェハー面に被着し、そのためにウェハー周縁にのみ
厚いエピタキシャル成長膜が成長するものと考えられる
。尚、上記のシリコン塩化物ガスとは四塩化シリコン(
SiC14)、トリクロールシラン(SiHC13Lジ
クロールシラン(Si H,C12)などである。
しかし、このように、エピタキシャル成長膜の膜厚が不
均一に形成されると、そのウェハーから得られる半導体
チップの収率(歩留)が悪化する。
均一に形成されると、そのウェハーから得られる半導体
チップの収率(歩留)が悪化する。
従って、本発明はこの欠点を解消させるエピタキシャル
成長方法を提案するものである。
成長方法を提案するものである。
[問題点を解決するための手段]
その問題は、高周波誘導によってサセプタを加熱し、該
サセプタに載置した半導体ウェハー面にエピタキシャル
結晶層を成長するエピタキシャル成長方法において、前
記サセプタ上に前記半導体ウェハーの周縁に接した熱遮
蔽用リングを配置して、前記半導体ウェハー面にエピタ
キシャル成長するようにしたエピタキシャル成長方法に
よって解決される。
サセプタに載置した半導体ウェハー面にエピタキシャル
結晶層を成長するエピタキシャル成長方法において、前
記サセプタ上に前記半導体ウェハーの周縁に接した熱遮
蔽用リングを配置して、前記半導体ウェハー面にエピタ
キシャル成長するようにしたエピタキシャル成長方法に
よって解決される。
[作用]
即ち、ウェハー面に接したサセプタ面上に、少なくとも
ウェハーより熱伝導の悪い熱遮蔽用リングを載置する。
ウェハーより熱伝導の悪い熱遮蔽用リングを載置する。
そうして、エピタキシャル成長を行なうと、ウェハー面
とサセプタ表面の温゛度は同程度、あるいはそれより低
くなるから、マストランスファ現象が抑制されて、ウェ
ハー面のエピタキシャル成長膜の膜厚が均一化される。
とサセプタ表面の温゛度は同程度、あるいはそれより低
くなるから、マストランスファ現象が抑制されて、ウェ
ハー面のエピタキシャル成長膜の膜厚が均一化される。
[実施例]
以下、図面を参照して実施例によって詳細に説明する。
第1図(alは本発明にかかる熱遮蔽用リング10を配
置したサセプタ12の斜視図、第1図(b)はその断面
図である。図のように、ウェハー3の周縁に接して熱遮
蔽用リング10を載置すると、サセプタ面上のリング1
0表面の温度はウェハーの温度(1100℃程度)に同
じか、あるいはそれより低くなる。
置したサセプタ12の斜視図、第1図(b)はその断面
図である。図のように、ウェハー3の周縁に接して熱遮
蔽用リング10を載置すると、サセプタ面上のリング1
0表面の温度はウェハーの温度(1100℃程度)に同
じか、あるいはそれより低くなる。
この熱遮蔽用リングlOは少なくともシリコンより熱伝
導度の悪い材料、例えば厚さ1鶴1幅IQmsの石英リ
ングに窒化シリコン膜を被覆したもので作成する。又、
窒化シリコンだけで作成してもよい。
導度の悪い材料、例えば厚さ1鶴1幅IQmsの石英リ
ングに窒化シリコン膜を被覆したもので作成する。又、
窒化シリコンだけで作成してもよい。
このような窒化シリコンや石英(Si 02成分)は金
属シリコンより熱伝導度が悪いから、カーボンサセプタ
が1200℃に加熱されていても、1100℃あるいは
それ以下の表面温度になって、ウェハー面と同等あるい
はそれより低くなる。従って、マストランスファ現象が
起こらなくなって、ウェハー周縁の成長膜の膜厚もウェ
ハーの中央部分と同じになって、均一化される。
属シリコンより熱伝導度が悪いから、カーボンサセプタ
が1200℃に加熱されていても、1100℃あるいは
それ以下の表面温度になって、ウェハー面と同等あるい
はそれより低くなる。従って、マストランスファ現象が
起こらなくなって、ウェハー周縁の成長膜の膜厚もウェ
ハーの中央部分と同じになって、均一化される。
第2図は本発明にかかる熱遮蔽用リング10を配置した
他の例のサセプタ22の断面図を示し、本例はリング1
0をウェハー周縁に隣接して設けており、ウェハーが載
置されていないサセプタ面にはリングを載置していない
ことを例示している。
他の例のサセプタ22の断面図を示し、本例はリング1
0をウェハー周縁に隣接して設けており、ウェハーが載
置されていないサセプタ面にはリングを載置していない
ことを例示している。
このように、熱遮蔽用リング10をサセプタに載置して
、エピタキシャル成長すれば、その成長膜の膜厚は均一
され、チップ歩留が向上する。
、エピタキシャル成長すれば、その成長膜の膜厚は均一
され、チップ歩留が向上する。
[発明の効果]
従って、上記説明から明らかなように、本発明にかかる
成長方法によればエピタキシャル成長膜の膜厚が均一化
され、ウェハーのチップ歩留を向上することができて、
半導体装置のコストダウンを図ることができる。
成長方法によればエピタキシャル成長膜の膜厚が均一化
され、ウェハーのチップ歩留を向上することができて、
半導体装置のコストダウンを図ることができる。
第1図(a)は本発明にかかるサセプタの斜視図、第1
回申)はその断面図、 第2図は本発明にかかる他の例のサセプタの断面図、 第3図はエピタキシャル成長装置の概要図、第4図は従
来のサセプタの断面図である。 図において、 1は反応管、 2.12.22はサセプタ、
3はウェハー、 4は反応ガス流入口、5は排
気口、 6はRFコイル、10は熱遮蔽用リン
グ を示している。 @1r4 第 2v4 第3図 第4図
回申)はその断面図、 第2図は本発明にかかる他の例のサセプタの断面図、 第3図はエピタキシャル成長装置の概要図、第4図は従
来のサセプタの断面図である。 図において、 1は反応管、 2.12.22はサセプタ、
3はウェハー、 4は反応ガス流入口、5は排
気口、 6はRFコイル、10は熱遮蔽用リン
グ を示している。 @1r4 第 2v4 第3図 第4図
Claims (1)
- 高周波誘導によつてサセプタを加熱し、該サセプタに
載置した半導体ウェハー面にエピタキシャル結晶層を成
長するエピタキシャル成長方法において、前記サセプタ
上に前記半導体ウェハーの周縁に接した熱遮蔽用リング
を配置して、前記半導体ウェハー面にエピタキシャル成
長するようにしたことを特徴とするエピタキシャル成長
方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21475184A JPS6191920A (ja) | 1984-10-12 | 1984-10-12 | エピタキシヤル成長方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP21475184A JPS6191920A (ja) | 1984-10-12 | 1984-10-12 | エピタキシヤル成長方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6191920A true JPS6191920A (ja) | 1986-05-10 |
Family
ID=16660968
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP21475184A Pending JPS6191920A (ja) | 1984-10-12 | 1984-10-12 | エピタキシヤル成長方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6191920A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02185973A (ja) * | 1989-01-13 | 1990-07-20 | Tokyo Electron Ltd | 金属シリサイド膜の形成方法 |
US8658951B2 (en) | 2008-10-23 | 2014-02-25 | Tokyo Electron Limited | Heat treatment apparatus |
US8674273B2 (en) | 2008-09-04 | 2014-03-18 | Tokyo Electron Limited | Heat treatment apparatus |
-
1984
- 1984-10-12 JP JP21475184A patent/JPS6191920A/ja active Pending
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02185973A (ja) * | 1989-01-13 | 1990-07-20 | Tokyo Electron Ltd | 金属シリサイド膜の形成方法 |
US8674273B2 (en) | 2008-09-04 | 2014-03-18 | Tokyo Electron Limited | Heat treatment apparatus |
US8658951B2 (en) | 2008-10-23 | 2014-02-25 | Tokyo Electron Limited | Heat treatment apparatus |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20130014488A (ko) | 반도체 박막의 제조 방법, 반도체 박막의 제조 장치, 서셉터, 및 서셉터 유지구 | |
JP5197030B2 (ja) | エピタキシャルウェーハの製造装置及び製造方法 | |
CN112201568A (zh) | 一种用于硅片的外延生长的方法和设备 | |
JP2020100528A (ja) | 積層体、積層体の製造方法および炭化珪素多結晶基板の製造方法 | |
JP3788836B2 (ja) | 気相成長用サセプタ及びその製造方法 | |
JPS6191920A (ja) | エピタキシヤル成長方法 | |
JP7255473B2 (ja) | 炭化ケイ素多結晶基板の製造方法 | |
JP2550024B2 (ja) | 減圧cvd装置 | |
JP3324573B2 (ja) | 半導体装置の製造方法および製造装置 | |
JP3424069B2 (ja) | エピタキシャルシリコン基板の製造方法 | |
JP7400337B2 (ja) | 炭化ケイ素多結晶基板の製造方法 | |
JP7294021B2 (ja) | 黒鉛製支持基板の表面処理方法、炭化珪素多結晶膜の成膜方法および炭化珪素多結晶基板の製造方法 | |
JP2002265295A (ja) | 気相成長用サセプタ及びこれを用いた気相成長方法 | |
JP7247819B2 (ja) | 炭化ケイ素多結晶基板の製造方法 | |
JPS6010621A (ja) | 減圧エピタキシヤル成長装置 | |
JP3112796B2 (ja) | 化学気相成長方法 | |
JP7392526B2 (ja) | 炭化ケイ素単結晶基板の製造方法 | |
CN115506013B (zh) | 一种SiC晶片的外延生产工艺 | |
JP2001003172A (ja) | 半導体エピタキシャル成長方法 | |
JPS5928329A (ja) | シリコンのエピタキシヤル成長方法 | |
JP2022067843A (ja) | 炭化珪素単結晶基板およびその製造方法 | |
JP2021187697A (ja) | 炭化珪素単結晶基板の製造方法 | |
JP2021116464A (ja) | 成膜方法および基板の製造方法 | |
JPS62214613A (ja) | SiOバツフア層の形成方法 | |
JP2022096895A (ja) | 炭化珪素単結晶基板とその製造方法 |