JPS6187443A - Equalizer mis-reception preventing system - Google Patents

Equalizer mis-reception preventing system

Info

Publication number
JPS6187443A
JPS6187443A JP59187400A JP18740084A JPS6187443A JP S6187443 A JPS6187443 A JP S6187443A JP 59187400 A JP59187400 A JP 59187400A JP 18740084 A JP18740084 A JP 18740084A JP S6187443 A JPS6187443 A JP S6187443A
Authority
JP
Japan
Prior art keywords
signal
equalizer
reception
station
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59187400A
Other languages
Japanese (ja)
Inventor
Kenji Tsutsumi
堤 謙二
Yasunori Ogawa
小川 保典
Yasuo Tanaka
康夫 田中
Ryoji Shimozono
下園 良二
Takashi Hatano
畑野 隆司
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59187400A priority Critical patent/JPS6187443A/en
Priority to EP85110979A priority patent/EP0173984A3/en
Priority to KR1019850006370A priority patent/KR900006321B1/en
Publication of JPS6187443A publication Critical patent/JPS6187443A/en
Priority to US07/087,960 priority patent/US4754273A/en
Priority to CA000559139A priority patent/CA1250066A/en
Priority to US07/170,120 priority patent/US4812839A/en
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Bidirectional Digital Transmission (AREA)
  • Dc Digital Transmission (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)

Abstract

PURPOSE:To prevent mis-setting of a reception level by applying periodic initial set to an own station signal reception equalizer until the synchronism establishment with a terminal side line terminator at a station side line terminal station device and stopping the initial setting at the establishment of frame synchronism. CONSTITUTION:Transmission mode/reception mode of a switch SW2 is switched alternately based on the control of a burst control circuit 1 of a station side line terminator. When the SW2 is closed at the reception mode, a switching noise of the SW2 or a residual component of the transmission signal is inputted to an equalizer 5 even for a slight time. The level of the equalizer 5 is set by the signal and the equalized output is inputted to a synchronous detection circuit 6. The circuit 6 outputs a synchronism establishment signal 7 when the frame synchronism is taken and outputs a synchronism non establishing signal 8 at the asynchronous state. An equalizer control circuit 9 outputs periodically an initial set signal 10 to the equalizer 5 at the output of the signal 8. Thus, the equalizer is set to the initial state periodically. When the frame synchronism is taken and the signal 7 is outputted, the output of the signal 10 is stopped and the reception level is set at the equalizer 5.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はディジタル加入者線伝送方式における2線時分
割伝送方式において、回線終端装置の信号受信等化器に
おける受信レベルの誤設定を防止するための等化器誤受
信防止方式に関するものである。
[Detailed Description of the Invention] [Field of Industrial Application] The present invention prevents erroneous setting of reception level in a signal reception equalizer of a line termination device in a two-wire time division transmission system in a digital subscriber line transmission system. The present invention relates to a method for preventing erroneous reception of equalizers.

〔従来の技術〕[Conventional technology]

ディジタル加入者線伝送方式における2線時分割伝送方
式(いわゆるピンポン伝送方式)においては、局側と加
入者(端末等)とを結ぶ2線式線路を用いてディジタル
信号をバースト的に交互に送受して通信を行う。
In the two-wire time-division transmission system (so-called ping-pong transmission system) in the digital subscriber line transmission system, digital signals are sent and received alternately in bursts using a two-wire line that connects the station and subscribers (terminals, etc.). to communicate.

この場合局側および端末側にはそれぞれ回線終端装置が
設置され、情報伝送に先立って回線終端装置内に設けら
れた信号受信等化器の受信レベルの設定を行って、局側
および端末側がそれぞれ最適受信レベル状態に設定され
るようになっている。
In this case, a line termination device is installed on each of the station side and terminal side, and prior to information transmission, the reception level of the signal reception equalizer installed in the line termination device is set, and the station side and terminal side are respectively installed. The optimum reception level is set.

第9図はピンポン伝送方式の概念を説明したものである
。同図においてAは局側回線終端装置を示し、Bは端末
側回線終端装置を示している。また斜線を施したフレー
ムは局側から端末側に対する送信信号を示し、斜線を施
さないフレームは局側における端末からの受信信号を示
し、ピンポン伝送方式においてはこのように2線式加入
者線C上に、局側回線終端装置からの信号と端末側回線
終端装置からの信号とが交互にバースト状に伝送される
FIG. 9 explains the concept of the ping-pong transmission system. In the figure, A indicates a station-side line terminating device, and B indicates a terminal-side line terminating device. Frames with diagonal lines indicate transmission signals from the station to the terminal, and frames without hatching indicate signals received from the terminal at the station. In the ping-pong transmission system, two-wire subscriber line C Above, signals from the station-side line terminating device and signals from the terminal-side line terminating device are transmitted alternately in burst form.

ピンポン伝送方式における等化器受信レベルの設定は、
局側および端末側においてそれぞれ相手 ′方から送出
されるトレーニングパターンによって行う。端末側の等
化器受信レベル設定を行うときは、通常、情報の通信状
態にないとき局側からトレーニングパターンを送出し、
端末側回線終端装置がこのトレーニングパターンを受信
して等化器の受信レベルの設定を行う。これによって端
末側は常に同期状態に保たれている。この際端末側回線
終端装置は伝送路にはなんら信号を送出しない。
Setting the equalizer reception level in the ping-pong transmission system is as follows:
This is done on both the station and terminal sides using training patterns sent from the other party. When setting the equalizer reception level on the terminal side, normally, when information is not being communicated, the station side sends out a training pattern,
The terminal side line terminating device receives this training pattern and sets the reception level of the equalizer. This keeps the devices in sync at all times. At this time, the terminal-side line termination device does not send any signal to the transmission path.

一方、端末側回線終端装置は局側から起動された場合ま
たは端末側から起動があった場合にトレーニングパター
ンを送出し、局側回線終端装置における受信等化器はこ
れによって受信レベルの設定を行う。このようにして局
側および端末側においてそれぞれ等化器の受信レベル設
定が行われたとき、局側と端末側とが同期状態となって
相互にピンポン伝送方式によって通信が行われる。
On the other hand, the terminal-side line terminating device sends out a training pattern when activated from the station side or when activated from the terminal side, and the reception equalizer in the station-side line terminating device sets the reception level based on this. . When the reception levels of the equalizers are set on the station side and the terminal side in this manner, the station side and the terminal side become synchronized and communicate with each other using the ping-pong transmission method.

いま局側からのトレーニングパターンによって端末側回
線終端装置において等化器受信レベルの設定を行うとき
、局側受信等化器は伝送路からの入力信号が存在しない
ため、受信レベルの設定は行われない。しかしながら実
際には各種の原因によって局側回線終端装置の受信等化
器に入力信号が加えられる。すなわちピンポン伝送方式
においては伝送路を時分割によって使用し、送信と受信
とをバースト周期で切替えて行うが、この際送信と受信
の切替え時に雑音が発生する。また回線終端装置におけ
る送信側と受信側とを線路とに接続するトランス等を介
してトレーニングパターンが受信側にも漏れる。そのた
めこれらの信号によって、局側受信等化器の受信レベル
設定が行われてしまうことになる。
Now, when setting the equalizer reception level in the terminal side line termination equipment using the training pattern from the station side, the reception level is not set in the station side reception equalizer because there is no input signal from the transmission path. do not have. However, in reality, input signals are applied to the reception equalizer of the line termination device on the station side due to various reasons. That is, in the ping-pong transmission system, a transmission path is used in a time-division manner, and transmission and reception are switched at burst intervals, but noise is generated when switching between transmission and reception. Furthermore, the training pattern also leaks to the receiving side via a transformer or the like that connects the transmitting side and the receiving side to the line in the line termination device. Therefore, these signals end up setting the reception level of the reception equalizer on the station side.

これらの信号は一般にそのレベルがかなり高いのが普通
であり、従ってこのレベルで局側の等化器の受信レベル
設定が行われると、端末からの起動信号およびトレーニ
ングパターンによっテ局側で同期をとる際に、伝送路に
よって減衰された端末側からの信号を局側で受信するこ
とができないという問題を生じる。
The level of these signals is generally quite high. Therefore, when the reception level of the equalizer on the station side is set at this level, the synchronization at the station side is performed by the activation signal and training pattern from the terminal. When this is done, a problem arises in that the station cannot receive the signal from the terminal that has been attenuated by the transmission path.

このような問題を解決するため、従来は端末側回線終端
装置の電源を局側から供給するようにし、端末側では局
側に対する起動に先立って直流ループを形成する。局側
ではこのループを検出することによってその受信等化器
を初期状態に設定し、次に端末から送られて来るトレー
ニングパターンを受信して、局側回線終端装置における
受信等化器の受信レベル設定を行うようにしている。
In order to solve this problem, conventionally, power for the terminal-side line termination device is supplied from the office side, and a DC loop is formed on the terminal side prior to activation for the office side. On the station side, by detecting this loop, the receiving equalizer is set to the initial state, and then the training pattern sent from the terminal is received, and the reception level of the receiving equalizer at the station side line termination equipment is set. I am trying to configure the settings.

〔発明が解決しようとする問題点〕[Problem that the invention seeks to solve]

しかしながらこのような方式は端末側に対する局給電が
前提となっており、端末側回線終端装置が自給電の場合
には上述の直流ループが存在しないため、局側受信等化
器を初期設定することができず、従って端末からのトレ
ーニングパターンによって局側受信等化器の受信レベル
設定を正しく行うことができない。
However, such a system is based on the assumption that power is supplied from the station to the terminal side, and if the terminal side line termination equipment is self-supplied, the above-mentioned DC loop does not exist, so it is necessary to initialize the reception equalizer on the station side. Therefore, it is not possible to correctly set the reception level of the reception equalizer on the station side using the training pattern from the terminal.

〔問題点を解決するための手段〕[Means for solving problems]

本発明はこのような従来技術の問題点を解決するため、
局側回線終端装置において端末側回線終端装置との同期
確立までの開目局信号受信等化器を周期的に初期設定す
るようにして、フレーム同期が確立したとき初期設定を
中止して自局信号受信器の受信レベル設定を行う。
In order to solve the problems of the prior art, the present invention has the following points:
The station-side line termination device periodically initializes the open station signal reception equalizer until synchronization with the terminal-side line termination device is established, and when frame synchronization is established, the initialization is canceled and the local station Set the reception level of the signal receiver.

〔作 用〕[For production]

本発明の方式によれば、端末側回線終端装置が自給電の
場合であっても局側受信等化器を初期設定することがで
き、従って局側において受信等化器の受信レベル設定を
正しく行うことができる。
According to the method of the present invention, even if the terminal side line termination device is self-powered, it is possible to initialize the reception equalizer on the station side, and therefore the reception level of the reception equalizer on the station side can be set correctly. It can be carried out.

〔実施例〕〔Example〕

第1図は本発明の等化器誤受信防止方式の一実施例にお
ける、局側回線終端装置の構成を示したものである。同
図において、lはバースト制御回路、2はスイッチ回路
、3はトランス、4はドライバ回路、5は等化器、6は
同期検出回路、7は同期確立信号、8は同期非確立信号
、9は等化器制御回路、10は初期設定信号、11は加
入者線である。
FIG. 1 shows the configuration of a station-side line termination device in an embodiment of the equalizer erroneous reception prevention system of the present invention. In the figure, l is a burst control circuit, 2 is a switch circuit, 3 is a transformer, 4 is a driver circuit, 5 is an equalizer, 6 is a synchronization detection circuit, 7 is a synchronization establishment signal, 8 is a synchronization non-establishment signal, and 9 1 is an equalizer control circuit, 10 is an initial setting signal, and 11 is a subscriber line.

第1図に示された局側回線終端装置におけるピンポン伝
送方式の送受信の切替えは、バースト制御回路1の制御
に基づいて行われ、スイッチ回路2はスイッチの切替え
を行って、送信モード/受信モードを切替える。送信モ
ードにおいては、ドライバ回路4から送出される送信信
号がトランス3を介して加入者線11に送出され、受信
モードにおいては、加入者線11から伝送された受信信
号がトランス3およびスイッチ回路2を経て等化器5に
入力される。等化器5は受信入力信号を振幅等化および
周波数等化する。
Switching between transmission and reception in the ping-pong transmission system in the station-side line termination device shown in FIG. Switch. In the transmission mode, the transmission signal sent from the driver circuit 4 is sent to the subscriber line 11 via the transformer 3, and in the reception mode, the reception signal transmitted from the subscriber line 11 is sent to the transformer 3 and the switch circuit 2. The signal is input to the equalizer 5 through the . Equalizer 5 performs amplitude and frequency equalization on the received input signal.

第1図において、局側回線終端装置から加入者線11を
経て端末側にトレーニングパターンを送出する送信モー
ドにおいては、スイッチ回路2のスイッチは開放状態に
保たれ、ドライバ回路4の送信信号は等化器5に入力し
ないようになっている。
In FIG. 1, in the transmission mode in which a training pattern is sent from the station side line termination device to the terminal side via the subscriber line 11, the switch of the switch circuit 2 is kept open, and the transmission signal of the driver circuit 4 is equal. The data is not input to the converter 5.

次に受信モードになってスイッチ2が閉じられたとき、
スィッチ回路2自体の切替え雑音や、スイッチ開成前の
送信モードにおける送信信号の残留成分(漏れ)が僅か
な時間であるが等化器5に入力される。従って等化器5
はこれらの信号によってレベル設定されて、等化出力が
同期検出回路6に入力される。同期検出回路6は局側に
おけるフレーム同期状態を検出して、フレーム同期がと
れたときは同期確立信号7を出力し、非同期状態のとき
は同期非確立信号8を出力する。等化器制御回路9は同
期非確立信号8が出力されているときは、初期設定信号
10を等化器5に対して周期的に出力する。これによっ
て等化器5は周期的に初期状態に設定される。等化器5
の初期状態は受信レベル最小に対応する状態すなわち利
得最大の状態であるから、端末からのトレーニングパタ
ーンが伝送路によって減衰を受けていても、これを受信
することができる。フレーム同期がとれて同期確立信号
7が出力されたとき初期設定信号10の出力か停止され
、これによって等化器5において受信レベルの設定が行
われる。
Next, when switch 2 is closed in receive mode,
Switching noise of the switch circuit 2 itself and residual components (leakage) of the transmission signal in the transmission mode before the switch is opened are input to the equalizer 5 for a short time. Therefore equalizer 5
The level is set by these signals, and the equalized output is input to the synchronization detection circuit 6. The synchronization detection circuit 6 detects the frame synchronization state on the station side, and outputs a synchronization establishment signal 7 when frame synchronization is established, and outputs a synchronization non-establishment signal 8 when it is in an asynchronous state. Equalizer control circuit 9 periodically outputs initial setting signal 10 to equalizer 5 when synchronization non-establishment signal 8 is output. As a result, the equalizer 5 is periodically set to the initial state. Equalizer 5
Since the initial state of is the state corresponding to the minimum reception level, that is, the state of maximum gain, it is possible to receive the training pattern from the terminal even if it is attenuated by the transmission path. When the frame synchronization is achieved and the synchronization establishment signal 7 is output, the output of the initial setting signal 10 is stopped, and thereby the reception level is set in the equalizer 5.

このように本発明の方式では、局側回線終端装置におけ
る等化器が雑音等によって誤ったレベルに設定されても
、上述のようにして周期的に初期状態に設定されるため
、端末からの正常な信号を受信することができないとい
う事態を防止することができ、局側受信等化器の受信レ
ベル設定を正しく行うことができる。
In this way, in the method of the present invention, even if the equalizer in the station-side line termination equipment is set to an incorrect level due to noise, etc., it is periodically set to the initial state as described above, so that the It is possible to prevent a situation in which a normal signal cannot be received, and it is possible to correctly set the reception level of the reception equalizer on the station side.

第2図は局側における同期確立信号と初期設定信号との
関係を説明したものである。同図において(a)は同期
確立前を示し、加入者線における伝送信号としては斜線
を施して示した局側の信号のみが送出されており、同期
検出回路から同期確立信号5YNCは送出されていない
。この状態では初期設定信号R3Tが定期的に出力され
ている。また(b)は端末で同期確立し端末側から信号
が送出されている状態を示し、加入者線における伝送信
号としては斜線を施して示した局側の信号と、斜線を施
さない端末側の信号とが交互に送出されている。いま図
示の位置で局側の同期が確立すると、同期検出回路から
の同期確立信号5YNCが′1”になり、これによって
以後初期設定信号RSTは出力されず、局側回線終端装
置における等化器は端末からのトレーニングパターンに
よって受信レベルの設定を行う。この場合初期設定信号
RSTは局側の信号の終了直後に発生し、これに引続い
て端末の信号が入力されるため、局側等化器は雑音や自
局残留信号によって受信レベルを設定されることがなく
、端末からの信号によって正しくレベル設定が行われる
FIG. 2 explains the relationship between the synchronization establishment signal and the initial setting signal on the station side. In the figure, (a) shows the state before synchronization is established, and only the shaded station side signal is sent out as the transmission signal on the subscriber line, and the synchronization establishment signal 5YNC is not sent out from the synchronization detection circuit. do not have. In this state, the initial setting signal R3T is periodically output. In addition, (b) shows a state in which synchronization has been established at the terminal and a signal is being sent from the terminal side, and the transmitted signals on the subscriber line are the station side signal shown with diagonal lines and the terminal side signal shown without diagonal lines. The signals are sent out alternately. When the synchronization on the station side is established at the position shown in the figure, the synchronization establishment signal 5YNC from the synchronization detection circuit becomes '1'', so that the initial setting signal RST is no longer output, and the equalizer in the line termination device on the station side sets the reception level according to the training pattern from the terminal.In this case, the initial setting signal RST is generated immediately after the end of the station signal, and the terminal signal is input subsequently, so the station equalization The reception level of the receiver is not set by noise or residual signals from the own station, and the level is set correctly by the signal from the terminal.

第3図、第4図および第5図は第1図に示された実施例
のより詳細な構成例を示し、第3図は同期検出回路6.
第4図はバースト制御回路1、第5図は等化器制御回路
9の具体的構成例を示したものである。第3図ないし第
5図において、21は受信デー外22は等化完了信号、
23はゲート回路、24^、24Bはクロック、25は
フリップフロップ(FF)、26はシフトレジスタ(S
R)、27は一致検出回路、28はフラグ検出信号、2
9AはJK形ラフリップフロップJ K F F) 、
29B、30.31はゲート回路、32はカウンタ、3
3はカウンタ出力、34はゲート回路、35は一致信号
、35Aはゲート回路、36はカウンタ、37はリード
オンリーメモリ (ROM)、38は受信バースト信号
(SRCNT )、39はリセット信号(RSTS) 
、40はフリップフロップ(F F)、41はシフトレ
ジスタ(S R) 、42.43はゲート回路、44は
フリップフロップ(FF)、45は同期確立信号、46
は同期非確立信号、47はカウンタ、48はショート端
子板、49はカウンタ、5oは等化器に対する初期設定
信号(R5T)である。
3, 4, and 5 show more detailed configuration examples of the embodiment shown in FIG. 1, and FIG. 3 shows the synchronization detection circuit 6.
FIG. 4 shows a specific example of the structure of the burst control circuit 1, and FIG. 5 shows a specific example of the structure of the equalizer control circuit 9. In FIGS. 3 to 5, 21 indicates received data, 22 indicates equalization completion signal,
23 is a gate circuit, 24^, 24B is a clock, 25 is a flip-flop (FF), 26 is a shift register (S
R), 27 is a coincidence detection circuit, 28 is a flag detection signal, 2
9A is JK type rough flip-flop JKFF),
29B, 30.31 is a gate circuit, 32 is a counter, 3
3 is a counter output, 34 is a gate circuit, 35 is a match signal, 35A is a gate circuit, 36 is a counter, 37 is a read only memory (ROM), 38 is a received burst signal (SRCNT), 39 is a reset signal (RSTS)
, 40 is a flip-flop (FF), 41 is a shift register (SR), 42.43 is a gate circuit, 44 is a flip-flop (FF), 45 is a synchronization establishment signal, 46
47 is a counter, 48 is a short terminal board, 49 is a counter, and 5o is an initial setting signal (R5T) for the equalizer.

また第6図は本発明におけるデータフォーマットの一例
を示し、Fはフラグであって“’ 10000000”
と“10000001”とが交番する。Mはメンテナン
ス用ビット、Bl、B2はBチャンネルデータ、DはD
チャンネルデータ、Lは直流バランスビットである。
Further, FIG. 6 shows an example of the data format in the present invention, where F is a flag and "'10000000"
and “10000001” alternate. M is maintenance bit, Bl, B2 is B channel data, D is D
Channel data, L is a DC balance bit.

第3図ないし第5図において、図示されない等化器から
の受信データ21は同じく等化器がらの等化完了信号2
2によってゲート回路間を経て取り込まれ、受信データ
からタイミング抽出を行うことによって作成されたクロ
ヅク24AによってFF25に一旦ラッチされる。5R
26は8ビツトがらなりFF25から入力されるシリア
ルの受信データを8ビツトのパラレル信号に変換し、こ
のパラレル信号は一致検出回路27によってフラグパタ
ーン(“10000000 ”または10000001
”)との一致を素晴チェックされ、一致したときフラグ
検出信号28が一致検出回路27から出力される。なお
JKFF29A。
In FIGS. 3 to 5, received data 21 from an equalizer (not shown) is an equalization completion signal 2 from the equalizer.
2, the data is taken in through the gate circuit, and is once latched into the FF 25 by the clock 24A, which is created by extracting timing from the received data. 5R
26 consists of 8 bits and converts the serial reception data inputted from the FF 25 into an 8-bit parallel signal, and this parallel signal is converted into a flag pattern (“10000000” or 10000001
”), and when they match, the flag detection signal 28 is output from the match detection circuit 27. Note that the JKFF 29A.

ゲート回路29Bはフラグパターンの8ビツト目が0”
と”1”に交番しているため、一致検出回路27の8ビ
ツト目も交番する必要があるため設けられている。フラ
グ検出信号28は同期が確立していない場合はゲート回
路30.31を経て10ビツトからなるカウンタ32の
ロード端子りに入力される。
In the gate circuit 29B, the 8th bit of the flag pattern is 0"
This is provided because the 8th bit of the coincidence detection circuit 27 also needs to be alternated because it alternates between "1" and "1". If synchronization has not been established, the flag detection signal 28 is input to the load terminal of a 10-bit counter 32 via gate circuits 30 and 31.

同期が確立している場合には、FF44の同期確立信号
45が“1”となるため、フラグ検出信号28はゲート
回路30で阻止される。
When synchronization is established, the synchronization establishment signal 45 of the FF 44 becomes "1", so the flag detection signal 28 is blocked by the gate circuit 30.

カウンタ32はバースト周期のカウンタであって、次の
バースト周期に出力33が現れる。ゲート回路34は出
力33とフラグ検出信号28との一致を検出して、一致
がとれたとき一致信号35を出力し、この信号は10ビ
ツトからなるカウンタ36のロード端子りに入力される
。カウンタ36の出力はROM37に入力され、これに
よってROM37は受信バースト信号(SRCNT )
 38.  リセット信号(RSTS) 39等の各種
のタイミング信号を作成して出力する。FF40は一致
信号35によって出力を“1″にセットされ、リセット
信号(RSTS) 39によってリセットされる。FF
40の出力は8ビツトからなる5R41に入力され、5
R41は受信バースト信号(SRCNT )38の立下
りでセットされる。
The counter 32 is a burst period counter, and an output 33 appears in the next burst period. The gate circuit 34 detects a match between the output 33 and the flag detection signal 28, and when a match is found, outputs a match signal 35, which is input to the load terminal of a 10-bit counter 36. The output of the counter 36 is input to the ROM 37, and the ROM 37 receives the received burst signal (SRCNT).
38. Creates and outputs various timing signals such as reset signal (RSTS) 39. The output of the FF 40 is set to "1" by the coincidence signal 35, and is reset by the reset signal (RSTS) 39. FF
The output of 40 is input to 5R41 consisting of 8 bits, and
R41 is set at the falling edge of the received burst signal (SRCNT) 38.

ここで一致信号35が出力されることは、N番目の受信
バースト信号のフラグ位置とN+1番目の受信バースト
信号のフラグ位置とが同じであること、すなわちフレー
ム同期がとれていることを意味する。従ってFF40が
セットされていることは、N番目とN+1番目の受信バ
ースト信号がフレーム同期がとれたことを表し、FF4
0がセットされていないことは、N番目とN+1番目の
受信バースト信号がフレーム同期がとれていないことを
表している。FF40はバースト周期ごとに、タイミグ
信号作成用ROM37のリセット信号(RSTS) 3
9によってリセットされる。5R41はFF40の出力
を加えられることによって、フレーム同期がとれた状態
が連続すれば連続して“1″がセットされ、フレーム同
期がとれない状態が連続すれば連続して0″がセットさ
れる。
The fact that the coincidence signal 35 is output here means that the flag position of the Nth received burst signal and the flag position of the N+1th received burst signal are the same, that is, frame synchronization is achieved. Therefore, setting FF40 means that the Nth and N+1st received burst signals are frame synchronized, and FF40 is set.
The fact that 0 is not set indicates that the N-th and N+1-th received burst signals are not frame synchronized. The FF40 generates a reset signal (RSTS) for the timing signal creation ROM37 every burst cycle.
It is reset by 9. By adding the output of FF40, 5R41 is continuously set to "1" if the frame synchronization is achieved continuously, and is continuously set to "0" if the frame synchronization is not achieved continuously. .

ゲート回路42は、5R41の出力が連続して3回“1
”のとき“1”を出力し、ゲート回路43は5R41の
出力が連続して6回″0″のとき0”を出力する。ゲー
ト回路42.43の出力はFF44に入力され、FF4
4をセットしまたはリセットする。
The gate circuit 42 causes the output of 5R41 to become “1” three times in a row.
”, the gate circuit 43 outputs “1”, and when the output of 5R41 is “0” six times in succession, the gate circuit 43 outputs “0”. The outputs of the gate circuits 42 and 43 are input to the FF44.
Set or reset 4.

FF44のセット出力は同期確立信号45であり、リセ
ット出力は同期非確立信号46である。ゲート回路42
.43はそれぞれ連続3回および6回の出力を検出して
出力を発生することによって、同期保護回路を形成して
いる。
The set output of the FF 44 is a synchronization establishment signal 45, and the reset output is a synchronization non-establishment signal 46. Gate circuit 42
.. 43 forms a synchronization protection circuit by detecting three consecutive outputs and six consecutive outputs and generating an output.

カウンタ47はnビットからなり、局側から供給される
クロック24Bをカウントダウンして各周期のタイミン
グ信号を作成し、ショート端子板48はカウンタ47で
作成した各種タイミング信号のうち所望のタイミング信
号を、その端子板間を接続することによって任意に選択
して出力する。FF44の同期確立信号45は反転して
カウンタ49のリセツト端子に加えられ、同期非確立信
号46はカウンタ49のイネーブル端子に加えられる。
The counter 47 consists of n bits and counts down the clock 24B supplied from the office side to create a timing signal for each period.The short terminal board 48 selects a desired timing signal from among the various timing signals created by the counter 47. By connecting the terminal boards, it is possible to arbitrarily select and output. The synchronization establishment signal 45 of the FF 44 is inverted and applied to the reset terminal of the counter 49, and the synchronization non-establishment signal 46 is applied to the enable terminal of the counter 49.

従ってカウンタ49は同期確立状態ではリセットされて
いて、等化器リセット信号(RST ’) 50は出力
されない。同期非確立状態(同期外れ状!−i)ではカ
ウンタ49は動作可能となり、等化器初期設定信号(R
ST ) 50が周期的に出力される。
Therefore, the counter 49 is reset in the synchronization established state, and the equalizer reset signal (RST') 50 is not output. In the synchronization non-establishment state (out of synchronization state!-i), the counter 49 becomes operational and the equalizer initial setting signal (R
ST) 50 is output periodically.

第7図は、本発明の方式における同期確立時の動作を説
明するタイムチャートであり、図中各信号は第3図ない
し第5図において用いたのと同じ番号によって示されて
いる。
FIG. 7 is a time chart illustrating the operation when synchronization is established in the system of the present invention, and each signal in the figure is indicated by the same number as used in FIGS. 3 to 5.

第8図は、本発明の方式における同期非確立時(同期外
れ時)の動作を説明するタイムチャートであり、図中各
信号の番号は第7図の場合と対応している。
FIG. 8 is a time chart illustrating the operation when synchronization is not established (out of synchronization) in the method of the present invention, and the numbers of each signal in the figure correspond to those in FIG.

なお、本実施例はハードウェアによる構成例を示したが
、第5図によって示された機能をソフトウェアに持たせ
ることによって、同様の構成をとることができるのは自
明のことである。すなわち、同期確立信号35が“1”
になっていない期間はソフトウェアによって形成される
タイマによって周期パルスを作成し、等化器に初期設定
信号として与えることによって実現できる。
Although this embodiment shows an example of a hardware configuration, it is obvious that a similar configuration can be achieved by providing software with the functions shown in FIG. That is, the synchronization establishment signal 35 is “1”
The period during which this period is not reached can be realized by creating a periodic pulse using a timer formed by software and giving it to the equalizer as an initial setting signal.

〔発明の効果〕〔Effect of the invention〕

以上説明したように本発明の方式によれば、ディジタル
加入者線伝送方式の局側回線終端装置において、端末か
らの信号によって端末側に対して同期をとる際、同期確
立までの量目局信号受信等化器を周期的に初期設定する
手段を設け、端末からの信号に対してフレーム同期が確
立したとき初期設定を中止して自局信号受信器の受信レ
ベル設定を行うようにしたので、端末側回線終端装置が
自給型の場合であっても局側受信等化器を初期設定する
ことができ、従って局側において受信等化器の受信レベ
ル設定を正しく行うことができる。
As explained above, according to the system of the present invention, when synchronizing with the terminal side using a signal from the terminal in the station side line termination device of the digital subscriber line transmission system, the amount of station signal until synchronization is established is A means for periodically initializing the reception equalizer is provided, and when frame synchronization is established for the signal from the terminal, the initialization is canceled and the reception level of the own station signal receiver is set. Even if the terminal-side line termination device is self-contained, the station-side reception equalizer can be initialized, and therefore the reception level of the reception equalizer can be correctly set on the station side.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の等化器誤受信防止方式の一実施例にお
ける、局側回線終端装置の構成を示す図、第2図は局側
における同期確立信号と初期設定信号との関係を説明す
るための図、第3図は同期検出回路の具体的構成例を示
す図、第4図はバースト制御回路の具体的構成例を示す
図、第5図は等花器制御回路の具体的構成例を示す図、
第6図は本発明におけるデータフォーマットの一例を示
す図、第7図は本発明の方式における同期確立時の動作
を説明するタイムチャート、第8図は本発明の方式にお
ける同期非確立時の動作を説明するタイムチャート、第
9図はピンポン伝送方式の概念を説明するための図であ
る。
FIG. 1 is a diagram showing the configuration of the line termination device on the station side in an embodiment of the equalizer erroneous reception prevention method of the present invention, and FIG. 2 explains the relationship between the synchronization establishment signal and the initial setting signal on the station side. 3 is a diagram showing a specific configuration example of a synchronization detection circuit, FIG. 4 is a diagram showing a specific configuration example of a burst control circuit, and FIG. 5 is a specific configuration example of a flower control circuit. A diagram showing
FIG. 6 is a diagram showing an example of the data format in the present invention, FIG. 7 is a time chart explaining the operation when synchronization is established in the method of the present invention, and FIG. 8 is the operation when synchronization is not established in the method of the present invention. FIG. 9 is a time chart for explaining the concept of the ping-pong transmission system.

Claims (1)

【特許請求の範囲】[Claims] 局側と端末側とを接続する加入者線に交互にバースト信
号を伝送することによつて通信を行い相互に相手方から
伝送された信号によつてそれぞれの局の回線終端装置内
における信号受信等化器の受信レベルを最適値に設定し
て同期をとるディジタル加入者線伝送方式の局側回線終
端装置において、端末側回線終端装置との同期確立まで
の間自局信号受信等化器を周期的に初期設定する手段を
設け、フレーム同期が確立したとき初期設定を中止して
自局信号受信器の受信レベル設定を行うことを特徴とす
る等化器誤受信防止方式。
Communication is performed by alternately transmitting burst signals to the subscriber line connecting the station side and the terminal side, and signal reception within the line termination equipment of each station based on the signals transmitted from the other party. In a digital subscriber line transmission system where synchronization is achieved by setting the reception level of the equalizer to the optimum value, the station side line termination equipment cycles the own station signal reception equalizer until synchronization with the terminal side line termination equipment is established. 1. A method for preventing erroneous equalizer reception, characterized in that the equalizer is provided with a means for initializing the equalizer, and when frame synchronization is established, the initializing is canceled and the reception level of the local signal receiver is set.
JP59187400A 1984-08-31 1984-09-07 Equalizer mis-reception preventing system Pending JPS6187443A (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP59187400A JPS6187443A (en) 1984-09-07 1984-09-07 Equalizer mis-reception preventing system
EP85110979A EP0173984A3 (en) 1984-08-31 1985-08-30 System for controlling the isdn activation sequence
KR1019850006370A KR900006321B1 (en) 1984-08-31 1985-08-31 System for controlling metwork activation sequence
US07/087,960 US4754273A (en) 1984-08-31 1987-08-14 System for controlling network activation sequence
CA000559139A CA1250066A (en) 1984-09-07 1988-02-17 Integrated service digital network subscriber line
US07/170,120 US4812839A (en) 1984-08-31 1988-03-15 System for controlling network activation sequence

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59187400A JPS6187443A (en) 1984-09-07 1984-09-07 Equalizer mis-reception preventing system

Publications (1)

Publication Number Publication Date
JPS6187443A true JPS6187443A (en) 1986-05-02

Family

ID=16205360

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59187400A Pending JPS6187443A (en) 1984-08-31 1984-09-07 Equalizer mis-reception preventing system

Country Status (1)

Country Link
JP (1) JPS6187443A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63228843A (en) * 1987-03-18 1988-09-22 Fujitsu Ltd Line terminating equipment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63228843A (en) * 1987-03-18 1988-09-22 Fujitsu Ltd Line terminating equipment

Similar Documents

Publication Publication Date Title
US4516236A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals.
WO1984003599A1 (en) Dynamic noise reduction for video
US4569046A (en) Method of, and a terminal for, transmitting bytes to a bus
US4105869A (en) Time-division multiplex digital transmission system with intermediate stations adapted to transit insert and extract digital channels
JPS6187443A (en) Equalizer mis-reception preventing system
JPS5814098B2 (en) Eco-suppressant use
JPS61258591A (en) Method and apparatus for fetching signal from tv signal at frame interval
JP2693758B2 (en) Frame pulse generation method
CA1252525A (en) Demodulator capable of avoiding abnormal demodulation
JPS6059841A (en) Variable communication speed terminal equipment
JP2572271B2 (en) Synchronization pull-in circuit
US5737309A (en) Method and apparatus for interface communications in a tandem cross connect
JP3078183B2 (en) Data receiving device
JP2733320B2 (en) Burst transmission method
US6271698B1 (en) Method and apparatus for correcting imperfectly equalized bipolar signals
CA1189928A (en) Full-duplex transmission of bit streams serially and in bit-synchronism on a bus between two terminals
JPS648941B2 (en)
JPS62281624A (en) Multi-frame system
JPS612434A (en) Initializing method of line equalizer
JPH08256181A (en) Automatic gain reset circuit for burst communication
JPH0522421B2 (en)
JPS6337738A (en) Digital transmission system for pair cable
JPH02112343A (en) Satellite broadcast receiving equipment
JPS61127242A (en) Digital subscriber line start system
JPH0451103B2 (en)