JPS6173443A - 二線式時分割双方向の通信装置 - Google Patents

二線式時分割双方向の通信装置

Info

Publication number
JPS6173443A
JPS6173443A JP19612184A JP19612184A JPS6173443A JP S6173443 A JPS6173443 A JP S6173443A JP 19612184 A JP19612184 A JP 19612184A JP 19612184 A JP19612184 A JP 19612184A JP S6173443 A JPS6173443 A JP S6173443A
Authority
JP
Japan
Prior art keywords
switch
period
offset
receiving
equalizing amplifier
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19612184A
Other languages
English (en)
Inventor
Masayuki Sugaya
菅谷 公志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP19612184A priority Critical patent/JPS6173443A/ja
Publication of JPS6173443A publication Critical patent/JPS6173443A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Bidirectional Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、二線式時分割双方向通信装置におけるオフセ
ント打ち消し回路に関するものである。
〔従来技術〕
二線式時分割双方向通信装置は、データの送信及び受信
を行うために、二線を時間的に2つに分割して、それぞ
れを送信期間、受信期間として双方向通信を行う装置で
ある。その通信装置IOの構成を第1図に示す。
第1図において、1は通信装置10の入出力端子、2は
送信ドライバー、3は送信トランス、4は受信トランス
、5は後述の等化増幅器入力短絡用のスイッチ、6は後
述の等化増幅器切りはなし用のスイッチ、7は等化増幅
器である。
第1図の従来例において、第2図に示される如く、一般
的に送信期間Ttには、等化増幅器70入力に大振幅の
信号Sla加わらないように、スイッチ5は短絡、スイ
ンチロは開放しである。いま送信出力Slaのプラス、
マイナスの振幅にアンバランスがあると、等化増幅器7
の入力に直流のオフセット電圧が発生する。
次に受信期間Trとなり、スイッチ5が開放、スイッチ
6が短絡すると1等化増幅器7の入力信号S2としては
、5S2図の52の様な階段波S2aとなる。
なお、等化増幅器7は、伝送路9の高域伝送損失を補う
ため、高域の利得を持ち上げである。このため等化増幅
器7の出力S3は、第2図の53の様を微分波形となる
したがって、従来の9!(10)では、入力DCオフセ
ント電圧と入力信号S2との振巾が同程度になると、等
化増幅器7の出力S3では、第2図のS3の如く、DC
オフセットによる微分波形と人力信号との区別がつかな
くなり、データが誤まるという欠点があった。
〔発明が解決しようとする問題点〕
本発明の目的は、前述の従来技術の欠点、すなわち、送
信期間から受信期間に切り変った時の等化増幅器出力に
発生する微分波形を防ぐことにある。
〔問題点を解決するための手段〕
本発明は、二線式時分割双方向通信装置の受信トランス
と等化増幅器との間に、直列に接続されるコンデンサー
と等化増幅器の入力を短絡するスイッチとで構成された
オフセット打消し回路である。
〔実施例〕
本発明による一実施例の構成を第3図に示す。
11は受信トランス、12はオフセット・チャージ用の
コンデンサ、13はオフセラ)−チャージ用のスイッチ
、!4は等化増幅器入力短絡用のスイッチ、15は等化
増幅器切りはなし用のスイッチ、1Bは等化増幅器であ
る。
上述の構成からなる実施例は、受信期間Trの初めから
受信信号S12が来るまでの間に、オフセット・チャー
ジ期間↑Cをもうける(第4図を参照のこと)、このオ
フセット・チャージ期間Tcに第3図のスイッチ13を
短絡することによって、コンデンサー圧に入力オフセッ
ト電圧Vofをチャージする(@4図のVafを参照の
こと)。
オフセットチャージ期間Tcが終ると、スイッチ13は
開放される。この場合すでに受信期間Trなので、スイ
ッチ15は短絡、スイッチ14は開放されているため、
等化増幅器toの入力信号S12とじては、第4図のS
+2の様に、受信期間Trで第4図の送受信信号Sll
から第4図のVofを差し引いたものとなる。
1、たがって等化増幅器1Bの入力には、第2図の階段
波S2aが見られなくなり、等化増幅器1Bの出力51
3は、これによる微分波形を生じない(第4図のSl:
(参傅のこと)。
〔発明の効果〕
以ヒの如く本発明は、毎受信期間の初めに、オフセット
打消 セylが送信期間毎に違っても、打ち消すという効果が
ある。
【図面の簡単な説明】
第1図は従来例の回路図、第2図は同上を説明するタイ
ミングチャートであり、第3図は本発明による一実施例
を示す回路図、第4図は第3図を説明するタイミングチ
ャートである。 ll:受信トランス(手段) 14.15:スイッチ 16:等化増巾器 17:オフセツト打消し回路 12:コンデンサ 13:スイッチ

Claims (1)

  1. 【特許請求の範囲】 1)送信ならびに受信を行なうために、二線を時間的に
    2つに分割して双方向通信を行なう装置において、 該通信装置の受信トランス手段と等化増幅器手段との間
    にオフセット打消し回路を配設したことを特徴とする二
    線式時分割双方向の通信装置。 2)前記特許請求の範囲第1項において、上記のオフセ
    ット打消し回路が、オフセット電圧をチャージするコン
    デンサと、上記等化増幅器手段の入力を短絡するスイッ
    チとで構成されることを特徴とした通信装置。
JP19612184A 1984-09-19 1984-09-19 二線式時分割双方向の通信装置 Pending JPS6173443A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19612184A JPS6173443A (ja) 1984-09-19 1984-09-19 二線式時分割双方向の通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19612184A JPS6173443A (ja) 1984-09-19 1984-09-19 二線式時分割双方向の通信装置

Publications (1)

Publication Number Publication Date
JPS6173443A true JPS6173443A (ja) 1986-04-15

Family

ID=16352586

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19612184A Pending JPS6173443A (ja) 1984-09-19 1984-09-19 二線式時分割双方向の通信装置

Country Status (1)

Country Link
JP (1) JPS6173443A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007308117A (ja) * 2006-05-22 2007-11-29 Honda Motor Co Ltd 車両用シート
KR101527222B1 (ko) * 2008-12-24 2015-06-10 두산인프라코어 주식회사 시트베이스 슬라이딩 장치

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007308117A (ja) * 2006-05-22 2007-11-29 Honda Motor Co Ltd 車両用シート
KR101527222B1 (ko) * 2008-12-24 2015-06-10 두산인프라코어 주식회사 시트베이스 슬라이딩 장치

Similar Documents

Publication Publication Date Title
GB582753A (en) Improvements in means for amplifying and translating electrical impulses
ES449644A1 (es) Un dispositivo electronico para recibir y transmitir senalestelefonicas.
EP0192411A3 (en) Adaptive equalizer
JPS6173443A (ja) 二線式時分割双方向の通信装置
GB1272976A (en) Internal combustion engine ignition systems
GB1486374A (en) Regenerative repeater circuit arrangements for use in digital data transmission systems
JPS5713825A (en) Hybrid circuit using no transformer
JPS6399641A (ja) 双方向通信装置
US4081616A (en) Method of and apparatus for eliminating the side tone of a telephone station
RU2107464C1 (ru) Устройство передачи электрокардиограмм
US4472800A (en) Binary signal receiver for time compression multiplexing
JP2963848B2 (ja) Pwm信号によるデータ通信方法およびその装置
JPS6449462A (en) Telephone set
FR2452215A1 (fr) Appareil telephonique a haut-parleur
US4651134A (en) Switched capacitor coupled line receiver circuit
SU1573534A1 (ru) Устройство двусторонней межприборной св зи
JPS54804A (en) Impedance matching system for multi-frequency signal receiver
JPH029773Y2 (ja)
SU1378016A1 (ru) Селективное устройство
SU1376248A1 (ru) Устройство межприборной св зи
JP2976452B2 (ja) 帰還形パルス幅変調回路
CA987394A (en) Noise inhibit circuit
SU1145480A1 (ru) Устройство межприборной св зи
JPS63151244A (ja) 送信回路
JPH0314336A (ja) 信号送出回路