JPS6162161A - 電子郵便料金計用リアルタイム及びパワーダウンデータ記憶能力を有する不揮発メモリ - Google Patents

電子郵便料金計用リアルタイム及びパワーダウンデータ記憶能力を有する不揮発メモリ

Info

Publication number
JPS6162161A
JPS6162161A JP60184998A JP18499885A JPS6162161A JP S6162161 A JPS6162161 A JP S6162161A JP 60184998 A JP60184998 A JP 60184998A JP 18499885 A JP18499885 A JP 18499885A JP S6162161 A JPS6162161 A JP S6162161A
Authority
JP
Japan
Prior art keywords
volatile memory
accounting data
postage meter
operations
postage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60184998A
Other languages
English (en)
Inventor
ウオーレース・キーシユナー
エアスワラン・シー・エヌ・ナムブデイリ
ダグラス・エツチ・パターソン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pitney Bowes Inc
Original Assignee
Pitney Bowes Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=24579875&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JPS6162161(A) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Pitney Bowes Inc filed Critical Pitney Bowes Inc
Publication of JPS6162161A publication Critical patent/JPS6162161A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00362Calculation or computing within apparatus, e.g. calculation of postage value
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00314Communication within apparatus, personal computer [PC] system, or server, e.g. between printhead and central unit in a franking machine
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00314Communication within apparatus, personal computer [PC] system, or server, e.g. between printhead and central unit in a franking machine
    • G07B2017/00338Error detection or handling
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00314Communication within apparatus, personal computer [PC] system, or server, e.g. between printhead and central unit in a franking machine
    • G07B2017/00346Power handling, e.g. power-down routine
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07BTICKET-ISSUING APPARATUS; FARE-REGISTERING APPARATUS; FRANKING APPARATUS
    • G07B17/00Franking apparatus
    • G07B17/00185Details internally of apparatus in a franking system, e.g. franking machine at customer or apparatus at post office
    • G07B17/00362Calculation or computing within apparatus, e.g. calculation of postage value
    • G07B2017/00395Memory organization
    • G07B2017/00403Memory zones protected from unauthorized reading or writing

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Devices For Checking Fares Or Tickets At Control Points (AREA)
  • Management, Administration, Business Operations System, And Electronic Commerce (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の背景 本発明は電子郵便料金計に関し、より詳細には電子郵便
料金計用リアルタイム及びパワーダウン     )、
11データ記憶能力を備えた不揮発メモリ(NVM)装
置に関する。
例えば、米国特許第3,978,457号の「マイクロ
コンピュータ化電子郵便料金計装置」、米国特許第3.
93 a、095号の「コンピュータ応答郵便料金計J
、1980年5月5日に出願されたヨーロッパ特許出願
筒80400603.9の「改善された安定性及び故障
許容特性を有する電子郵便料金計」、米国特許第4.3
OL507号の「複数の計算装置を有する電子郵便料金
計」、及び1982年12月8日に出願された係属中の
出願番号筒447、815号の「スタンシアローン電子
郵便装置」に開示されているような、各種の電子郵便料
金計装置が開発された。
一般に、電子郵便料金計【工重要な郵便料金会計情報を
記憶するためのある形式の不揮発メモリ能力を備えてい
る。この情報は、例えば次に続くプリント用に料金計内
に残っている郵便料金の額及び料金計によシ既にプリン
トされた郵便料金の合計金額を含んでいる。他の形式の
会計あるいは動作データも所望であれば不揮発メモリ内
に記憶される。
しかし、不揮発メモリ内に記憶されている情報が消失し
たという状態が電子郵便料金計内で発生する。全てのラ
イン電源の故障あるいは電圧の変動の状態が、料金計に
接続されたマイクロプロセッサに誤って動作させ、また
不揮発メモリ内のデータの消去あるいは寄生データの書
き込みを生じさせる。不揮発メモ°り内のデータの消去
あるいは寄生データの書き込みは重要な会計情報の損失
を生じさせる。会計データは郵便料金のプリントによシ
変化しまたどこにも永久的には記憶されていないので、
失なわれた会計情報を再構成するいがなる方法もない。
このような環境の下で、ユーザーが郵便料金資金の損失
に悩まされる可能性がある。
不揮発メモリ内に記憶されている情報の損失の可能性を
最小にするために、電子郵便料金計の窩い信頼性を保証
する各種のアプローチが採用された。各料金計の業務を
反映する会計データを記憶する一時的記憶メモリと、会
計データが料金計のパワーダウンサイクルの間に転送さ
れるという不揮発メモリとを備えるメモリアーキテクチ
ャを有するマイクロプロセッサ制御の電子郵便料金計を
与えることが、前述の米国特許第3,978,457号
及び前述の係属中の出願番号第447.815号かられ
かる。
記憶されている会計データを保存する別のアプローチは
、冗長不揮発メモリを使用することである。1つのこの
ような冗長メモリ装置は、FrankT、Check、
 Jr、の名前で1982年1月29日に出願された特
許出願番号第343.877号の「冗長メモリを有する
電子郵便料金計」に開示されている。このような冗長メ
モリ装置にあっては、2つの冗長不揮発メモリはエラー
状態を排除するためにデータ及びアトルスラインを完全
に分離すルコトによってマイクロプロセッサで相互接続
すれている。データは同時にあるいは異なった時間に順
次にメモリに供給される。このような装置は一時的にも
たらされる検出できない及び/あるいは較正できないエ
ラーの可能性を最小にする。
別の冗長メモリ装置は前述のヨーロツノξ特許出顯第8
04006’03.9に開示されている。この特許出願
においては、会計データはマイクロコンピュータの故障
の間の会計データの消去を最小にするために、各郵便料
金計の業務の間に2回、1回は一時的形式で一回は永久
的形式で、2つの不揮発メモリの各々の指定されたBA
M K書き込まれる。
前述の冗長メモリ装置は、マイクロコンピュータの故障
あるいシュ転送の存在のために、会計データ内のエラー
を除去することを助ける。しかし、これらのメモリへの
書き込みが料金計の各業務づま、9)リップサイクルの
間に発生するので、重要な会計データは転送あるいは寄
生信号の存在が多分最大である時には料金計の動作の最
もノイズの多いサイクルの間に不揮発メモリに書き込ま
れる。
発明の要約 本発明の目的は、記憶されている会計データ内のエラー
を最小にする電子郵便料金計用の不揮発メモリ装置を提
供することである。
本発明の別の目的は、会計データが郵便料金計の動作の
2つの異なったサイクルの間に里方つたNVMに書き込
まれるという電子郵便料金計用の不揮発メモリ装置を提
供することである。
本発明の別の目的は、記憶されている会計データ内のエ
ラーの可能性を最小にするために、電子郵便料金計用の
リアルタイム及びパワーダウンデータ記憶能力を備える
不揮発メモリ装置を提供することである。
要約すると、本発明では、電子郵便料金計の業務を反映
する記憶会計データの信頼性を増大する方法及び関連の
装置が備えられている。この方法及び関連の装置は、郵
便料金計の業務を反映する会計データを記憶できる第1
の不揮発メモリを与えること、進行中の各郵便料金業務
について会計データのその時現在の記録を与えるために
リアルタイムで各郵便料金の業務に対して第1の不揮発
メモリを更新すること、郵便料金計のパワーダウンサイ
クルの間に郵便料金計の業務を表わす会計データを記憶
できる゛第2の不揮発メモリを与えること、郵便料金計
の業務を表わす会計データを記憶できる揮発メモリを与
えること、各郵便料金の業務についての会計データのそ
の時現在の記録を与えるためにリアルタイムで各郵便料
金業務について揮発メモリを更新すること、及び郵便料
金計のパワーダウンサイクルの間に揮発メモリから第2
の不揮発メモリに会計データを転送すること、の各ステ
ップ及び関連の装置を含んでいる。
詳細な説明 第1図には、本発明の電子郵便料金計用不揮発メモリ装
置が一般的に10で示されている。好適にシュ、電子郵
便料金計の全体のアーキテクチャは、第1図に開示され
たように修正された、前述の係属中の特許出願番号第4
47.815号に開示されているものと同じである。詳
細には、マイクロプロセッサ例えば型式8085Aマイ
クロプロセツサの形式での中央処理装置12がROM1
4に記憶されているプログラムに基づいたプログラム制
御の下で動作される。マイクロプロセッサ12は料金計
を動作状態に置くためにパワーアップサイクル中に電源
回路16の出力により附勢される。マイクロプロセッサ
12は各種の料金計要素に接続されているデータバス1
8を介して信号を送受信する。
一般に、マイクロプロセッサ12は、書類上に郵便料金
のプリントを行なうために、ステップモータ及びバンク
そ一夕及びンレノイド26を動作するべく他の電子要素
20、キーボード22及びプリンタ24と信号を送受信
する。各郵便料金動作あるいはプリント業務はトリップ
サイクルとして参照される。
各トリップサイクルの間に、ある量の郵便料金が使用さ
れる。適当な入力及び出力及びタイミング回路を有する
型式8155のような揮発ランダムアクセスメモリ28
は、昇順レジスタ(AR)J順しジスタ(DR)及び適
当な循環冗長コー)”(CRC)及び制御和を備えてい
る。各トリップサイクルの間に、そしてマイクロプロセ
ッサ12の制御の下で、降順レジスタはトリップ中に使
用された郵便料金の適正な額を減分され、また昇順レジ
スタはトリップ中に使用された郵便料金の正しい額を増
分される。このように、ARは最終のトリップサイクル
の完了によって使用された郵便料金の額のその時現在の
合計を与え、一方DRは次の使用に対して料金計内に残
っている郵便料金の額のその時現在の合計を与える。
第1のNVM 30もマイクロプロセッサ12から会計
データを受は取るためにデータバス18に接続されてい
る。好適には、NVM30&工1ミリオン書き込みサイ
クルの耐久性を有する5EEQ5516A  電気消去
可能読取9専用メモリ(EERQM)である。しかし、
高い耐久性を有する他のNVM例えばバッテリバックC
MO3集積回路チップあるいは他の同様の集積回路チッ
プ等も使用できる。
マイクロプロセッサ12の制御の下で、各料金計郵便業
務に対する会計データすなわちAR及びDRl及び所望
の他の会計データがNVM30及び揮発性RAM 28
 に書き込まれる。このように、会計データの永久的な
更新記録はlffM3Q においてリアル     ;
、4.、タイムで進行中に保持されている。
ER3400MNO8集積回路チップ等の第2のNVM
32  もデータバス18に電気的に接続されている。
マイクロプロセッサ12の制御の下でこ各料金計の業務
の間にRAM28内に一時的に記憶されている会計デー
タはパワーダウンサイクルの開始を示すパワーダウン信
号の検出に応じてRAM28から転送されて第2のN1
M32中に書き込まれる。
郵便料金計の正常な動作中には、第2のNVM32はマ
イクロプロセッサ12からデータバス18を介して出力
信号によシ非書き込み状態に保持される。しかし、電源
故障(パワーダウンサイクル)の間に、マイクロプロセ
ッサ12はパワーダウンサイクルルーチンを開始する。
揮発RAM28に一時的に記憶されている会計データは
このルーチンにおいて第1ONVM32に転送されるつ
まシ書き込まれる。第2のN7M32への会計データの
転送の完了に応じて、第2のNVM32は、マイクロプ
ロセッサ12によるそれ以上の書き込みを防止するため
にパワーダウン検出回路34によシ使用禁止される。
好適には、電源回路16及びパワーダウン検出回路34
は、1984年、4月24日に発行された米国特許第4
,445,198号の「電子郵便料金計用メモリ保護回
路」に開示された形式のものである。電源回路16から
の第1の低電力信号を受信したことに応じて、パワーダ
ウン検出回路34は、マイクロプロセッサ12の制御の
下でRAM28からの会計データの転送を可能にするた
めに、所定のバイアス信号を第2のNVM32に与えら
れる。
その後、バイアス電圧が第2のNVM32から除去され
、これを使用禁止にして、マイクロプロセッサ12から
のデータのそれ以上の書き込みを防止する。別に、電源
回路16及びパワーダウン検出回路34は、1983年
4月29日に出願された係属中の特許出願番号第489
.971号の「マイクロプロセッサ相互作用を有する不
揮発メモリ保護回路」中に開示されている形式のもので
ある二マイクロプロセツf12からの出力信号もパワー
ダウン検出回路36に電気的に接続されている。
この検出回路36はこの出願と同日に出願された係属中
の出願の「多重NVMを有する電子郵便料金計用データ
保護装置」に開示されているようなものである。パワー
ダウン保護回路36はマイクロプロセッサ12によるパ
ワーダウン状態の検出に応じて第1ONVM3Q への
それ以上の書き込みを禁止する。
第2図に本発明のメモリ装置の動作に対するフローチャ
ートが50で示されている。このフローチャート50及
び第1図に示された装置1oを考慮して、郵便料金計の
パワーアップ後でトリップサイクルの開始前に、料金計
はその静止っまシ安定状態にある。この状態では、マイ
クロブロセッf12がパワーダウン状態つまシミ源故障
を検出した場合には、マイクロプロセッサ12は会計デ
ータを第2のNVM32に書き込むことによp RAM
28からの全ての会計データを直ちに第2のNVM32
に転送する。その後、パワーダウン検出回路34は第2
のNVM32を使用禁止して、パワーダウンサイクルの
残シの間のマイクロプロセッサ12の誤った動作による
寄生データのそれ以上の書き込みを排除する。RAM2
8からの第2のNVM32への会計データの伝送の後に
、各種の回路要素に印加された電圧が特定されてないそ
して定義されていないバイアス状態によって零ボルトに
向けて低下している時には、第1のNVM30がパワー
ダウンサイクルの残シの間はパワーダウン保護回路36
により使用禁止され、マイクロプロセッサ12の誤った
動作による寄生データのそれ以上の書き込みを防止する
パワーダウン状態が全く存在していない場合には、マイ
クロプロセッサ12は、トリップサイクルが開始されて
いることを示すトリップ信号を待つ。トリップが存在し
ている時には、RAM28内の会計データは最も新しい
郵便料金業務つl)トリップサイクルの結果を反映する
ように更新される。更に、郵便料金の業務についての会
計データがfslのNVM30に書き込まれる。
最も新しい業務に対する会計データをRAM及び第1の
NVM3Qに書き込んだ後に、マイクロプロセッサ12
はパワーダウン状態を探す。このような状態が存在する
場合には、前述の動作が行なわれ会計データをRAM2
8から第2のNvM32に転送し、一方向時に第1ON
VM30へのデータのそれ以上の書き込みを防止する。
パワーダウン状態が存在しない場合には、マイクロプロ
セッサ12は、会計データをRAM2a及び第1ノNV
M30内に書き込んだ後に、トリップ完了信号を探す。
トリップ完了信号の検出に応じて、料金計がその安定状
態に復帰し、ここで前述のプロセスが繰返される。
前述の説明から、会計データの「永久的な」記憶が、料
金計の動作の1つのサイクルの間につまりトリップサイ
クルの間に最初の会計データファイルを与えるために業
務毎に進行中にリアルタイムで与えられ、また会計デー
タの「永久的な」記憶も、料金計の動作の別のサイクル
の間につまシパワーダウンサイクルの間に第2の会計デ
ータファイルを与えるために、会計データを一時的記憶
から「永久的」記憶に転送することによりパワーダウン
サイクルの間に与えられることが明らかである。好適に
は、第2の会計データファイルは、寄生信号が最小であ
る時に料金計の動作の周期の間にりまシパワーダクンサ
イクル中に永久的に構成される。
用語「郵便料金計」は小包、封筒の政府のあるいは民間
の運送配達用の一定の単位の値のプリント用装置あるい
を工単位の値のプリント用の他の同様の用途の装置の一
般的な種類を意味することが本出願のために理解される
べきである。このように、用語「郵便料金計」が使用さ
れているが、これは政府の郵便料金及び税金のサービス
によって排他的に使用されるもの以外のサービスと共に
使用される装置に対する一般的な用語として商業におい
ても知られまた使用されている。例えば、民間の小包及
びフライトサービスは、個々の小包について単位の値の
印刷及び会計を与える手段としてこのような料金を購入
し使用する。
【図面の簡単な説明】
第1図は本発明の不揮発メモリ装置の実施例のブロック
図、第2図は本発明の不揮発メモリ装置の動作を示す7
0−チャートである。 lO:電子郵便料会計、12 : CPU、  14 
:ROM116:電源回路、18:データバス、20:
他の電子要素、22:キーボード、24:プリンタ、2
6:ステップモータ、バンクモータ及びンレノイヒ、2
8 : RAM、 30 :ilCINVM、 32 
:第217)NVM、 34 : ハワーダウン検出回
路、36:パワーダウン保獲回路。 (外5名)

Claims (14)

    【特許請求の範囲】
  1. (1)電子郵便料金計業務を反映した記憶会計データの
    信頼性を増大する方法において、 郵便料金計の業務を表す会計データを記憶できる第1の
    不揮発メモリを与えること、 進行中の各郵便料金業務についての会計データの現在の
    記録を与えるために、各郵便料金業務についてリアルタ
    イムで第1の不揮発メモリを更新すること、 郵便料金計のパワーダウンサイクル中に郵便料金計の業
    務を表す会計データを記憶できる第2の不揮発メモリを
    与えること、 郵便料金計の業務を表す会計データを記憶できる揮発メ
    モリを与えること、 各郵便料金業務についての会計データの現在の記憶を与
    えるために各郵便料金業務に対してリアルタイムで揮発
    メモリを更新すること、及び郵便料金計のパワーダウン
    サイクル中に会計データを揮発メモリから第2不揮発メ
    モリに転送すること、 の各ステップから成ることを特徴とする記憶会計データ
    の信頼性を増大する方法。
  2. (2)特許請求の範囲第1項において、第1の不揮発メ
    モリが料金計の各トリップサイクル中に更新される方法
  3. (3)特許請求の範囲第2項において、第1の不揮発メ
    モリがデータ記憶に対して第2の不揮発メモリよりも大
    きい耐久性を有している方法。
  4. (4)特許請求の範囲第1項において、 マイクロプロセッサの制御下で第1の不揮発メモリを更
    新すること、 マイクロプロセッサの制御下でパワーダウンサイクル中
    にデータを第2の不揮発メモリに転送すること、 の各ステップを有する方法。
  5. (5)電子郵便料金計の業務を反映した記憶会計データ
    の信頼性を増大する方法において、 郵便料金計の業務を表す会計データを記憶できる第1の
    不揮発メモリを与えること、 各トリップサイクルから得られる会計データをその中に
    書き込むために、郵便料金計の各トリップサイクル中に
    第1の不揮発メモリを更新すること、 郵便料金計の業務を表す会計データを記憶できる第2の
    不揮発メモリを与えること、及び 郵便料金計のパワーダウンサイクル中だけに第2の不揮
    発メモリ内に会計データを書き込むこと、の各ステップ
    から成ることを特徴とする記憶会計データの信頼性を増
    大する方法。
  6. (6)電子郵便料金計の業務を反映した記憶されている
    会計データの信頼性を増大する方法において、料金計の
    業務を反映した会計データを記憶できる第1の不揮発メ
    モリを与えること、 進行中の各郵便料金業務についての会計データの現在の
    記録を与えるために郵便料金計の各業務の間に会計デー
    タを第1の不揮発メモリに書き込むこと、 郵便料金計業務を反映した会計データを記憶できる揮発
    メモリを与えること、 各郵便料金業務についての会計データの現在の記録を与
    えるために、郵便料金計の各業務の間に会計データを揮
    発メモリ内に書き込むこと、パワーダウン信号の検出に
    応じて第2の不揮発メモリにその中に会計データの書き
    込みを可能にすること、及び 郵便料金計の動作の2つの異なつたサイクル中に不揮発
    メモリ中に書き込まれた料金計の業務を反映した会計デ
    ータの2つの記録を与えるために、パワーダウン信号の
    検出に応じて揮発メモリ中に存在する会計データを第2
    の不揮発メモリに転送すること、 の各ステップから成ることを特徴とする記憶されている
    会計データの信頼性を増大する方法。
  7. (7)電子郵便料金計の業務を反映する記憶している会
    計データの信頼性を増大する装置において、郵便料金計
    の業務を反映する会計データを記憶する第1の不揮発メ
    モリ、 郵便料金計の業務を反映する会計データを記憶する揮発
    メモリ手段、 郵便料金計の業務を反映する会計データを記憶する第2
    の不揮発メモリ手段、及び 前記第1の及び第2の不揮発メモリ手段及び前記揮発メ
    モリ手段に電気的に接続され、郵便料金計の各トリップ
    サイクルの間にリアルタイムで会計データを前記第1の
    不揮発メモリ手段及び前記揮発メモリ手段に書き込み、
    また前記揮発メモリ手段内に記憶されている会計データ
    を料金計のパワーダウンサイクルの間だけに前記第2の
    不揮発メモリ手段に転送するマイクロプロセッサ手段、
    から成ることを特徴とする記憶している会計データの信
    頼性を増大する装置。
  8. (8)特許請求の範囲第7項において、前記第1の不揮
    発メモリが、郵便料金計の各業務を反映するために前記
    マイクロプロセッサ手段の制御の下で更新される装置。
  9. (9)特許請求の範囲第7項において、前記第1の不揮
    発メモリが、データ記憶に対して前記第2の不揮発メモ
    リよりも大きい耐久性を有している装置。
  10. (10)特許請求の範囲第7項において、前記第1の不
    揮発メモリがEEROMである装置。
  11. (11)電子郵便料金計の業務を反映する記憶している
    会計データの信頼性を増大する装置において、郵便料金
    計の業務を表す会計データを記憶する第1の不揮発メモ
    リ手段、 郵便料金計の業務を表す会計データを記憶する第2の不
    揮発メモリ手段、 前記第1の及び第2の不揮発メモリ手段に電気的に接続
    されており、進行中の会計データのその時現在の記録を
    与えるために郵便料金計の各トリップサイクルの間にリ
    アルタイムで会計データを前記不揮発メモリ手段に書き
    込み、また郵便料金計のパワーダウンサイクルの間だけ
    に会計データを前記第2の揮発メモリ手段に書き込むマ
    イクロプロセッサ手段、 からなることを特徴とする記憶している会計データの信
    頼性を増大する装置。
  12. (12)電子郵便料金計の業務を反映する記憶している
    会計データの信頼性を増大する装置において、郵便料金
    計の業務を反映する会計データを記憶する第1の不揮発
    メモリ手段、 郵便料金計の各業務の間にリアルタイムで会計データを
    前記第1の不揮発メモリ手段に書き込むマイクロプロセ
    ッサ手段、 郵便料金計の業務を反映する会計データを記憶する揮発
    メモリ手段、 前記マイクロプロセッサ手段が、各郵便料金業務につい
    ての会計データのその時現在の記録を与えるために郵便
    料金計の各業務の間に会計データを前記揮発メモリ手段
    に書き込み、 郵便料金計の業務を反映する会計データを記憶する第2
    の不揮発メモリ手段、 パワーダウンサイクルの間に会計データを書き込むため
    に、パワーダウン状態を検出して前記第2の不揮発メモ
    リ手段を使用可能化する手段、前記マイクロプロセッサ
    手段が、郵便料金計の2つの異なつた動作のサイクルの
    間に前記不揮発メモリ手段に書き込まれた料金計の業務
    を反映した会計データの2つの記録を与えるために、郵
    便料金計のパワーダウンサイクルの間に前記揮発メモリ
    手段に存在する会計データを前記第2の不揮発メモリ手
    段に転送する、 から成ることを特徴とする記憶している会計データの信
    頼性を増大する装置。
  13. (13)特許請求の範囲第12項において、前記第1の
    不揮発メモリ手段がEEROMである装置。
  14. (14)特許請求の範囲第12項において、前記第1の
    不揮発メモリ手段がEEROMであり、前記第2の不揮
    発メモリ手段がMNOSメモリである装置。
JP60184998A 1984-08-22 1985-08-22 電子郵便料金計用リアルタイム及びパワーダウンデータ記憶能力を有する不揮発メモリ Pending JPS6162161A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US64321984A 1984-08-22 1984-08-22
US643219 1996-05-03

Publications (1)

Publication Number Publication Date
JPS6162161A true JPS6162161A (ja) 1986-03-31

Family

ID=24579875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60184998A Pending JPS6162161A (ja) 1984-08-22 1985-08-22 電子郵便料金計用リアルタイム及びパワーダウンデータ記憶能力を有する不揮発メモリ

Country Status (3)

Country Link
EP (1) EP0173249B2 (ja)
JP (1) JPS6162161A (ja)
DE (1) DE3582982D1 (ja)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4713769A (en) * 1985-09-11 1987-12-15 Pitney Bowes Inc. Method and apparatus for locating and displaying historical information within an electronic postage meter
US4845632A (en) * 1985-10-16 1989-07-04 Pitney Bowes Inc. Electonic postage meter system having arrangement for rapid storage of critical postage accounting data in plural nonvolatile memories
US4817004A (en) * 1985-10-16 1989-03-28 Pitney Bowes Inc. Electronic postage meter operating system
DE3685191D1 (de) * 1985-10-16 1992-06-11 Pitney Bowes Inc Systeme zur nichtfluechtigen speicherung von daten und frankiermaschinensysteme.
US4805109A (en) * 1985-10-16 1989-02-14 Pitney Bowes Inc. Nonvolatile memory protection arrangement for electronic postage meter system having plural nonvolatile memories
WO1989011134A1 (en) * 1988-05-09 1989-11-16 Ascom Hasler Ag Electronic computing and storage system for franking machines
US5021963A (en) * 1988-12-30 1991-06-04 Pitney Bowes Inc. EPM having an improvement in accounting update security
US5012425A (en) * 1988-12-30 1991-04-30 Pitney Bowes Inc. EPM having an improvement in non-volatile storage of accounting data
CA2003375A1 (en) * 1988-12-30 1990-06-30 Nanette Brown Epm having an improvement in non-volatile memory organization
CH679088A5 (ja) * 1989-07-21 1991-12-13 Frama Ag
US5276844A (en) * 1991-08-05 1994-01-04 Ascom Autelca Ltd. Protection system for critical memory information
FR2700043B1 (fr) * 1992-12-30 1995-02-10 Neopost Ind Machine à affranchir permettant de mémoriser un historique.
US5559992A (en) * 1993-01-11 1996-09-24 Ascom Autelca Ag Apparatus and method for protecting data in a memory address range
US5668973A (en) * 1995-04-14 1997-09-16 Ascom Hasler Mailing Systems Ag Protection system for critical memory information
US6601034B1 (en) 1998-03-05 2003-07-29 American Management Systems, Inc. Decision management system which is cross-function, cross-industry and cross-platform
US6546545B1 (en) 1998-03-05 2003-04-08 American Management Systems, Inc. Versioning in a rules based decision management system
US6609120B1 (en) 1998-03-05 2003-08-19 American Management Systems, Inc. Decision management system which automatically searches for strategy components in a strategy
US6876991B1 (en) 1999-11-08 2005-04-05 Collaborative Decision Platforms, Llc. System, method and computer program product for a collaborative decision platform
CN103235215A (zh) * 2013-04-08 2013-08-07 上海久创电气自动化设备有限公司 多功能仪表

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4445198A (en) * 1981-09-29 1984-04-24 Pitney Bowes Inc. Memory protection circuit for an electronic postage meter
CA1206619A (en) * 1982-01-29 1986-06-24 Frank T. Check, Jr. Electronic postage meter having redundant memory
US4579054A (en) * 1982-12-08 1986-04-01 Pitney Bowes Inc. Stand-alone electronic mailing machine

Also Published As

Publication number Publication date
EP0173249A2 (en) 1986-03-05
EP0173249B2 (en) 1998-07-08
EP0173249A3 (en) 1987-01-21
EP0173249B1 (en) 1991-05-29
DE3582982D1 (de) 1991-07-04

Similar Documents

Publication Publication Date Title
JPS6162161A (ja) 電子郵便料金計用リアルタイム及びパワーダウンデータ記憶能力を有する不揮発メモリ
AU626611B2 (en) Epm having an improvement in non-volatile storage of accounting data
US4534018A (en) Non-volatile memory protection circuit with microprocessor interaction
US4706215A (en) Data protection system for electronic postage meters having multiple non-volatile multiple memories
JPH09311961A (ja) 郵便物処理のオープンシステムにおける事故回復のためのシステム及び方法
US4627016A (en) Memory address location system for an electronic postage meter having multiple non-volatile memories
US4578774A (en) System for limiting access to non-volatile memory in electronic postage meters
AU626947B2 (en) Epm having an improvement in accounting update security
US4805109A (en) Nonvolatile memory protection arrangement for electronic postage meter system having plural nonvolatile memories
US5946671A (en) Postage meter
US4845632A (en) Electonic postage meter system having arrangement for rapid storage of critical postage accounting data in plural nonvolatile memories
US4713769A (en) Method and apparatus for locating and displaying historical information within an electronic postage meter
US4731749A (en) Electronic postage meter having multiple non-volatile memories for storing different historical information reflecting postage transactions
EP0197345A2 (en) An electronic postage meter having power up and power down protection circuitry
EP0222197B1 (en) Systems for non-volatile storage of data and postage meter systems
US4817004A (en) Electronic postage meter operating system
US5029093A (en) Dual redundant electronic postage meter
US5682517A (en) Method of transferring data to a memory medium in a mailing machine
US5187798A (en) Electronic postage meter having separate funds charge registers and recredits funds register in predetermined amount when funds fall to predetermined level