JPS6156592A - Scan conversion device - Google Patents

Scan conversion device

Info

Publication number
JPS6156592A
JPS6156592A JP17872784A JP17872784A JPS6156592A JP S6156592 A JPS6156592 A JP S6156592A JP 17872784 A JP17872784 A JP 17872784A JP 17872784 A JP17872784 A JP 17872784A JP S6156592 A JPS6156592 A JP S6156592A
Authority
JP
Japan
Prior art keywords
signal
scanning
circuit
interlaced
synchronization
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17872784A
Other languages
Japanese (ja)
Inventor
Kaoru Mihashi
薫 三橋
Norio Suzuki
典生 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP17872784A priority Critical patent/JPS6156592A/en
Publication of JPS6156592A publication Critical patent/JPS6156592A/en
Pending legal-status Critical Current

Links

Landscapes

  • Color Television Systems (AREA)

Abstract

PURPOSE:To offset the faults of the sequential scanning method and the interlace method, which uses twice as many as the number of scanning lines of a input television signal, and to provide high quality pictures by switching to the former method if the contents of a picture of a television signal supplied are determined to be picture elements of a horizontal edge such as a character and graphic, or to the latter method if they are that of general pictures. CONSTITUTION:A time base conversion circuit 3 receives a basic luminance signal Ya, interpolating luminance signal Yb, basic color difference signals C12 and C22, and interpolating color difference signals C1b and C2b from a interpolating circuit 2, and outputs a luminance signal YN and color difference signals CN1 and CN2 of the sequential scanning method to a selecting circuit 5, conversion circuit 4, and picture selecting circuit 9. The conversion circuit 4 outputs a luminance signal YI and color difference signals CI1 and CI2 of the interlace method to the selecting circuit 5. A picture selecting circuit 9 finds the remainder of an input signal YN with the lines immediately before and after it using a line memory, identifys the contents of a picture as the picture element part having a large luminance difference of a horizontal edge such as a graphic and character and otherwise general picture element part, and generates a signal S to select the sequential scanning method for the former part and the interlace method for the latter part. The selecting circuit 5 uses the signal to switch between the two methods.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は供給された飛越走査方式の力2−テレビジョン
信号を水平走置周波数がほぼ2倍のH8次走査方式また
は飛越走査方式に変換し、高画質な画像で高解像度モニ
タに表示する走査変換装置に関するものである。
DETAILED DESCRIPTION OF THE INVENTION [Industrial Application Field] The present invention converts a supplied interlaced scanning power 2-television signal into an H8-order scanning system or an interlaced scanning system in which the horizontal scanning frequency is approximately doubled. The present invention relates to a scan conversion device that displays high-quality images on a high-resolution monitor.

〔従来技術とその問題点〕[Prior art and its problems]

現行の飛越走査方式のカラーテレビジボン(Jl(以後
NT8C信号と略す)は、コンポジット信号である事が
原因の画質劣化として、クロスカラー。
The current interlaced scanning color TV JIBON (JL (hereinafter abbreviated as NT8C signal) has cross color as a result of image quality deterioration due to the fact that it is a composite signal.

ドツトクロール妨害、Y/C分離にともなう解像度の低
下等がある。また、飛越走査(以後インクレースと略す
)Kよる画質劣化として、ライン7リツカ、ベアリング
、走査線構造が目につく等がある。これらの妨害を除去
する方式VC525本2:1インタレースの信号に走査
変換処理を加えてlフレーム525本願次走査のテレビ
ジョン信号にして表示するものがある。
There are problems such as dot crawl interference and a decrease in resolution due to Y/C separation. In addition, image quality deterioration due to interlaced scanning (hereinafter abbreviated as inclace) K includes noticeable line 7 scratches, bearings, and scanning line structures. There is a method for removing these disturbances in which a scan conversion process is applied to a VC525 2:1 interlaced signal to create a television signal of 1 frame 525 main scans and displayed.

たとえば、阿知葉・5倉によりテレビジョン学会198
2年全国大会147から148ページに「カラーテレビ
信号の動き適応形高精細化信号変換方式の提案」と題し
て発表された構成を第7図に示す。
For example, Achiba and Gokura, Television Society 198
Figure 7 shows the configuration presented on pages 147 to 148 of the 2017 national conference under the title ``Proposal of a motion-adaptive high-definition signal conversion method for color television signals.''

A/D変換されたN’rSC信号fY/C分離回路1に
おいて、輝度信号Yと搬送色信号Cに分離し、几・G−
8変換回路10では輝度信号Yと搬送色信号・Cからマ
トリックスにょシ赤(几)・f(G)・緑(B)信号を
得る◎ 時間軸変換回路3では入力された各R−G−8
信号より各々の補間信号を作ル順次走査信号R’j G
’@ s′に、l、て送出している口しかしこの方法で
もまだ走査線構造が見えたフ、斜め編が不連続に見える
といった欠点がおった0このため525本2:1インタ
レースt”1050本2:1インタレースに変換して画
質を向上させて表示する方式がある口たとえば、石臼等
により昭和50年度電子通信学会全国大会981ページ
に「カラーTV信号の実時間走査変換装置」と題して発
表された構成を第2図に示す。入力されたNT8C信号
をテレビチューナー11で受けて輝度信号Yと色度信号
IsQにして実時間走査変換装置12に供給する0実時
間走査変換装置12ではメ七すを使用して2倍のデータ
を作プマトリックスをとりて2倍の走査線数のR,G、
 B信号を作っている◎ この場合、走査線数が偶数となるためインタレースがう
まくいくように1フイールドおきに垂直同期信号の周期
’t 1/2 Hずつずらして524.5Hと525.
5Hの周期となるようKしている0(このときHは10
50本2:1飛越走査方式の水平走査周期) しかしながらとの方式では静止した文字のようなものを
見る場合、順次走査方式よ)もぼけやフリッカがあると
い欠点があった0以上述べてきたように順次走査方式に
セいては、走査!1!!構造が見えたり斜め線が不連続
に見えるとい欠点があシ、インタレース方式においては
静止した文字や図面を見る場合ぼけやフリッカが目立つ
という欠点が各々あった。だが順次走査方式はインタレ
ース方式の欠点をカバーしておシ、インクレース方式は
順次走査方式の欠点を同様にカバーしている。そのため
本発明では両方式を切換えることによって高品質の画像
を得られるようにした。
The A/D converted N'rSC signal fY/C separation circuit 1 separates the signal into a luminance signal Y and a carrier color signal C.
8 The conversion circuit 10 obtains the matrix red (几), f (G), and green (B) signals from the luminance signal Y and the carrier color signal C.◎ The time axis conversion circuit 3 obtains each of the input R-G- 8
Create each interpolation signal from the signal sequential scanning signal R'j G
However, even with this method, the scanning line structure was still visible, and the diagonal knitting appeared discontinuous.For this reason, 525 pieces of 2:1 interlaced t "There is a method of converting 1050 lines to 2:1 interlacing to improve the image quality and display it." The structure announced under the title is shown in Figure 2. The input NT8C signal is received by the TV tuner 11, converted into a luminance signal Y and a chromaticity signal IsQ, and then supplied to the real-time scan converter 12.The real-time scan converter 12 converts the data into twice as much data using a multi-channel system. Take the matrix and double the number of scanning lines R, G,
Creating a B signal ◎ In this case, since the number of scanning lines is an even number, the period of the vertical synchronizing signal is shifted by 't 1/2 H every other field so that the interlacing is successful.
K is set so that the period is 5H (at this time, H is 10
50 lines 2:1 interlaced scanning method (horizontal scanning period) However, when looking at something like stationary characters, the sequential scanning method) also has drawbacks such as blur and flicker. As in the case of sequential scanning, scanning! 1! ! There were disadvantages in that structures could be seen and diagonal lines appeared discontinuous, and in the interlaced method, blurring and flicker were noticeable when viewing static characters or drawings. However, the progressive scanning method covers the drawbacks of the interlaced method, and the increment scanning method also covers the drawbacks of the progressive scanning method. Therefore, in the present invention, high quality images can be obtained by switching between both methods.

〔発明の目的〕[Purpose of the invention]

本発明の目的は、順次走査方式と走査線数が2倍のイン
タレース方式と全入力された画像の内容に応じて最適な
方式に切換えてより一層高品質の画iJ2″を得ること
ができる走査変換装置xt提供することにある。
The purpose of the present invention is to obtain an even higher quality image iJ2'' by switching between a progressive scanning method, an interlace method with twice the number of scanning lines, and an optimal method according to the contents of all input images. An object of the present invention is to provide a scan converter xt.

〔発明の構成〕[Structure of the invention]

本発明によれば、入力された飛越走査方式のカラーテレ
ビジョン信号を水平周波数がほぼ2倍の順次走査方式ま
たは飛越走査方式のカラーテレビジョン信号に変換する
変換装置において、A/D変換された飛越走査方式カラ
ーテレビジ目ンの入力信号を輝度信号と搬送色信号に分
離するY/C分離回路と、分離された輝度信号と搬送色
信号から飛越走査の走査縁間を補うための補間信号を発
生する補間回路と、その信号を用いて走査線補間を行な
い順次走査方式の信号に変換する時間軸変換回路と、順
次走査方式の信号から飛越走査方式の信号に変換する変
換回路と、前記入力信号の同期信号から垂直同期信号と
水平同期信号を復調する同期復調回路と、前記入力信号
から画像内容を水平方向のエツジ部の多い図面や文字部
分の画素とそれ以外の画像の画素とに識別し水平方向の
エツジ部の多い部分の画素の場合は順次走査方式とし、
それ以外は飛越走査方式を画素単位に選択するように切
換える信号を作る画像選択回路と、その画像選択回路か
らの信号によυ順次走査方式の信号と飛越走査方式の信
号を選択する選択回路と、前記画像選択回路からの切換
信号により前記選択回路と同期して順次走査と飛越走査
を切換える同期部を備えた高解像度モニタとで構成した
ことを特徴とする走査変換装置が得られる。
According to the present invention, in a conversion device that converts an input interlaced scanning color television signal into a progressive scanning or interlaced color television signal having a horizontal frequency that is approximately double, A/D conversion is performed. A Y/C separation circuit that separates the input signal of an interlaced scanning color television screen into a luminance signal and a carrier chrominance signal, and an interpolation signal for compensating between the scan edges of the interlaced scanning from the separated luminance signal and carrier chrominance signal. an interpolation circuit that generates a signal, a time axis conversion circuit that performs scanning line interpolation using the signal and converts it into a progressive scanning signal, and a conversion circuit that converts the progressive scanning signal into an interlaced scanning signal; A synchronization demodulation circuit demodulates a vertical synchronization signal and a horizontal synchronization signal from a synchronization signal of an input signal, and converts the image content from the input signal into pixels of drawings and character parts with many horizontal edges and pixels of other images. If the pixels are identified and have many edges in the horizontal direction, a sequential scanning method is used.
Other components include an image selection circuit that generates a signal to switch the interlaced scanning method on a pixel-by-pixel basis, and a selection circuit that selects between the progressive scanning method signal and the interlaced scanning method signal based on the signal from the image selection circuit. and a high-resolution monitor equipped with a synchronization section that switches between progressive scanning and interlaced scanning in synchronization with the selection circuit in response to a switching signal from the image selection circuit.

また、本発明によれば、A/D変換された飛越走査方式
カラーテレビジョンの入力信号を輝度信号と搬送色信号
に分離するY/C分離回路と、分離された輝度信号と搬
送色信号から飛越走査の走査線間を補うための補間信号
を作る補間回路と、その信号を用いて走査線補間を行な
い順次走査方式の信号にする時間軸変換回路と、該順次
走査方式の信号から飛越走査方式の信号に変換する変換
回路と。
Further, according to the present invention, there is provided a Y/C separation circuit that separates an A/D-converted input signal of an interlaced scanning color television into a luminance signal and a carrier color signal, and An interpolation circuit that generates an interpolation signal to compensate between scanning lines in interlaced scanning, a time axis conversion circuit that performs scanning line interpolation using the signal to convert it into a progressive scanning signal, and an interlaced scanning signal from the progressive scanning signal. and a conversion circuit that converts it into a system signal.

時間軸変換の処理を用いて2倍の飛越走査方式の信号に
変換する時間軸変換回路と、前記入力信号の同期信号か
ら垂直同期信号と水平同期信号を復調する同期復調回路
と、前記入力信号から画像内容を水平方向のエツジ部の
多い図面や文字部分の画像とそれ以外の画像の画素とに
識別し水平方向のエツジ部の多い部分の画素の場合はノ
【次走査方式とし、それ以外は飛越走査方式を画素単位
に選択するように切換える信号を発生する画像選択回路
と、その画像選択回路からの信号により順次走査方式の
信号と飛越走査方式の信号を選択する選択回路と、前記
画像選択回路からの切換信号により前記遇択回路と同期
して順次走査と飛越走査を切換える同期部を備えた高解
像度モニタとで構成したことを特徴とする走査変換装置
が得られる。
a time base conversion circuit that converts the input signal into a double interlaced scanning signal using time base conversion processing; a synchronous demodulation circuit that demodulates a vertical synchronization signal and a horizontal synchronization signal from the synchronization signal of the input signal; The image content is divided into images of drawings or character parts with many horizontal edges, and pixels of other images. an image selection circuit that generates a signal for switching the interlaced scanning method on a pixel-by-pixel basis; a selection circuit that selects between a progressive scanning method signal and an interlaced scanning method signal based on a signal from the image selection circuit; A scan conversion device is obtained, comprising a high-resolution monitor equipped with a synchronization section that switches between progressive scanning and interlaced scanning in synchronization with the selection circuit in response to a switching signal from the selection circuit.

〔実施例〕〔Example〕

以下本発明の実施例について図面を用いて説明する。第
1図は本発明の一実施例の構成を示すものである。構成
はY/C分離回路1、同期復調回路7、補間回路2、変
換回路4、選択回路5、時間軸変換回路3、マ) IJ
ソックス路6、高解像匿モニタ8、iI!lI像選択回
路9からなる。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 shows the configuration of an embodiment of the present invention. The configuration is Y/C separation circuit 1, synchronous demodulation circuit 7, interpolation circuit 2, conversion circuit 4, selection circuit 5, time axis conversion circuit 3, IJ
Socks Road 6, High Resolution Hidden Monitor 8, iI! It consists of an II image selection circuit 9.

Y/C分離回路1は例えばフレーム型のY/C分離回路
であシ信号が入力されるとフレームメモリに1己載され
1フレ一ム分遅延した信号ケ作り、減算器において前フ
レームから現フレームを引いて出力で1772にする。
The Y/C separation circuit 1 is, for example, a frame-type Y/C separation circuit, and when a signal is input, it is loaded into the frame memory to create a signal that is delayed by one frame, and a subtracter converts the current signal from the previous frame. Subtract the frames to make the output 1772.

その後、一般に知られているディジタルの帯域ろ波器(
以後BPFと略す)に入力する。BPFは搬送色信号が
集中している3、58MHz付近のみ全通過させる特性
を有し、出力に搬送色信号Cが得られる◎また、輝度信
号Yは入力信号よ)搬送色信号(1減算器で引くことに
より得ることができる0以上のことから輝度信号Yと搬
送色信号Cの分離が行なわれ、さらに搬送色信号Cから
二つの色差信号c、 l c、 f復調する。今、c、
 t C,t”各々几−Y−B−Yとすると、以下のよ
うにして実現できる。
After that, a commonly known digital bandpass filter (
(hereinafter abbreviated as BPF). BPF has the characteristic of passing all the frequencies around 3.58 MHz where the carrier color signal is concentrated, and the carrier color signal C is obtained as the output ◎Also, the luminance signal Y is the input signal) carrier color signal (1 subtractor) The luminance signal Y and carrier color signal C are separated from the carrier color signal C, and two color difference signals c, l c, f are demodulated from the carrier color signal C. Now, c,
Assuming that t C and t'' are respectively 几-Y-B-Y, it can be realized as follows.

複合力2−テレビジョン信号はバーストロックしたサブ
キャリア(f、c)の4倍の標本化周波数で几−Y−B
−Yの軸を含んだ位相で標本化を行なっている。したが
って搬送色信号Cは二つの色差信号(R−Y、B−Y)
の軸で標本化されているため2サンプルごとに極性を反
転することによりR−Y、B−Y信号を簡単に復調でき
る。(以後、几−YをC,、B−YをC1として説明す
る。)輝度信号Yと色差信号CI、C,は次段の補間回
路2へ出力される。
Composite Power 2 - The television signal is burst-locked at a sampling frequency four times that of the burst-locked subcarriers (f, c).
Sampling is performed in a phase that includes the −Y axis. Therefore, the carrier color signal C consists of two color difference signals (R-Y, B-Y)
The R-Y and B-Y signals can be easily demodulated by reversing the polarity every two samples. (Hereinafter, the description will be made assuming that 几-Y is C and B-Y is C1.) The luminance signal Y and the color difference signals CI, C, are output to the interpolation circuit 2 at the next stage.

本実施[+iでは、フレーム型Y/C分離回路について
説明したがラインメモl用いたフィールド内Y/C分離
回路でもよく、さらに両者を適応的に切換えるY/C分
1’ff1e回路會用いてもよい。
In this implementation [+i], a frame type Y/C separation circuit was explained, but an in-field Y/C separation circuit using a line memory may also be used. Good too.

補間回路2は入力された輝度信号Yと搬送色信号C++
Cztフィールドメモリを用いて走査線を補うフィーl
lド桶1117 kする回路である。輝度信号Yは入力
時例えばフィールドf、・f2・f、・八・・・f と
いうように入力されるがフィールドメモリを用いて前フ
ィールドを記憶しておきフィールド補間k 行’lxい
フィールドf、・ft テア レームF(eフィールド
f、・f、でフレームF2p・・・フィールドf、・f
4でフレームF、・・・というようにフレームF、・ド
2・F、・・・の順次走査の信号にする基本輝度信号Y
aと補間輝度信号Y、となる〇 上記説明でフレームF、のときはフィールドf2、フレ
ームF2のときはフィールド八、〕L/−4p。
The interpolation circuit 2 receives the input luminance signal Y and the carrier color signal C++.
Field that supplements scanning lines using Czt field memory
This is a circuit that handles 1117 k. When the luminance signal Y is input, for example, fields f, .f2.f, .8...f are input, but the previous field is memorized using a field memory, and field interpolation is performed by field k, row'lx, field f,・ft tear frame F (e field f, ・f, frame F2p... field f, ・f
4, the basic luminance signal Y is used as a signal for sequential scanning of frames F, . . . 2, F, . . .
a and the interpolated luminance signal Y, In the above explanation, when frame F is field f2, when frame F2 is field 8,]L/-4p.

のときはフィールド八が基本輝度信号Yaとなシ、補間
輝度信号Y、はそれぞれフィールド八、f1゜f3とな
シ次段の時間軸変換回路3へ出力される〇二つの色差言
号C1tC2は輝度信号Yと同様に造本色差信号CIa
、C2a、補間色差信号CIb # C14)となシ変
換回路3に出力される。
In this case, the field 8 is the basic luminance signal Ya, and the interpolated luminance signal Y is field 8, f1゜f3, respectively.The two color difference words C1 and C2 are output to the next stage time axis conversion circuit 3. Similar to the luminance signal Y, the binding color difference signal CIa
, C2a, and interpolated color difference signal CIb #C14) are output to the conversion circuit 3.

時間軸変換回路3…山間回路2からの基本輝度信号Ya
と補間輝度信号Yb及び基本色差信号C13rC1aと
補間色差信号CB、 、 Ctl) ’に各々ラインメ
モリに入力して4f5cのりCツク周波数で記憶する口
その後、読出しは倍のクロック周波数の8f、。で読出
され時間軸が圧縮された信号にな夛マルチプレクサによ
りェラインごとに時間軸圧縮した基本信号と補間信号を
交互に切換え輝度信号YNと色差信号CN、 、 CN
、 t−次段の選択回路5、変換回路4、画像選択回路
9に出力する。
Time axis conversion circuit 3...Basic luminance signal Ya from mountain circuit 2
, the interpolated luminance signal Yb, the basic color difference signal C13rC1a, and the interpolated color difference signal CB, , Ctl)' are input to the line memory and stored at a frequency of 4f5c or C. After that, the readout is performed at 8f, which is twice the clock frequency. A multiplexer alternately switches the time-axis compressed basic signal and the interpolation signal for each error line to the time-axis compressed signal read out by the luminance signal YN and color difference signal CN, , CN.
, t - Output to the next stage selection circuit 5, conversion circuit 4, and image selection circuit 9.

変換回路4は入力されたル11度信号YNの順次走査の
1フレームtマルチプレクサに入力すると共に、その1
フレームからl「たICラインメモリと加#、器により
て1フレーム作成しマルチプレクサのもう一方に入力す
る。マルチプレクサは二つのフレームを垂直同期信号V
により1/2に分周された同期復調回路7からの切換信
号VFで交互に切換えて1フレームの輝度信号YIとし
て次段の選択回路5に出力する。このときの1フレーム
はノ須次走立として見た場合であり飛越走査の場合には
1フイールドとなる。また、色差信号CN、 、 ON
、も同様に得られて出力される。
The conversion circuit 4 inputs the input 11-degree signal YN to the sequential scanning 1 frame t multiplexer, and
One frame is created from the frame by the IC line memory and adder, and inputted to the other side of the multiplexer.
The switching signal VF from the synchronous demodulation circuit 7 whose frequency is divided by 1/2 is used to alternately switch the luminance signal YI and output it to the next stage selection circuit 5 as one frame of luminance signal YI. One frame at this time is viewed as a continuous scan, and in the case of interlaced scanning, it is one field. In addition, the color difference signal CN, , ON
, are similarly obtained and output.

同期復調回路7は一般の復調回路上用いて、入力された
NTSC信号から垂直同期信号と水平同期信号を復調し
、水平同期信号については2倍の周波数の走査変換用水
平同期信号Hと垂直同期信号vt−作)クロックCI、
にと共に画像選択回路9と高解像度モニタ8に供給する
The synchronous demodulation circuit 7 is used on a general demodulation circuit and demodulates a vertical synchronous signal and a horizontal synchronous signal from the input NTSC signal, and the horizontal synchronous signal is converted into a horizontal synchronous signal H for scan conversion with twice the frequency and a vertical synchronous signal. signal vt-made) clock CI,
It is also supplied to the image selection circuit 9 and the high-resolution monitor 8.

また、インタレース時のフィールドデータを切換える信
号vFを垂直同期信号Vt−1/2に分周して作シ変換
回路4へ供給する。
Further, the signal vF for switching field data during interlacing is frequency-divided into a vertical synchronizing signal Vt-1/2 and supplied to the image conversion circuit 4.

画像選択回路9は、入力された信号YNをラインメモl
用いて#後のラインで差分をと多その値の大きさから画
像の内容を図面・文字のような水平のエツジの輝度差が
大きい画素部分とそうでない一般の画像の画素部分とに
識別する。識別した結果により水平エツジの輝度差が大
きい図面・文字の多い画素部分に対しては順次走査方式
、一般の画像の画素部分に対してはインタレース方式と
いうようにライン内の各画素単位に最適な方式を選ぶ信
号Sf、作シ選択回路5と高解像度モニタ8へ供給する
り選択回路5は、画像選択回路9からの信号Sによって
各ライン内の画素単位に順次走査方式のときには輝度信
号YN・色差信号CN、 、 CN2を選択し、インタ
レース方式のときには輝度信号Yl、色累信号CIIe
 CIt k選択することにょシ輝度信号Y、色差信号
C1′、C!′としてマトリックス回路6へ供給する。
The image selection circuit 9 stores the input signal YN in a line memory l.
Use # to calculate the difference in the next line, and based on the size of the value, distinguish the image contents into pixel parts with large horizontal edge brightness differences, such as drawings and characters, and pixel parts of general images, which do not have such a large difference in brightness. . The identification results show that the sequential scanning method is used for pixel areas with large horizontal edge brightness differences such as drawings and many characters, and the interlace method is used for pixel areas of general images, which is optimal for each pixel within a line. A signal Sf for selecting a method is supplied to the cropping selection circuit 5 and the high resolution monitor 8.The selection circuit 5 outputs a luminance signal YN in the case of sequential scanning method pixel by pixel in each line according to a signal S from the image selection circuit 9.・Select the color difference signals CN, , CN2, and when using the interlaced method, select the luminance signal Yl and the color cumulative signal CIIe.
CIt k Selects luminance signal Y, color difference signal C1', C! ' is supplied to the matrix circuit 6.

このときの走査線構造を表わしたものを第2図(al〜
(d)に示す。(al 1 フィールド目が(1)から
(5)の走査線で借成されているとする。(b12フィ
ールド目のときに(dllシライン対するS信号に示す
ような8倍号51−35が来たとする。各8倍号はLO
Wレベルのときに順次走査方式’ThHIGHレベルの
ときにインタレース方式を選択するようになっている。
The scanning line structure at this time is shown in Figure 2 (al~
Shown in (d). (Al Assume that the 1st field is borrowed by scanning lines (1) to (5). Assume that each 8x number is LO
When the level is W, the sequential scanning mode is selected; when the level is ThHIGH, the interlace mode is selected.

例えばSlのときは左側半分が順次走査方式、右側半分
がインタレース方式というように選択されるので(b)
の(1)のように左側半分か実線で示すように、右側半
分が破線で示すように走査される。
For example, in the case of Sl, the left half is selected as sequential scanning method and the right half is selected as interlaced method (b)
As shown in (1), the left half is scanned as shown by the solid line, and the right half is scanned as shown by the broken line.

82〜S5のときも同様に動作しく2)〜(5)のよう
な走査になるコこのta)と(blの走査線構造をモニ
タ上で見た場合は(C1に示すようになシ、部分的に順
次走査方式とインタレース方式となって表示される。
82 to S5, the scanning will be as shown in 2) to (5).If you look at the scanning line structure of ta) and (bl on the monitor, it will look like (C1), It is displayed partially in sequential scanning mode and in interlaced mode.

マトリックス回路6は、輝度信号fと色差信号c、’、
 Ct’ k用いてマトリックス変換を演算回路で実現
した赤(4t)・緑(G)・青(B)の三原色信号を得
る。今&  CI’I C1′カ)゛°各々几−Y、B
−Yとすると下記のマトリックス変換を実現すれば良い
。また、マトリックスihtは演算がfffi年なよう
に量子化を行つった係数を用いている。
The matrix circuit 6 receives a luminance signal f and color difference signals c,',
Using Ct'k, the three primary color signals of red (4t), green (G), and blue (B) are obtained by implementing matrix conversion using an arithmetic circuit. Now &CI'IC1'ka) ゛°Each 几-Y, B
-Y, the following matrix transformation should be realized. Further, the matrix iht uses coefficients that have been quantized so that the calculation is done in fffi years.

マトリックス変換されて得られたR、 G、 B信号は
高解像度モニタ8に供給される。高解像度モニタ8は同
期部22にD/A変換器を持ったディジタル形のモニタ
である。そのため外部からの同期信号H,Vによりモニ
タの走査線数だけカラ/りをカウントし、その結果t”
 D/A変換器により変換しアナログのv′倍信号する
。そのときに画像選択回路9からの信号SがD/A変換
器の入力の最下位ビット(以下I、8Bと略す)に入力
されている。
The R, G, and B signals obtained by matrix conversion are supplied to a high-resolution monitor 8. The high-resolution monitor 8 is a digital monitor having a D/A converter in the synchronization section 22. Therefore, the colors are counted by the number of scanning lines of the monitor using synchronizing signals H and V from the outside, and the result is t''
It is converted by a D/A converter to produce an analog v'-fold signal. At this time, the signal S from the image selection circuit 9 is input to the least significant bit (hereinafter abbreviated as I, 8B) of the input of the D/A converter.

そのため信号SのLOW−HIGHにより偶数・奇数が
変化して順次走査方式とインクレース方式が任意に切換
わりた垂直周期信号v%得ることができる。この垂直同
期信号V′によ#)順次走査方式とインタレース方式が
部分的に選択された画像が表示することができる。
Therefore, it is possible to obtain a vertical periodic signal v% in which the even number and the odd number change depending on the LOW and HIGH levels of the signal S, and the progressive scanning method and the incremental scanning method are arbitrarily switched. An image in which the progressive scanning method and the interlace method are partially selected can be displayed using this vertical synchronizing signal V'.

g3図は選択回路5の具体的な例を示す図である。構成
としてはマルチプレクサ13a、13b。
FIG. g3 is a diagram showing a specific example of the selection circuit 5. The configuration includes multiplexers 13a and 13b.

13cからなりている。入力された順次走査方式の輝度
信号YNはマルチプレクサ13aの一方に入力される。
It consists of 13c. The input progressive scanning luminance signal YN is input to one side of the multiplexer 13a.

同様に色差信号CN1とCN、が各々マルチプレクサ1
3b、13cの一方に入力されるGまた、インクレース
方式の輝度信号YIはマルチプレクサ13aの一方に入
力され、同様に色差信号CI、とCI2が13b・13
cの一方に入力される。マルチプレクサ13a、13b
、13cは、画像選択回路9からの切換信号Sにより順
次走査方式の輝度信号YN。
Similarly, color difference signals CN1 and CN are sent to multiplexer 1, respectively.
3b and 13c, the increment type luminance signal YI is inputted to one side of the multiplexer 13a, and similarly, the color difference signals CI and CI2 are input to 13b and 13c.
c. Multiplexer 13a, 13b
, 13c are luminance signals YN of the progressive scanning method based on the switching signal S from the image selection circuit 9.

色差信号CN1. cN、とインタレース方式の輝度信
号YI、色差信号CI、、CI、全切換えて輝度信号Y
′、色差信号CI’s c、′として次段のマトリック
ス回路6へ出力される〇 次に第4図に画像選択回路9の具体的な例を示す。構成
としてはレジスタ14 a、 14 b、 14 c、
9インメモリ15、減算器16、比較器17、制御部1
8からなっている。
Color difference signal CN1. cN, interlaced luminance signal YI, color difference signals CI, , CI, and luminance signal Y by switching all
', the color difference signal CI's c,' is outputted to the matrix circuit 6 at the next stage. Next, a specific example of the image selection circuit 9 is shown in FIG. The configuration includes registers 14a, 14b, 14c,
9-in memory 15, subtracter 16, comparator 17, control unit 1
It consists of 8.

時間軸変換回路3から供給された輝度信号YNはレジス
タ14aにより波形整形された信号50になりラインメ
モリ15に入力されると共に減算器16の一方に入力さ
れる。ラインメモリ15は制御部18からの続出し、書
込み信号及びそのときのアドレスである制御信号55よ
り1ラリ御され、交互に訳出し、書込みが行なわれるロ
ラインメモリ15から続出された信号51は減算器16
の一方に入力されレジスタ14aからの信号50との差
がとられ信号52となる。信号52はレジスタ14bで
一度セットされた後信号53となる。信号53は前後ラ
インの差分tとった値が出ており、この値の大きさで文
字・図面等の水平方向のエツジであるか一般の画像であ
るかを知ることができる。そのため信号53は比較器1
7においてI[iii像を識別するしきい値でおるAと
いう値と比較されAよシも大きければ文字・図面等の水
平方向のエツジと判断され信号54となる。
The luminance signal YN supplied from the time axis conversion circuit 3 is waveform-shaped by the register 14a to become a signal 50, which is input to the line memory 15 and also input to one side of the subtracter 16. The line memory 15 is controlled by the control signal 55, which is a continuous output and write signal from the control unit 18 and the address at that time, and the signal 51 continuously output from the line memory 15 is alternately translated and written. Subtractor 16
The difference between the signal 50 inputted to one of the registers 14a and the signal 50 from the register 14a is calculated to obtain a signal 52. The signal 52 becomes the signal 53 after being set once in the register 14b. The signal 53 has a value obtained by calculating the difference t between the front and rear lines, and it can be determined from the magnitude of this value whether it is a horizontal edge of characters, drawings, etc., or a general image. Therefore, the signal 53 is
At step 7, the image is compared with the value A, which is a threshold value for identifying the image I[iii.

信号54はレジスタ14cにおいてクロツク56により
波形整形されてのち順次走査方式とインクレース方式を
画素単位に切換える信号Sとして選択回路5と高解像度
モニタ8へ供給される。
The signal 54 is waveform-shaped by a clock 56 in the register 14c and then supplied to the selection circuit 5 and the high-resolution monitor 8 as a signal S for switching between the progressive scanning method and the incremental scanning method pixel by pixel.

高解像度モニタ8は表示部21とディジタル形の同期部
22とで構成されている。同期部22の一例を第5図に
示す。
The high-resolution monitor 8 includes a display section 21 and a digital synchronization section 22. An example of the synchronization section 22 is shown in FIG.

同期部22はカウンタ19.D/A変夙器20で千iイ
成されており、カウンタ19は入力された垂直同期信号
Vによりリセットされてから水平同期信号Hによって走
査線の数だけカウントされ、信号57’k D/A変換
器20に出力するO D/A変換器20では入カデジタ
ル価号のLSBに切換信号Sが入り、その上位に信号5
7が入力される。そのため切換信号SがL o wレベ
ルのときは常に偶数となシD/Δ変換された垂直同期信
号v′は順次走査上行なう。また、切換信号SがHI 
GI−ルベルになると奇数になって垂直同期信号V[順
次走査のときよシIHずれた所を走査するのでインタレ
ースとなる。
The synchronization unit 22 has a counter 19. The counter 19 is reset by the input vertical synchronizing signal V, and then counted by the number of scanning lines by the horizontal synchronizing signal H, and the signal 57'k D/A is counted by the number of scanning lines by the horizontal synchronizing signal H. In the O D/A converter 20 that outputs to the A converter 20, the switching signal S enters the LSB of the input digital number, and the signal 5 is placed above it.
7 is input. Therefore, when the switching signal S is at Low level, it is always an even number, and the D/Δ-converted vertical synchronizing signal v' is sequentially scanned. Also, the switching signal S is HI
When it comes to GI-level, it becomes an odd number and the vertical synchronizing signal V [scans at a location shifted by IH compared to the case of sequential scanning, resulting in interlace.

このときの関係を示す波形図を第6図に示す。A waveform diagram showing the relationship at this time is shown in FIG.

図のように切換信号SがLOWのときは垂直同期信号V
′は実線のみを走査するようになり常に同じ走査線を走
査するので順次走査となる0切換信号SがHIGHレベ
ルになると点af走査していたものが点すに移動する。
As shown in the figure, when the switching signal S is LOW, the vertical synchronizing signal V
' now scans only the solid line and always scans the same scanning line, so when the 0 switching signal S for sequential scanning goes to HIGH level, the point af scans moves to point zero.

これは実線と実線の間であシ破線で示したところを走査
するのでインタレースとなる0乙のため切換信号Sによ
って垂直同期信号v〜ずらして走査する場所を換えるこ
とが可能となシ、順次走査とインタレースを画素単位に
切換えることができる。
Since this scans the area shown by the broken line between solid lines, it becomes interlaced, so it is possible to change the scanning location by shifting the vertical synchronization signal v by the switching signal S. It is possible to switch between sequential scanning and interlacing on a pixel by pixel basis.

次に第一の実施例と比較してハードウェア規模は大きく
なるがハードフェア設計において速度の面で容易になる
第2の実施例のブロック図を第9図に示す口 構成としてはY/C分離回路1、補間回路2、時間軸変
換回路3,3′、変換回路4、選択回路5、マトリック
ス回路6、同期復調回路7、高解像度モニタ8、画像選
択回路9である。
Next, FIG. 9 shows a block diagram of the second embodiment, which has a larger hardware scale than the first embodiment but is easier in terms of speed in hardware design. These are a separation circuit 1, an interpolation circuit 2, time axis conversion circuits 3 and 3', a conversion circuit 4, a selection circuit 5, a matrix circuit 6, a synchronous demodulation circuit 7, a high resolution monitor 8, and an image selection circuit 9.

第一の実施例との違いはインタレース方式の信号YI、
 CI、 、 CI、の発生するところにおるのでこの
点についてのみ説明する。
The difference from the first embodiment is that the interlaced signal YI,
Since this is where CI, , CI, occurs, only this point will be explained.

第一の実施例では時間軸変換回路3の出力である輝度信
号YN、色差信号CNt、 CN、から発生していた0
本発明は補間回路2の出力である基本輝度信号Yaと補
間輝度信号Yb及び基本色差信号C1alC7aと補間
色差信号CIb、C2bを使用する。補間回路2は入力
された輝度信号Yと色差信号CI+C1から基本輝度信
号Ya、補間輝度信号Yい基本色差信号c、、 p c
!3、補間色差信号C11)sc21)  を発し変換
回路4に供給する〇 変換回路4は入力された基本輝度信号Yaと補間輝度信
号Y、の順次走査の1フレームをマルチプレクサに入力
すると共に、その1フレームから新たに各々に対してラ
インメモリと加算器によって1フレーム作成しマルチプ
レクサのもう一方に入力する。マルチプレクサは二つの
7レームを垂直同期信号Vにより1/2に分周された切
換信号VFで交互に切換えて1フレームの基本輝度信号
y、/と補間輝度信号Yb′として次段の時間軸変換回
路3に出力する。この場合の1フレームは順次走査とし
て見た場合であシ、飛越走査の場合は1フイールドとな
る。また、基本色差信号C,a/ 、 c2./と補間
色差信号c、 b′e c2b’も同様に得られて出力
される。このときの変換回路4の入力信号は時間軸変換
回路3を通っていないので第一の発明のものよシ速度が
1/2になりている0そのためハード設計が容易になシ
安定した動作のもの會得ることができる。
In the first embodiment, the 0 signal generated from the luminance signal YN and color difference signals CNt and CN, which are the outputs of the time axis conversion circuit 3, is
The present invention uses the basic luminance signal Ya, the interpolated luminance signal Yb, the basic color difference signal C1alC7a, and the interpolated color difference signals CIb and C2b, which are output from the interpolation circuit 2. The interpolation circuit 2 generates a basic brightness signal Ya, an interpolated brightness signal Y, and a basic color difference signal c, p c from the input brightness signal Y and color difference signal CI+C1.
! 3. The interpolated color difference signal C11)sc21) is generated and supplied to the conversion circuit 4. The conversion circuit 4 inputs one frame of sequential scanning of the inputted basic luminance signal Ya and interpolated luminance signal Y to the multiplexer, and One frame is newly created for each frame using a line memory and an adder and inputted to the other side of the multiplexer. The multiplexer alternately switches the two 7 frames using a switching signal VF whose frequency is divided into 1/2 by the vertical synchronization signal V, and outputs one frame of basic luminance signal y, / and interpolated luminance signal Yb' to the next stage of time axis conversion. Output to circuit 3. In this case, one frame is viewed as sequential scanning, and in interlaced scanning, it is one field. Further, basic color difference signals C, a/, c2. / and interpolated color difference signals c, b'e c2b' are similarly obtained and output. At this time, the input signal of the conversion circuit 4 does not pass through the time axis conversion circuit 3, so the speed is 1/2 that of the first invention. Therefore, hardware design is easy and stable operation is possible. You can get a meeting.

時間軸変換回路3′は時間軸変換回路3と同様の動作を
行ない、インタレース方式の輝度信号YI。
The time axis conversion circuit 3' performs the same operation as the time axis conversion circuit 3, and generates an interlaced luminance signal YI.

色差信号CI、、CI、に作成し選択回路5に出力する
〇 以後、第一の発明の実施例と同様に画像選択回路9の信
号Sにより各方式が画素単位に切換えられて画像金モニ
タに表示する0 〔発明の効果〕 以上述べてきたように本発明によれば供給されたテレビ
ジョン信号の画像内容により文字・図面等水平方向のエ
ツジと判断された画素は順次走査方式、一般の画像のと
ころの画素は入力テレビジw:’(Ljtの走査線の2
倍のインタレース方式トイうように適応的に切換えて両
方式の欠点を補い高画質の画像を得ることができる走査
変換装置を提供することができる。
The color difference signals CI, , CI, are generated and output to the selection circuit 5. After that, each method is switched pixel by pixel by the signal S of the image selection circuit 9, as in the embodiment of the first invention, and the image is displayed on the gold monitor. Display 0 [Effects of the Invention] As described above, according to the present invention, pixels determined to be edges in the horizontal direction of characters, drawings, etc. based on the image content of the supplied television signal are scanned using the sequential scanning method, and the pixels are determined to be edges in the horizontal direction, such as those of characters or drawings, according to the image content of the supplied television signal. The pixel at
It is possible to provide a scan conversion device that can adaptively switch between double interlacing methods to compensate for the drawbacks of both methods and obtain high-quality images.

【図面の簡単な説明】[Brief explanation of the drawing]

3図は第一の発明の実施例の選択回路の詳細なブロック
図、第4図は画像選択回路の詳釉なプロッり図、第5図
は本発明の実施例の高解像度モニタ内の同期部の詳細な
ブロック図、第6図は第5図の動作を表わす波形図、第
7図は第一の従来技術のブロック図、第8図は第二の従
来技術のブロック図、第9図は本発明の第2の実施例を
示すブロック図である。 図において、1・・・Y/C分離回路、2・・・補間回
路、3.3’・・時間軸変換回路、4・・・変換回路、
5・・・選択回路、6・・・マトリックス回路、7・・
・同期復調回路、8・・・高解像度モニタ、9・・・画
像選択回路、10・・・几・G−8変換回路、11・・
・テレビチューナー、12・・・実時間走査変換装置を
示すOI「:メ、ブ[2:I:内側 晋 χコ ー  〜  tQ  y   f      −N  
 IQ   ”t   n”’−++++−−+++ 
   ψ  ψ  ψ  の  ψ^^^^^ −〜 1 寸 Ω 71−3 図 75 ロ アロ図 77図 Y/C5)離回路R,G、B変換回路時間軸変換回路片
8図 実時間
Fig. 3 is a detailed block diagram of the selection circuit of the embodiment of the first invention, Fig. 4 is a detailed plot diagram of the image selection circuit, and Fig. 5 is a synchronization within the high-resolution monitor of the embodiment of the invention. 6 is a waveform diagram showing the operation of FIG. 5, FIG. 7 is a block diagram of the first prior art, FIG. 8 is a block diagram of the second prior art, and FIG. FIG. 2 is a block diagram showing a second embodiment of the present invention. In the figure, 1... Y/C separation circuit, 2... Interpolation circuit, 3.3'... Time axis conversion circuit, 4... Conversion circuit,
5... Selection circuit, 6... Matrix circuit, 7...
- Synchronous demodulation circuit, 8... High resolution monitor, 9... Image selection circuit, 10... 几・G-8 conversion circuit, 11...
・TV tuner, 12... OI indicating a real-time scan conversion device ``: ME, BU [2: I: Inner Jinchi Cor ~ tQ y f -N
IQ "t n"'-++++--+++
ψ ψ ψ of ψ^^^^^ -~ 1 dimension Ω 71-3 Figure 75 Roaro diagram 77 Figure Y/C5) Separation circuit R, G, B conversion circuit Time axis conversion circuit piece Figure 8 Real time

Claims (2)

【特許請求の範囲】[Claims] (1)A/D変換された飛越走査方式カラーテレビジョ
ンの入力信号を輝度信号と搬送色信号に分離するY/C
分離回路と、分離された輝度信号と搬送色信号から飛越
走査の走査線間を補うための補間信号を発生する補間回
路と、前記補間信号を用いて走査線補間を行ない順次走
査方式の信号に変換する時間軸変換回路と、前記順次走
査方式の信号から飛越走査方式の信号に変換する変換回
路と、前記入力信号の同期信号から垂直同期信号と水平
同期信号を復調する同期復調回路と、前記入力信号から
画像内容を水平方向のエッジ部の多い図面や文字部分の
画素とそれ以外の画像の画素とに識別し水平方向のエッ
ジ部の多い部分の画素の場合は順次走査方式とし、それ
以外は飛越走査方式を画素単位に選択するように切換え
る信号を発生する画像選択回路と、その画像選択回路か
らの信号により順次走査方式の信号と飛越走査方式の信
号を選択する選択回路と、前記画像選択回路からの切換
信号により前記選択回路と同期して順次走査と飛越走査
を切換える同期部を備えた高解像度モニタとで構成した
ことを特徴とする走査変換装置。
(1) Y/C that separates the A/D converted input signal of an interlaced color television into a luminance signal and a carrier color signal
a separation circuit, an interpolation circuit that generates an interpolation signal for compensating between scanning lines in interlaced scanning from the separated luminance signal and carrier color signal, and performs scanning line interpolation using the interpolation signal to generate a progressive scanning signal. a time axis conversion circuit for converting the signal, a conversion circuit for converting the progressive scanning signal into an interlaced scanning signal, a synchronous demodulation circuit for demodulating a vertical synchronization signal and a horizontal synchronization signal from the synchronization signal of the input signal; The image content is identified from the input signal into pixels in drawings or character areas with many horizontal edges and pixels in other images, and sequential scanning is used for pixels in areas with many horizontal edges, while other pixels are scanned sequentially. an image selection circuit that generates a signal for switching the interlaced scanning method on a pixel-by-pixel basis; a selection circuit that selects between a progressive scanning method signal and an interlaced scanning method signal based on a signal from the image selection circuit; 1. A scan conversion device comprising: a high-resolution monitor including a synchronization section that switches between progressive scanning and interlaced scanning in synchronization with the selection circuit in response to a switching signal from the selection circuit.
(2)A/D変換された飛越走査方式カラーテレビジョ
ンの入力信号を輝度信号と搬送色信号に分離するY/C
分離回路と、分離された輝度信号と搬送色信号から飛越
走査の走査線間を補うための補間信号を作る補間回路と
、その信号を用いて走査線補間を行ない順次走査方式の
信号にする時間軸変換回路と、該順次走査方式の信号か
ら飛越走査方式の信号に変換する変換回路と、時間軸変
換の処理を用いて2倍の飛越走査方式の信号に変換する
時間軸変換回路と、前記入力信号の同期信号から垂直同
期信号と水平同期信号を復調する同期復調回路と、前記
入力信号から画像内容を水平方向のエッジ部の多い図面
や文字部分の画素とそれ以外の画像の画素とに識別し水
平方向のエッジ部の多い部分の画素の場合は順次走査方
式とし、それ以外は飛越走査方式を画素単位に選択する
ように切換える信号を発生する画像選択回路と、その画
像選択回路からの信号により順次走査方式の信号と飛越
走査方式の信号を選択する選択回路と、前記画像選択回
路からの切換信号により前記選択回路と同期して順次走
査と飛越走査を切換える同期部を備えた高解像度モニタ
とで構成したことを特徴とする走査変換装置。
(2) Y/C that separates the A/D converted input signal of an interlaced color television into a luminance signal and a carrier color signal
A separation circuit, an interpolation circuit that generates an interpolation signal for compensating between scanning lines in interlaced scanning from the separated luminance signal and carrier chrominance signal, and time to perform scanning line interpolation using the signal to convert it into a progressive scanning signal. an axis conversion circuit; a conversion circuit that converts the progressive scanning signal into an interlaced scanning signal; and a time axis conversion circuit that converts the progressive scanning signal into an interlaced scanning signal using time axis conversion processing; A synchronization demodulation circuit demodulates a vertical synchronization signal and a horizontal synchronization signal from a synchronization signal of an input signal, and divides the image content from the input signal into pixels of drawings and character parts with many horizontal edges and pixels of other images. An image selection circuit that generates a signal to select the sequential scanning method for pixels in areas with many edges in the horizontal direction, and select the interlaced scanning method for other pixels on a pixel-by-pixel basis; A high resolution device comprising a selection circuit that selects between a progressive scanning signal and an interlaced scanning signal based on a signal, and a synchronization section that switches between progressive scanning and interlaced scanning in synchronization with the selection circuit based on a switching signal from the image selection circuit. A scan conversion device comprising a monitor.
JP17872784A 1984-08-28 1984-08-28 Scan conversion device Pending JPS6156592A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17872784A JPS6156592A (en) 1984-08-28 1984-08-28 Scan conversion device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17872784A JPS6156592A (en) 1984-08-28 1984-08-28 Scan conversion device

Publications (1)

Publication Number Publication Date
JPS6156592A true JPS6156592A (en) 1986-03-22

Family

ID=16053515

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17872784A Pending JPS6156592A (en) 1984-08-28 1984-08-28 Scan conversion device

Country Status (1)

Country Link
JP (1) JPS6156592A (en)

Similar Documents

Publication Publication Date Title
JP2572043B2 (en) Sequential scanning system
US4733300A (en) Contour signal correction circuit for television receiver
US5093722A (en) Definition television digital processing units, systems and methods
JPS58117788A (en) Color television signal processing circuit
US6295091B1 (en) Method and apparatus for de-interlacing video fields for superior edge preservation
US5146329A (en) Apparatus and method for reducing line flicker in a television picture
JP2736699B2 (en) Video signal processing device
JP3271143B2 (en) Video signal processing circuit
JPH0832074B2 (en) Television equipment
US5001562A (en) Scanning line converting system for displaying a high definition television system video signal on a TV receiver
US5016103A (en) Spatial scan converter with vertical detail enhancement
US5173774A (en) Dual purpose HDTV/NTSC receiver
EP0444947B1 (en) Improved definition television
US5091783A (en) Still more feature for improved definition television digital processing units, systems, and methods
US5091786A (en) Multi-screen feature for improved definition television digital processing units, systems, and methods
JPH10191268A (en) Video signal processor and video signal processing method
JPS6156592A (en) Scan conversion device
JPH0359632B2 (en)
JPS6048690A (en) Sequentially scanning converting device
JPS58101583A (en) Highly fining signal conversion circuit for color television
JP2006332904A (en) Contour emphasizing circuit
JPS6156591A (en) Scan conversion device
JP2959475B2 (en) Flicker reduction circuit
JPS6051091A (en) Television signal converter
JP2848946B2 (en) Television signal processing circuit