JPS6150471A - テレビジヨン受像機 - Google Patents

テレビジヨン受像機

Info

Publication number
JPS6150471A
JPS6150471A JP59172136A JP17213684A JPS6150471A JP S6150471 A JPS6150471 A JP S6150471A JP 59172136 A JP59172136 A JP 59172136A JP 17213684 A JP17213684 A JP 17213684A JP S6150471 A JPS6150471 A JP S6150471A
Authority
JP
Japan
Prior art keywords
display
memory
section
synchronization signal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59172136A
Other languages
English (en)
Other versions
JPH0634504B2 (ja
Inventor
Mikiji Ogawa
小川 幹司
Hiroshi Osawa
大沢 弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP59172136A priority Critical patent/JPH0634504B2/ja
Publication of JPS6150471A publication Critical patent/JPS6150471A/ja
Publication of JPH0634504B2 publication Critical patent/JPH0634504B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は、テレビジョン受像機に関する。
〈従来技術〉 現在、わが国のテレビジョン放送の状態では、−地域で
受信可能な放送局はせいぜい9チャンネルであり、その
ため一画面に9チャンネル程度の画像を同時に表示する
ことができれば、視聴者は一目でその地域での全放送チ
ャンネルの放送内容を確認することができ、見たい放送
のチャンネル選びに何度もチャンネル切り換え操作を行
なう必要がなくなり、便利である。
これに対して従来から、CRTの一画面中に主と副との
2チャンネルの画像を同時に表示するようにしたテレビ
ジョン受像機が既に提案され(たとえば特開昭49−2
419号公報)、一部実用イヒ)        され
ている。
ところが上記のようなテレビジョン受像機は、一画面中
に2チャンネルの画像しか表示することができず、さら
に多くの画像を表示しようとすれば、その画像の数だけ
チューナを増設しなければならない欠点があり、従来の
方式によって一画面中に一地域での全放送チャンネルの
画像を同時に表示することは実用的に無理であった。
〈発明の目的〉 本発明は、上述の問題点に鑑みてなされたものであって
、単一のチューナを用いて一画面中に複′数の画像を同
時に表示することができるようにして、受像機の構成を
複雑化、大型化することなく、・−地域の全放送チャン
ネルの内容の確認を容易にし、チャンネル選びの面倒さ
を解消するとともに、必要に応じて画面中に所望の1チ
ャンネルの画像を静止画像として表示することができる
ようにして変化する画像の確認を容易にすることを目的
とする。
チューナの受信チャ/ネルを切り換える選局、部と、選
局されたいずれかのチャンネルの映像信号の一画像分を
記憶するバッファメモリと、選局された1もしくは複数
チャンネルの各映像信号の一画像分を記憶する表示メモ
リと、受信電波中の同期信号に基づいて前記バッフ7メ
モリへの書き込みを制御するバッファメモリ制御部と、
クロックパルスに基づくテレビジョン同期信号を生成す
るとともに該テレビジョン同期信号に同期して前記表示
メモリへの書き込み読み出しを制御する表示メモリ制御
部と、CRTへの映像出力部および偏向出力部の前段に
あって該両部への入力をそれぞれ前記表示メモリ側に切
り換える映像信号切り換え部および同期信号切り換え部
と、前記各部を制御する中央制御部と、CRTの表示モ
ードを選択するために操作される操作部とを備え、前記
中央制御部は一画面中に複数チャンネルの画像を表示す
るときは、該チャンネルの同期信号の表示走査期間中に
一画像分の映像信号をバッファメモリに記憶させたのち
、テレビジョン同期信号の垂直帰線期間中にバッフ7メ
モリの内容を表示メモリに転送しこの記憶内容をテレビ
ジョン同期信号の表示走査期間中に読み出してCRTに
送出し、また一画面中にいずれかの1チャンネルの静止
画像を表示するときは、該チャンネルの同期信号の表示
走査期間中にその映像信号の一画像分を受信電波の同期
信号に基づいて直接表示メモリに記憶させ、その記憶内
容をテレビジョン同期信号の表示走査期間中に読み出し
てCRTに送出するように構成したものである。
また一画面中に複数チャンネルの画像を表示するときは
、各チャンネルの音声多重放送の有無及びその種類即ち
ステレオ放送か、二カ国語放送か、モノラル放送かの音
声モードを判別し、そのときの音声モードの種類を各チ
ャンネルの画像上に同時に表示するようにしたものであ
る。
〈実施例〉 以下、本発明を図面に示す実施例に基づいて詳細に説明
する。
第1図は本発明テレビジョン受像機全体のブロック図で
あって、該受像機は本体回路部分Aと画像処理回路部分
Bとから成る。
本体回路部分Aは、アンテナ1と、単一のチューナ2と
、映像増幅部3と、映像信号処理部4と、同期信号処理
部5と、映像出力部8と、偏向出力部9と、C’RT 
10と、偏向コイル10aとを備えたものであって、映
像信号処理部4と映像出力部8との間に映像信号切り換
え部6が、また同期信号処理部5と偏向出力部9との間
に同期信号切り換え部7がそれぞれが介在している。
また画像処理回路部分Bは、チューナ2の受信チャンネ
ルを切り換える選局部11と、前記映像信号処理部4か
らの映像信号を導入するマルチプレクサ12と、該マル
チプレクサ12からのアナログ信号をデジタル信号に変
換するA/Dコンバータ13と、映像信号の1フイ一ル
ド分を一旦記憶するバッファメモリ15と、受信電波の
同期信号に基づいて前記バッファメモリ15への書き込
みを制御するバッファメモリ制御部14と、クロックパ
ルスを発生する基準発振回路16と、CRTloに表示
すべき複数チャンネル(この実施例では9チャンネル)
のそれぞれの映像信号の各1フイ一ルド分、もしくは1
チャンネルの映像信号の1フレ一ム分を記憶する表示メ
モリ18と、前記クロックパルスからテレビジョン同期
信号を生成するとともに該テレビジョン同期信号により
前記表示メモリ18への書き込み読み出しを制御する表
示メモリ制御部17と、前記表示メモリ18から読み出
したデジタルの映像信号をアナログ量に変換スるD/A
コンバータ19と、前記バッファメモリ制御部14や表
示メモリ制御部17や映像信号処理部え部6、同期信号
切り換え部7等を制御する中央制御部(CPU)20と
、該中央制御部20のプログラムを記憶するプログラム
ROM21と、ワークRAM22と、CRTIO(7)
表示モードを選択するために操作される操作部23と、
中央制御部20からの信号に基づいて前記選局部11や
映像信号切り換え部6、同期信号切り換え部7を動作さ
せる制御信号出力部24とを備えて        1
いる。
さらにここで一画面中に複数チャンネルの画面を表示す
る場合に、音声多重放送の種類を各チャンネル画面上に
併せて表示するために、音声IF検波部39と音声多重
デコーダ40とを備えている。
上記の構成において、操作部23を操作して表示モード
を選択することによって、通常のテレビジョン受像機の
ようにCRTIO画面中に所望の1チャンネルの画像が
表示されるほか、同CRT10画面中に複数チャンネル
の画像(この実施例では9チャンネルの画像)が同時に
表示されたり、あるいはCRTIO画面中に1チャンネ
ルの画像が静止画像として表示されたシするのであるが
、以下にバッファメモリ制御部14および表示メモリ制
御部17のより詳細な構成を説明しながら、各モードに
おける動作を説明することにする。
(イ)通常の表示モード アンテナlに受信され、チューナ2で選局されたチャン
ネルのテレビジョン電波は、映像増幅部3で増幅され、
映像信号処理部4と同期信号処理部5とに人力する。映
像信号処理部4では、映像信号が輝度信号(Y信号)と
2つの色差信号(R−Y信号、B−Y信号)とに分離さ
れる。一方、同期信号処理部5では受信信号が水平同期
信号と垂直同期信号とに分離されて出力される。このと
き映像信号切り換え部6においては切換片6Cけ接点6
aに接続されていて、映像信号処理部4の出力は映像出
力部8に入力する。また他方の同期信号切り換え部7に
おいては切換片7Cは接点7aに接続されていて、同期
信号処理部5の出力は偏向出力部9に入力する。このよ
うにCRTl、0本体に映像信号が、1だその偏向コイ
ル10aには同期信号が入力するので、CRTIO画面
中には所望の1チャンネルの画像が表示される。。
(ロ)複数チャンネルの画像表示(−マルチモート)操
作部23においてマルチモートが設定されると、CPU
20が動作してCRTIO画1f+i中に複数の画像を
表示するように各部を制御するのであるが、捷ずCPU
20からの信号て制N4’j ”J出力部24から選局
部11に対して、複数チャ/ネルの内のいずれか1チャ
ンネル、たとえばAチャ/ネルの選局を指示し、これに
よってチューナ2においてAチャンネルが選局される。
Aチャンネルの映像信号は映倫増幅部3、映像信号処理
部4を経てマルチプレクサ12に入力する。該マルチプ
レクサ12では、前記映像信号の内からY信号とR−Y
信号とB−Y信号とが順次取り出されてA/Dコンバー
タ13に送出される。A/Dコンバータ13はアナログ
の信号をデジタル信号に変換する。このようにデジタル
量に変換された映像信号は、バッフツメモリ制御部14
を通じ該バッフツメモリ制御部14のタイミングでバッ
フ7メモリ15に格納される。
第2図はバッファメモリ制御部14の内部構成を示すブ
ロック図、第3図は該バッファメモリ制御部14のマル
チモード時のタイムチャートであって、両図に基づいて
バッファメモリ制御部14がバッフ7メモリへの書き込
みを制御する時の動作を説明する。前記CPU20から
の指令信号sb)        は書き込み期間検出
部26に入力する。書き込み期間検出部26は受信電波
の同期信号を導入しており、前記指令信号sbに応答し
て受信電波の同期信号からその1フイールドの表示走査
期間長さの書き込みパルスを発生する。正確には該書き
込みパルスは、第3図に示すように受信電波の垂直同期
信号の立ち下がシから次の垂直同期信号の立ち上がυま
での長さである。書き込みパルスが立ち上がっている間
に1書き込み行カウンタ27および書き込み列カウンタ
28は、基準発振回路16からのクロックパルスをカウ
ントしてそれぞれ行方向、列方向のアドレス信号を出力
する0この時、該書き込み行カウンタ27、書き込み列
カウンタ28のそれぞれに接続された切り換えスイッチ
30.31では、切換片30c、31cが接点30a、
31aに接続しており、そのため書き込み行カウンタ3
0、および書き込み列カウンタ31の各出力はバッファ
メモリ15に供給され、ノζツフ7メモリ15の記憶ア
ドレスが指定される〇一方バノフ7メモリ15に記憶さ
れる映像信号は、      4マルチプレクサ12、
A/Dコンバータ13および切り換えスイッチ29を通
じて供給される。前記マルチプレクサ12では受信電波
の水平同期信号に同期して3個の接点12a、12b+
 12cが順次閉じられるから、1水平開期期間毎にY
信号、R−Y信号、B−Y信号が順次A/Dコンバータ
13に送られ、A/D変換されてバッフ1メモリ15に
記憶される。
このように所要チャンネル(Aチャンネル)の映像信号
の1フイ一ルド分がバックアメモリ15に記憶されると
、書き込み行カウンタ27、書き込み列カウンタ28の
動作が停止し、切り換えスイッチ30.31においては
切換片30a、31aが他の接点30b、31bに切り
換わって、バッフ1メモリ15のアドレス信号線がCP
U20のアドレスバスに接続し、また切り換えスイッチ
29において切換片29cが接点29bに切り換わって
、バッフ1メモリ15のデータ信号線がCPU20のデ
ータバスに接続する。この状態は、バックアメモリ15
の記憶内容の表示メモリ18への転送が可能な状態であ
って、表示メモリ18側で転送を受は付ける状態になれ
ば、転送を開始する0なお、第2図中、符号25は静止
画制御部、26は3進カウンタである。
一方、表示メモリ18にはCRTIOに表示すべき複数
チャンネル(9チャンネル)の画像に対応して同数の記
憶エリアが設定されており、これらの記憶エリアに記憶
されている映像信号は、クロックパルスから生成された
アドレス信号によシアクセスされ、同じくクロックパル
スから生成されたテレビジョン同期信号によ5CRT1
0に表示される。
この場合の動作を第4図の表示メモリ制御部17のブロ
ック図に基づいて説明する。CPU20からの指令で制
御信号出力部24から制御信号が映像信号処理部え部6
、同期信号切り換え部7に送られ、両切り換え部6.7
の切換片6c、7cがそれぞれ接点6b、7bに切り換
わシ、この結果映像出力部8と偏向出力部9の入力端子
がそれぞれ表示メモリ18側に切り換わる。表示メモリ
制御部17においては水平同期信号発生カウンタ33が
クロックパルスをカラ/りしてテレビジ=17水平同期
信号を生成するとともに、該テレビジョン水平同期信号
に同期した表示メモリ18用の列方向アドレス信号を生
成する。壕だ垂直同期信号発生カウンタ34は前記水平
同期信号発生カウンタ33からのテレビジョン水平同期
信号をもとにテレビジョン垂直同期信号を生成し、同時
に表示メモリ18用の行方向アドレス信号を生成する。
表示制御回路35は前記テレビジョン水平同期信号とテ
レビジョン垂直同期信号に対応して切り換えスイッチ3
6,37.38を制御する。切り換えスイッチ36.3
7では切換片36b、37bがそれぞれ接点36a、3
7aに接続しており、そのため前記両同期信号発生カウ
ンタ33,34で生成されたアドレス信号はそれぞれ表
示メモリ18に供給され、このアドレス信号により表示
メモリ18がアクセスされ、表示メモリ18の記憶内容
が読み出される。この時、切り換えスイッチ38は接点
38aが閉じられているから、表示メモリ18から読み
出された映像信号は、D/Aコンバータ19に送出され
てアナログ信号に変換され、映像信号切り換え部6を通
じて映像出力部8に入力する。また水平同期信号発生カ
ウンタ33で生成されたテレビジョン水平同期信号と、
垂直同期信号発生カウンタ34で生成されたテレビジョ
ン垂直同期信号とは(以下、テレビジョン同期信号と総
称する)、同期信号切り換え部7を通じて偏向出力部9
に入力する。そしてこれらテレビジョン同期信号の表示
走査期間中に、表示メモリ18に記憶された複数チャン
ネルの映像信号がCRTloに表示され、一画面中の複
数チャンネルの画像のうち所定のチャンネルの画像が更
新表示される。
テレビジョン同期信号の垂直帰線期間には、表示制御回
路35の制御信号で切り換えスイッチ36.37の切換
片36b、37bがそれぞれ接点36c、37cに切り
換わって、表示メモリ18のアドレス信号線がCPU2
0のアドレスバスに接続し、捷だ切り換えスイッチ38
の接点38c         1が閉じられて、表示
メモリ18のデータ信号線がCPU20のデータバスに
接続する。この状態は、バッフ7メモリ15からのデー
タ転送を受は得る状態である。この時にバッファメモリ
15側においてCPUのアドレスバスがバッファメモリ
15のアドレス信号線に接続し、CPU20のデータバ
スがバッファメモリ15のデータ信号線に接続していれ
ば、表示メモリ18とバッファメモリ15とはCPU2
0のアドレスバス、データバスを介して接続する。この
ように接続されれば、CPU20はバッファメモリ15
からその記憶内容を読み出しこれを表示メモリ18の該
当記憶エリアへ転送する。この転送はテレビジョン同期
信号の垂直帰線期間毎に繰り返し、所要の1チャンネル
(Aチャンネル)の1フイ一ルド分の映像信号を転送し
、これをCRTIOに表示すると、次のチャンネル(こ
の例ではBチャンネル〕の映像信号の1フイ一ルド分を
記憶し表示する次のサイクルに入り、上述したAチャン
ネルの映像信号を記憶し表示する動作と同様の動作を繰
り返す。このようにして順次選局されるB〜■チャンネ
ルの映像信号の1フイ一ルド分を一旦バノファメモリ1
5に記憶したうえで、これを表示メモリ18に転送し、
該表示メモリ18から読み出してCRTIO画面の所定
個所に表示する。また1フイールドをバッファメモリ1
5に格納する際に、予め音声IF検波部39及び音声多
重デコーダ40にて音声多重信号の音声モードがステレ
オ放送モードか、二カ国語放送モードか或いはモノラル
放送モードであるかを事前に判別しておき、この判別出
力をCPU 20のデータバスに接続する。そしてノく
ノファメモリ15より表示メモリ18に画像データを転
送するときに、プログラムROM21と音声多重デコー
ダ40からの出力信号に基づき、各チャンネルの音声モ
ードの種類に応じて色指定されたチャンネル番号表示信
号を併せて転送するつこのような結果、CRTIOの画
面上には第5図に示すようにA、B、C・・・Iの9つ
のチャンネルの各画像の右上隅に各チャンネルに対応し
たチャンネル番号が併せて表示されるとともに各チャン
ネル番号はそのときの音声モードに応じて色別して例え
ばステレオ放送の場合には黄色に、二カ国語放送では赤
色に、モノラル放送では77ンにそれぞれ着色表示され
る。
(・ウ  静止画像の表示(スチルモード)操作部23
でスチルモードが選択されると、CPU20からの指令
でチューナ2における選局がいずれか1つのチャンネル
(この例ではDチャンネル)に固定される。またCPU
20からは指令信号Saが出てバッフツメモリ制御部1
4の静止画制御部25に入り、この静止画制御部25は
前記指令信号Saに対応した信号を書き込み期間検出部
26へ出力する。これに応答して書き込み期間検出部2
6は、第6図のタイムチャートに示すように所定チャン
ネル(Dチャンネル)の受信電波の2表示走査期間の長
さの書き込みパルスを発生する。この書き込みパルスは
、正確には受信電波の垂直同期信号の立ち下がりからそ
の2つ目の垂直同期信号の立ち上がりまでの長さであっ
て、この書き込みパルスによって1フレ一ム分の映像)
        信号の書き込みができる。書き込み・
クルレスは表示メモリ制御部17の水平同期信号発生カ
ウンタ33および垂直同期信号発生カウンタ34に送ら
れる。
また前記書き込みパルスは表示メモリ制御部】7の切り
換えスイッチ36.37へも送出され、該切り換えスイ
ッチ36.37においては切換片36b、37bが接点
36a、37aに切り換わる。従って表示メモリ18に
は書き込みパルスが立ち上がっている間、即ち受信電波
の同期信号の2表示走査期間中アドレス信号が供給され
る。一方、バッフ1メモリ15側ではマルチプレクサ1
2が第6図に示すような所定の順序で接点を切り換える
。即ち受信電波の第1表示走査期間には接点12aを閉
じY信号のみを導入し、第2の表示走査期間には1水平
開期期間毎に2つの接点12b。
12cを交互に閉じ、R−Y信号、B−Y信号を交互に
導入する。これらの映像信号はA/Dコンバータ13で
デジタル信号に変換されたのち、切り換えスイッチ29
を介して表示メモリ制御部17おり、そのためバッファ
メモリ制御部14側から送られてきた映像信号は表示メ
モリ18のデータ信号線に入力する。この表示メモリ1
8には既に受信電波の表示走査期間と同期したアドレス
信号が入るようになっているから、該アドレス信号のア
ドレス指定により、所定チャンネルの映像信号の1フレ
一ム分が所定記憶エリアに記憶される。
表示メモリ18に記憶された1フレ一ム分の映像信号の
読み出し、CRTIOへの表示の動作は前記(ロ)マル
チモードの場合と同じであって、映像信号切り換え部6
、同期信号切り換え部7のそれぞれの切換片6C+7c
が接点6b、7bに切り換わり、これによって映像出力
部8と偏向出力部9の各入力端子が表示メモリ18側に
切り換わる。
表示メモリ制御部17においては水平同期信号発生カウ
ンタ33がテレビジョン水平同期信号と、該テレビジョ
ン水平同期信号に同期した表示メモリ18用の列方向ア
ドレス信号とを生成する。また垂直同期信号発生カウン
タ34がテレビジョン垂直同期信号と、表示メモリ18
用の行方向アドレス信号とを生成する。切り換えスイッ
チ36゜37はこの時、表示制御回路35の制御により
、切換片36b、37bが接点36a、37bに接続し
ており、前記テレビジョン水平同期信号とテレビジョン
垂直同期信号とはそれぞれ表示メモリ18に供給され、
このテレビジョン同期信号により表示メモリ18がアク
セスされ、表示メモリ18の記憶内容が読み出される。
また切り換えスイッチ38は接点38aが閉じられてお
り、そのだめ表示メモリ18から読み出された映像信号
は、D/Aコンバータ19に送出されてアナログ信号に
変換され、映像信号切り換え部6を通じて映像出力部8
に入力する。またテレビジョン同期信号は同期信号切り
換え部7を通じて偏向出力部9に入力する。これによっ
て、表示メモリ18に記憶された所定の1チャンネル(
Dチャンネル)の映像信号がCRTIOに表示される。
こののち表示メモリ18の記憶内容は更新されず同じ記
憶内容が続けて読み出し表示されるから、CRTIOに
は第7図の構成図に示すような所定チャンネル(Dチャ
ンネル)の画像が静止状態で映出される。
〈発明の効果〉 以上のように、本発明によれば、操作部をマルチモード
(複数画像表示)に切り換えることによって、CRT画
面中に複数チャンネルの画像が同時に表示されるから、
視聴者は所望時に複数チャンネルの放送内容を即座に確
認することができ、面倒なチャンネル操作をする必要が
なく、見たい放送を容易に選局することができて便利で
ある。
また映像信号を一旦バノファメモリに記憶したのちその
記憶内容をCPUにより逐次表示メモリに転送しCRT
に表示するから、CRT画面中の画像の更新が連続的で
、滑らかな画像が得られ、視覚効果に優れている。
さらに本発明によれば、操作部をマルチモードに切り換
えた場合、複数チャンネルの画像とともに各チャンネル
のそのときの音声モードが併せて表示されるため、いま
いずれのチャンネルで音声多重放送が行なわれているか
、またその内容がステレオ放送か二カ国語放送であるか
も即座に確認することができる。
このほか、通常の受信を行なう単一のチューナをそのま
ま利用するものであるから、マルチモードのために新た
に受信チャンネルをセットしなくでも、通常の受信時と
同数のチャンネルを受信し同時に表示することができ、
セット操作が不要で使いやすく、しかも構成が簡単で、
既存のテレビジョン受像機に実施することができる。
【図面の簡単な説明】
第1図は本発明の一実施例のブ0ツク図、第2図はその
バッファメモリ制御部のブロック図、第3図はマルチモ
ード時の記憶動作を示すタイムチャート、第4図は表示
メモリ制御部のブロック図、第5図はマルチモード時の
CRT画面の構成図、第6図はスチルモード時の記憶動
作を示すタイムチャート、第7図はスチルモード時のC
RT画面の構成図である。 2 ・チューナ、6・・・映像信号切り換え部、7同期
信号切り換え部、10・・・CRT、11・・選局  
      1部、14・・バッファメモリ制御部、1
5−・ノくラフアメモリ、17・・・表示メモリ制御部
、18・・・表示メモリ、20・・中央制御部(CPU
)、23・操作部、40・音声多重デコーダ

Claims (1)

    【特許請求の範囲】
  1. 1、単一のチューナにより一定周期でチャンネルを切り
    換えて各チャンネルの映像信号を記憶し、この記憶した
    映像信号を順次読み出して一画面中に複数のチャンネル
    の画像を表示し、あるいは一画面中にいずれか1チャン
    ネルの静止画像を表示するテレビジョン受像機であって
    、前記チューナの受信チャンネルを切り換える選局部と
    、選局されたいずれかのチャンネルの映像信号の一画像
    分を記憶するバッファメモリと、前記選局されたいずれ
    かのチャンネルの音声多重信号の音声モードを判別する
    音声多重デコーダ部と、選局された1もしくは複数チャ
    ンネルの各映像信号の一画像分を記憶する表示メモリと
    、受信電波中の同期信号に基づいて前記バッファメモリ
    への書き込みを制御するバッファメモリ制御部と、クロ
    ックパルスに基づくテレビジョン同期信号を生成すると
    ともに該テレビジョン同期信号に同期して前記表示メモ
    リへの書き込み読み出しを制御する表示メモリ制御部と
    、CRTへの映像出力部および偏向出力部の前段にあっ
    て該両部への入力をそれぞれ前記表示メモリ側に切り換
    える映像信号切り換え部および同期信号切り換え部と、
    前記各部を制御する中央制御部と、CRTの表示モード
    を選択するために操作される操作部とを備え、前記中央
    制御部は一画面中に複数チャンネルの画像を表示すると
    きは、該チャンネルの同期信号の表示走査期間中に一画
    像分の映像信号をバッファメモリに記憶させたのち、テ
    レビジョン同期信号の垂直帰線期間中にバッファメモリ
    の内容を表示メモリに転送し、この記憶内容をテレビジ
    ョン同期信号の表示走査期間中に読み出してCRTに送
    出するとともにこの表示走査期間中に前記音声多重デコ
    ーダ部にて判別された音声モード情報をも併せてCRT
    に送出し、複数チャンネルの各画面上に各チャンネルに
    対応した音声モードの種類をそれぞれ表示できるように
    したことを特徴とするテレビジョン受像機。
JP59172136A 1984-08-18 1984-08-18 テレビジョン受像機 Expired - Fee Related JPH0634504B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59172136A JPH0634504B2 (ja) 1984-08-18 1984-08-18 テレビジョン受像機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59172136A JPH0634504B2 (ja) 1984-08-18 1984-08-18 テレビジョン受像機

Publications (2)

Publication Number Publication Date
JPS6150471A true JPS6150471A (ja) 1986-03-12
JPH0634504B2 JPH0634504B2 (ja) 1994-05-02

Family

ID=15936231

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59172136A Expired - Fee Related JPH0634504B2 (ja) 1984-08-18 1984-08-18 テレビジョン受像機

Country Status (1)

Country Link
JP (1) JPH0634504B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5506628A (en) * 1988-06-14 1996-04-09 Samsung Electronics Co., Ltd. Menu-type multi-channel system having a page up/down mode feature
US7068329B1 (en) * 1999-08-31 2006-06-27 Ati International Srl Method and system for providing a video signal

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4946330A (ja) * 1972-09-05 1974-05-02
JPS49129419A (ja) * 1973-04-11 1974-12-11
JPS5518157A (en) * 1978-07-25 1980-02-08 Matsushita Electric Ind Co Ltd Multi-sound display circuit
JPS57123031A (en) * 1981-01-22 1982-07-31 Toshiba Mach Co Ltd Metal mold for injection-compression molding and method using it

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4946330A (ja) * 1972-09-05 1974-05-02
JPS49129419A (ja) * 1973-04-11 1974-12-11
JPS5518157A (en) * 1978-07-25 1980-02-08 Matsushita Electric Ind Co Ltd Multi-sound display circuit
JPS57123031A (en) * 1981-01-22 1982-07-31 Toshiba Mach Co Ltd Metal mold for injection-compression molding and method using it

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5506628A (en) * 1988-06-14 1996-04-09 Samsung Electronics Co., Ltd. Menu-type multi-channel system having a page up/down mode feature
US7068329B1 (en) * 1999-08-31 2006-06-27 Ati International Srl Method and system for providing a video signal

Also Published As

Publication number Publication date
JPH0634504B2 (ja) 1994-05-02

Similar Documents

Publication Publication Date Title
US4729028A (en) Television receiver with multipicture display
JP2829962B2 (ja) テレビジョン受像機
JPH06209438A (ja) 高品位テレビを利用した多重再生方法および多重再生装置
JP3526056B2 (ja) テレビジョン受像機
JP2543025B2 (ja) テレビジヨン受像機
JPS6150471A (ja) テレビジヨン受像機
JPS62181A (ja) 映像処理装置
JPH0683408B2 (ja) テレビジョン受像機
JPS60257681A (ja) テレビジヨン受像機
JPS6116682A (ja) テレビジヨン受像機の縦スクロ−ル表示装置
JPS62154884A (ja) テレビジヨン受像機
JPS61258578A (ja) テレビジヨン受信機
JPS6213174A (ja) テレビジヨン受像機
JPS6116683A (ja) テレビジヨン受像機
JPS61205080A (ja) 静止画装置
KR0131980B1 (ko) 더블 피아이피 디스플레이 방법 및 장치
JPS61109382A (ja) テレビジヨン受像機
JP2545853B2 (ja) 多方式信号の同時表示可能なテレビジョン受像機
JP3393479B2 (ja) 画像表示音声出力装置
JPH0638649B2 (ja) 2画面表示機能付高画質テレビジヨン受信機
JPH0846889A (ja) 2画面表示機能付高画質テレビジョン受信機
JP2672584B2 (ja) 文字放送受信機
JPH0851575A (ja) 2画面表示機能付高画質テレビジョン受信機
JPS612477A (ja) 多画面表示テレビジヨン受信機
JPH0851576A (ja) 2画面表示機能付高画質テレビジョン受信機

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees