JPS6135621B2 - - Google Patents

Info

Publication number
JPS6135621B2
JPS6135621B2 JP9807878A JP9807878A JPS6135621B2 JP S6135621 B2 JPS6135621 B2 JP S6135621B2 JP 9807878 A JP9807878 A JP 9807878A JP 9807878 A JP9807878 A JP 9807878A JP S6135621 B2 JPS6135621 B2 JP S6135621B2
Authority
JP
Japan
Prior art keywords
signal
recording
pcm
signals
channel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9807878A
Other languages
Japanese (ja)
Other versions
JPS5525843A (en
Inventor
Masahiko Morisono
Yoshitaka Hashimoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP9807878A priority Critical patent/JPS5525843A/en
Publication of JPS5525843A publication Critical patent/JPS5525843A/en
Publication of JPS6135621B2 publication Critical patent/JPS6135621B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals
    • G11B27/036Insert-editing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals
    • G11B27/032Electronic editing of digitised analogue information signals, e.g. audio or video signals on tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Management Or Editing Of Information On Record Carriers (AREA)

Description

【発明の詳細な説明】 本発明は、回転ヘツド形磁気記録再生装置(ヘ
リカルスキヤン形VTR)を用いてPCM信号を記
録再生する場合に適用される多チヤンネル信号の
記録装置に関する。
DETAILED DESCRIPTION OF THE INVENTION The present invention relates to a multichannel signal recording device that is applied when recording and reproducing PCM signals using a rotating head type magnetic recording and reproducing device (helical scan type VTR).

従来から知られている固定ヘツド多トラツク磁
気記録再生装置では、各トラツクごとに消去や再
記録ができるので、特にオーデイオ信号のミキシ
ングやアフターレコーデイングなどを各チヤンネ
ルごとに処理する場合に使用して好適である。こ
れに対して、回転ヘツド形の記録再生装置により
多チヤンネル信号を記録するときには、多チヤン
ネル信号を時分割多重方式でトラツクに記録す
る。この場合には、既に記録されている任意のチ
ヤンネルの信号を新たな信号に置き替える処理が
困難となる。
Conventionally known fixed head multi-track magnetic recording and reproducing devices are capable of erasing and re-recording for each track, so they are particularly suitable for processing audio signal mixing and after-recording for each channel. It is. On the other hand, when recording multi-channel signals using a rotary head type recording/reproducing device, the multi-channel signals are recorded on a track using a time division multiplexing method. In this case, it becomes difficult to replace the already recorded signal of any channel with a new signal.

本発明は、時分割多重化された信号を1トラツ
ク上に回転ヘツドにより記録すると共に、各チヤ
ンネルごとに信号を再記録することを可能とする
ようにしたものである。
The present invention allows time-division multiplexed signals to be recorded on one track by a rotating head, and the signals to be re-recorded for each channel.

以下、本発明を回転2ヘツド形VTRに適用し
た一実施例について説明する。第1図A及びBに
回転2ヘツド形VTRが模式的に示されている。
1は、矢印方向にフレーム周波数で回転するテー
プ案内ドラムを示し、180゜よりやや大きい巻付
角で且つ斜めに磁気テープ2がテープ案内ドラム
1の周面にめぐらされた状態で磁気テープ2が矢
印方向に走行する。テープ案内ドラム1と一体に
回転し、互いに180゜の角間隔となるように記録
再生用の磁気ヘツド3a,3bがテープ案内ドラ
ム1に取付けられ、同様にテープ案内ドラム1と
一体に回転し、互いに180゜の角間隔となるよう
に消去ヘツド4a,4bがテープ案内ドラム1に
取付けられる。更に、テープ案内ドラム1の底面
に固着された磁性片5と固定の検出コイル6とに
よつて回転位置検出手段が構成され、検出コイル
6からテープ案内ドラム1従つて磁気ヘツド3
a,3b及び消去ヘツド4a,4bの回転位相と
一定の関係にある検出パルスが発生する。磁気テ
ープ2の記録パターンは、第2図に示すように磁
気ヘツド3aにより形成される記録トラツク7a
と磁気ヘツド3bにより形成される記録トラツク
7bとが交互に形成されるものとなる。消去ヘツ
ド4a又は4bは、記録トラツク7a又は7bを
消去できる。図示されてないが、磁気テープ2の
上側サイド及び下側サイドの夫々に沿う長手方向
にオーデイオ信号用トラツク及びコントロール信
号用トラツクが設けられる。
An embodiment in which the present invention is applied to a rotating two-head type VTR will be described below. A rotary two-head type VTR is schematically shown in FIGS. 1A and 1B.
1 shows a tape guide drum that rotates at a frame frequency in the direction of the arrow, and the magnetic tape 2 is wound diagonally around the circumferential surface of the tape guide drum 1 at a winding angle slightly larger than 180°. Drive in the direction of the arrow. Magnetic heads 3a and 3b for recording and reproducing are attached to the tape guide drum 1 so as to rotate together with the tape guide drum 1 and are spaced apart from each other by 180 degrees; Erasing heads 4a and 4b are mounted on tape guide drum 1 with an angular spacing of 180° from each other. Further, the magnetic piece 5 fixed to the bottom surface of the tape guide drum 1 and a fixed detection coil 6 constitute a rotational position detection means, and the detection coil 6 detects the tape guide drum 1 and the magnetic head 3.
A detection pulse is generated which has a constant relationship with the rotational phase of the erase heads 4a, 3b and the erasing heads 4a, 4b. The recording pattern of the magnetic tape 2 is a recording track 7a formed by a magnetic head 3a as shown in FIG.
and recording tracks 7b formed by the magnetic head 3b are alternately formed. Erasing head 4a or 4b can erase recorded track 7a or 7b. Although not shown, audio signal tracks and control signal tracks are provided in the longitudinal direction along the upper and lower sides of the magnetic tape 2, respectively.

なお、回転ヘツド形の記録装置の構成は、第1
図に示すもの以外に、上下に分離されたテープ案
内ドラムの一方のみが回転する構成や、1ヘツド
形のものなど種々知られており、これらの記録装
置に広く本発明は適用することができる。また、
回転位置検出手段として、磁気的構成以外に、静
電的或いは光学的構成のものを用いても良く、更
に、検出パルスがフイールド周期で発生するよう
な構成(検出コイル6を2個配設する)であつて
も構わない。
Note that the configuration of the rotary head type recording device is as follows:
In addition to the one shown in the figure, various types of recording devices are known, such as a configuration in which only one side of the tape guide drum rotates, which is separated into an upper and lower part, and a one-head type, and the present invention can be widely applied to these recording devices. . Also,
In addition to the magnetic configuration, an electrostatic or optical configuration may be used as the rotational position detection means, and a configuration in which a detection pulse is generated at a field period (two detection coils 6 are provided) may be used. ).

第3図に本発明の一実施例の記録・消去系回路
が示される。8A,8B,8C,8Dで示される
入力端子の夫々に4チヤンネルのオーデイオ信号
が供給され、A/D変換器9A,9B,9C,9
Dによつて各チヤンネルのオーデイオ信号がサン
プリング及びコード化(即ちPCM変調)され、
各チヤンネルのPCM信号SA、SB、SC、SDが得
られる。RAM等で構成されているメモリー10
A,10B,10C10Dの書込みクロツク周波
数に比して読出しクロツク周波数を高くすること
によつて各チヤンネルのPCM信号の時間軸が圧
縮される。時間軸圧縮処理によつてヘツド切替部
分、アンブル信号、同期信号の夫々に相当する期
間と他のチヤンネルのPCM信号が挿入される期
間とが形成される。この圧縮処理がなされた
PCM信号SA、SB、SC、SDがマルチプレクサ1
1によつて1チヤンネルの信号として結合され、
混合回路12に供給される。混合回路12におい
て、アンブル信号及び同期信号がデータに付加さ
れて記録信号SRが得られ、記録信号SRが変調回
路13、記録アンプ14、記録ゲート回路15の
端子a側を介して磁気ヘツド3a,3bに供給さ
れる。変調回路13は、記録信号SR記録方式を
変換するためのもので、例えばNRZ方式から位相
変調方式に記録信号SRが変換される。消去ヘツ
ド4a,4bには、バイアス発振器16からの消
去バイアス信号がバイアスアンプ17と消去ゲー
ト回路18の端子a側を介して供給される。
FIG. 3 shows a recording/erasing circuit according to an embodiment of the present invention. Four channels of audio signals are supplied to input terminals 8A, 8B, 8C, and 8D, respectively, and A/D converters 9A, 9B, 9C, and 9
The audio signal of each channel is sampled and encoded (i.e., PCM modulated) by
PCM signals SA, SB, SC, and SD of each channel can be obtained. Memory 10 consisting of RAM etc.
By making the read clock frequency higher than the write clock frequency of A, 10B, 10C10D, the time base of the PCM signal of each channel is compressed. Through time axis compression processing, periods corresponding to the head switching portion, amble signal, and synchronization signal, and periods in which PCM signals of other channels are inserted are formed. This compression process was done
PCM signals SA, SB, SC, SD are multiplexer 1
1 as a single channel signal,
It is supplied to the mixing circuit 12. In the mixing circuit 12, the amble signal and the synchronization signal are added to the data to obtain a recording signal SR, and the recording signal SR is sent to the magnetic head 3a, 3b. The modulation circuit 13 is for converting the recording method of the recording signal SR, for example, converting the recording signal SR from the NRZ method to the phase modulation method. An erase bias signal from a bias oscillator 16 is supplied to the erase heads 4a and 4b via a bias amplifier 17 and an erase gate circuit 18 on the terminal a side.

A/D変換器9A〜9Dに対するサンプリング
パルス及びクロツクパルス、メモリー10A〜1
0Dに対するコントロールパルス及びクロツクパ
ルス、マルチプレクサ11及び変調回路13に対
するコントロールパルス、混合回路12に対する
アンブル信号及び同期信号、記録ゲート回路15
及び消去ゲート回路18を制御するゲートパルス
Pr及びPeがパルス発生器19から発生する。こ
れらのパルス信号は、基準発振器の出力から形成
される。また、ゲートパルスPr及びPeで記録ゲ
ート回路15及び消去ゲート回路18を制御する
ことによつて所望のチヤンネルについての消去・
再記録を可能としており、そのために検出コイル
6からの検出パルスPgがパルス発生器19に供
給され、ゲートパルスPr及びPeの位相と磁気ヘ
ツド3a,3bの回転位相とが関係づけられてい
る。
Sampling pulses and clock pulses for A/D converters 9A-9D, memories 10A-1
Control pulses and clock pulses for 0D, control pulses for multiplexer 11 and modulation circuit 13, amble signal and synchronization signal for mixing circuit 12, recording gate circuit 15
and a gate pulse for controlling the erase gate circuit 18
Pr and Pe are generated from the pulse generator 19. These pulse signals are formed from the output of the reference oscillator. Also, by controlling the recording gate circuit 15 and the erasing gate circuit 18 with gate pulses Pr and Pe, erasing and erasing of a desired channel can be performed.
Re-recording is possible, and for this purpose the detection pulse Pg from the detection coil 6 is supplied to the pulse generator 19, and the phases of the gate pulses Pr and Pe are correlated with the rotational phases of the magnetic heads 3a, 3b.

なお、メモリー10A〜10DにおいてPCM
信号の配列の順序をもとの順序と並びかえるイン
ターリーブの処理を行なうようにしても良い。
PCM信号を誤り訂正符号の形態とし、インター
リーブされたこのPCM信号に誤り検出信号を付
加して伝送すれば、再生時に配列の順序をもとの
ものに戻すことによつてドロツプアウトによるバ
ースト誤りを分散でき、誤りの訂正(又は補正)
が容易となる利点がある。
In addition, in memory 10A to 10D, PCM
Interleaving processing may be performed to rearrange the signal arrangement order from the original order.
If the PCM signal is in the form of an error correction code and an error detection signal is added to the interleaved PCM signal and transmitted, burst errors caused by dropouts can be dispersed by restoring the arrangement order to the original during playback. Yes, correction of errors (or amendments)
This has the advantage of making it easier.

第4図は、再生系の信号処理回路を示す。磁気
ヘツド3a又は3bからの再生信号は、図示され
てないがスイツチング回路によつて連続化され、
再生アンプ20を介してパルス検出回路21に供
給される。パルス検出回路21によつてパルス信
号に波形整形された再生信号が得られ、これが復
調回路22、PLL回路23、パルス発生器24に
供給される。復調回路22は、記録系における変
調回路13とは逆に位相変調方式の再生信号を
NRZ方式に変換するためのものである。また、
PLL回路23は、再生信号に同期するクロツクパ
ルスを抽出するためであり、このクロツクパルス
が復調回路22及びパルス発生器24に供給され
る。
FIG. 4 shows a reproduction system signal processing circuit. The reproduced signal from the magnetic head 3a or 3b is made continuous by a switching circuit (not shown).
The signal is supplied to a pulse detection circuit 21 via a reproduction amplifier 20. A reproduced signal waveform-shaped into a pulse signal is obtained by the pulse detection circuit 21, and this is supplied to the demodulation circuit 22, the PLL circuit 23, and the pulse generator 24. The demodulation circuit 22, in contrast to the modulation circuit 13 in the recording system, receives a phase modulation type reproduction signal.
This is for converting to NRZ format. Also,
The PLL circuit 23 is for extracting a clock pulse synchronized with the reproduced signal, and this clock pulse is supplied to the demodulation circuit 22 and the pulse generator 24.

復調回路22より現れる再生PCM信号がデマ
ルチプレクサ25によつて4個のチヤンネルの
PCM信号に分離され、夫々メモリー26A,2
6B,26C,26Dに書込まれる。デマルチプ
レクサ25に対するコントロールパルス並びにメ
モリー26A〜26Dに対する書込みクロツクパ
ルス及びコントロールパルスがパルス発生器24
から発生する。メモリー26A〜26Dからのデ
ータの読出しは、パルス発生回路27から発生す
る一定周波数の読出しクロツクパルスによつて行
なわれる。読出しクロツクパルスの周波数が書込
みクロツクパルスの周波数に比して低くされてい
ることによつて時間軸伸長処理がなされ、これと
共に時間軸変動分が除去される。デインターリー
ブの処理は、メモリー26A〜26Dにおけるア
ドレス制御で行なうことができる。そして読出さ
れた各チヤンネルのPCM信号が夫々D/A変換
器28A,28B,28C,28Dによつてオー
デイオ信号に変換され、出力端子29A,29
B,29C,29Dに生じる。
The reproduced PCM signal appearing from the demodulation circuit 22 is divided into four channels by the demultiplexer 25.
Separated into PCM signals, memories 26A and 2
Written to 6B, 26C, and 26D. Control pulses for demultiplexer 25 and write clock pulses and control pulses for memories 26A-26D are provided by pulse generator 24.
arises from. Reading of data from the memories 26A-26D is performed by a constant frequency read clock pulse generated from a pulse generating circuit 27. By lowering the frequency of the read clock pulses compared to the frequency of the write clock pulses, time base expansion processing is performed, and along with this, time base fluctuations are removed. Deinterleaving processing can be performed by address control in the memories 26A to 26D. The read PCM signals of each channel are converted into audio signals by D/A converters 28A, 28B, 28C, and 28D, respectively, and output terminals 29A, 29
Occurs in B, 29C, and 29D.

第5図に上述の記録・再生系回路によつて4チ
ヤンネルのPCM信号(各チヤンネルをA,B,
C,Dの符号で区別する)が時分割多重される状
態が示される。例えばテレビジヨン信号における
1フイールドの期間が1本のトラツク7a又は7
bに対応しており、第5図には、第Nフイールド
と第(N+1)フイールドとの2フイールドの期
間が示されている。1フイールド期間のうちで以
前のフイールドと隣接するヘツド切替部分には信
号が記録されず、それ以外の期間に1ストライブ
の信号が記録される。A/D変換器9A〜9Dに
よつて各チヤンネルのオーデイオ信号に関する
PCM信号SA〜SDが形成され、夫々のPCM信号
の所定の長さがメモリー10A〜10Dによつて
時間軸圧縮されて、PCM信号SA〜SDが得られ
る。この時間軸圧縮処理のなされた各チヤンネル
のPCM信号がマルチプレクサ11によつて1チ
ヤンネルの信号に多重化され、更にアンブル信号
及び同期信号が混合回路12で付加されることに
よつて記録信号SRが得られる。
Figure 5 shows four channels of PCM signals (each channel is A, B,
(distinguished by the symbols C and D) are time-division multiplexed. For example, one field period in a television signal corresponds to one track 7a or 7.
b, and FIG. 5 shows a period of two fields, the Nth field and the (N+1)th field. No signal is recorded in the head switching portion adjacent to the previous field within one field period, and one stripe signal is recorded in the other period. Regarding the audio signal of each channel by A/D converters 9A to 9D.
PCM signals SA-SD are formed, and a predetermined length of each PCM signal is time-base compressed by memories 10A-10D to obtain PCM signals SA-SD. The PCM signals of each channel subjected to this time axis compression processing are multiplexed into one channel signal by a multiplexer 11, and an amble signal and a synchronization signal are added by a mixing circuit 12, thereby producing a recording signal SR. can get.

異なるチヤンネルのPCM信号同士の間に〓で
示すアンブル信号が付加され、第6図に拡大して
示すように、Aで示すあるチヤンネルのPCM信
号例えばA11とその前に付加されたアンブル信号
とで1セクシヨンが構成される。アンブル信号及
びPCM信号(例えばA11)は、夫々x(sec),y
(sec)の長さとされる。この1セクシヨン中の
PCM信号例えばA11は、l個のブロツクで構成さ
れ、各ブロツクの先頭には、〓で示すようにa
(sec)の長さの同期信号が付加されており、1ブ
ロツク中のPCM信号例えばA111は、b(sec)の
長さとされる。
An amble signal indicated by 〓 is added between the PCM signals of different channels, and as shown in the enlarged view in Fig. 6, the PCM signal of a certain channel indicated by A, for example, A11 and the amble signal added before it, are One section is composed of: The amble signal and the PCM signal (for example A 11 ) are x (sec) and y
(sec) length. during this one section
A PCM signal, for example, A11 , is composed of l blocks, and at the beginning of each block is a
A synchronization signal with a length of (sec) is added, and a PCM signal in one block, for example, A111 , has a length of b (sec).

上述のコード構成は、一般的には、多重化する
チヤンネル数をm、1ストライプ中のセグメント
数をn、1セグメントの長さをz(sec)、1スト
ライプの長さをv(sec)とすれば、下記のよう
に表わすことができる。
In the above code structure, the number of channels to be multiplexed is generally m, the number of segments in one stripe is n, the length of one segment is z (sec), and the length of one stripe is v (sec). Then, it can be expressed as below.

1ブロツクの長さ:y=l(a+b)(sec) 1セグメントの長さ:z=m(x+y)(sec) 1ストライプの長さ:v=nz (sec) 但し、l、m、nは正の整数であり、上述実施
例は、(m=4)(n=4)の場合である。
Length of 1 block: y = l (a + b) (sec) Length of 1 segment: z = m (x + y) (sec) Length of 1 stripe: v = nz (sec) However, l, m, n are It is a positive integer, and the above embodiment is a case where (m=4) (n=4).

各チヤンネルの信号の切れ目ごとにアンブル信
号を挿入してあるのは、チヤンネルごとに消去・
再記録を行なうと、信号の継ぎ目で位相ずれが生
じ、再生時に再生信号のビツト同期がとれなくな
るのをふせぐためである。アンブル信号のしめる
長さx(sec)は、再生信号に含まれる時間変動
分、ビツト同期引込みに使用するPLL回路23の
クロツク信号抽出の応答速度、記録ゲート回路1
5及び消去ゲート回路18の応答速度を考慮して
定められる。アンブル信号は、ビツト周波数など
の一定周波数のパルス信号の形態とされる。1ス
トライプ中のセグメント数nを多く取ろうとする
と、アンブル信号の占める割合が大きくなり冗長
度が増大する。一方セグメント数nを少なくする
と、1度の消去・再記録処理で取り扱う信号のサ
ンプル数が多くなりきめ細かい処理はしにくくな
る。然も時間軸圧縮伸長処理に必要なメモリー容
量も大きくなる不都合が生じる。更に、前述のよ
うなインターリーブ及びデインターリーブの処理
によつてドロツプアウトによる誤りを分散させ、
誤り検出又は誤り訂正符号で誤りを検出又は訂正
するようにしている場合には、1度の消去・再記
録処理で取り扱う範囲(1セクシヨン)内でイン
ターリーブ及びデインターリーブが完結すること
が望ましい。
Amble signals are inserted at each signal break of each channel.
This is to prevent the re-recording from causing a phase shift at the signal joint, which would cause the reproduced signal to become out of bit synchronization during reproduction. The length x (sec) of the amble signal is determined by the time fluctuation included in the reproduced signal, the response speed of the clock signal extraction of the PLL circuit 23 used for bit synchronization pull-in, and the recording gate circuit 1.
5 and the response speed of the erase gate circuit 18. The amble signal is in the form of a pulse signal with a constant frequency such as a bit frequency. If an attempt is made to increase the number of segments n in one stripe, the proportion occupied by the amble signal will increase and redundancy will increase. On the other hand, if the number of segments n is decreased, the number of signal samples handled in one erase/rerecord process increases, making it difficult to perform detailed processing. However, there is a problem in that the memory capacity required for the time axis compression/expansion process also becomes large. Furthermore, errors due to dropout are dispersed by interleaving and deinterleaving processing as described above,
When errors are detected or corrected using an error detection or error correction code, it is desirable that interleaving and deinterleaving be completed within a range (one section) handled by one erasure/rerecording process.

以上のように記録された多チヤンネル信号のう
ちであるチヤンネル(例えばBで示されるチヤン
ネル)について消去・再記録を行なう場合につい
て第7図〜第9図を参照して説明する。
The case of erasing and re-recording a certain channel (for example, the channel indicated by B) among the multi-channel signals recorded as described above will be explained with reference to FIGS. 7 to 9.

第7図Aは、検出コイル6からの検出パルス
Pgを示し、第7図Bは、消去ヘツド4a又は4
bを基準とした記録トラツク7a又は7bを示
す。検出パルスPgを起点とし、カウンタで基準
のクロツクパルスを計数することにより、第7図
Cに示すように、各セグメントのうちでBで示さ
れるチヤンネルのPCM信号B11,B12,B13……及
びその前後のアンブル信号を1部含む位置に消去
ヘツド4a又は4bが対接する期間で“1”とな
るゲートパルスPeが形成される。ゲートパルス
Peが“1”となると、消去ゲート回路18の接
続状態がb側からa側に切替わり、消去バイアス
信号が消去ヘツド4a,4bに加わり、第7図D
に示すようにこの部分のみが消去されることにな
る。第7図B,C,Dに夫々対応する第8図A,
B,Cに例えばPCM信号B12が消去される状態が
拡大して示される。第7図Dは、磁気ヘツド3a
又は3bを基準とした記録トラツク7a又は7b
を示している。記録トラツク7a又は7bのうち
で信号が消去された部分に磁気ヘツド3a又は3
bが対接する期間で“1”となるゲートパルス
Pr(第7図E)が形成される。このゲートパル
スPrが“1”となる期間でのみ記録ゲート回路
15の接続状態がb側からa側に切替わり、チヤ
ンネルBに関する新たな1セクシヨン分のPCM
信号B11′,B12′,B13′……(第7図F)が磁気ヘ
ツド3a又は3bに加わる。この再記録動作によ
り第7図Gに示すようにチヤンネルBのみが再記
録されてなる記録パターンが得られる。第7図D
〜Gに夫々対応する第9図A〜Dに示すように、
ゲートパルスPrの“1”の期間は、再記録され
る1セクシヨン分のPCM信号の長さより長くさ
れ、PCM信号B12′と共にその前後にアンブル信号
が付加された再記録信号が記録されるようになさ
れる。従つて記録された信号パターンで消去・再
記録による過渡部分は、第9図Dにおいて破線で
示すようにアンブル信号の期間内の略々中央部に
含まれることになる。従つてもともと記録されて
いるA,C,Dのチヤンネルに関するPCM信号
と再記録されるBのチヤンネルに関するPCM信
号との間に位相ズレが生じても、アンブル信号の
部分でPLL回路23が同期状態となり、再生
PCM信号の処理を正しく行なうことができる。
FIG. 7A shows the detection pulse from the detection coil 6.
Pg, and FIG. 7B shows the erasing head 4a or 4.
A recording track 7a or 7b is shown with b as a reference. By counting the reference clock pulses with a counter using the detection pulse Pg as the starting point, as shown in FIG. 7C, the PCM signals B 11 , B 12 , B 13 . A gate pulse Pe that becomes "1" is formed during the period in which the erasing head 4a or 4b is in contact with a position including a part of the amble signal before and after that. gate pulse
When Pe becomes "1", the connection state of the erase gate circuit 18 is switched from the b side to the a side, and the erase bias signal is applied to the erase heads 4a and 4b, as shown in FIG.
Only this part will be erased as shown in . Figure 8 A, which corresponds to Figure 7 B, C, and D, respectively.
For example, the state in which the PCM signal B12 is erased is shown enlarged in B and C. FIG. 7D shows the magnetic head 3a.
Or recording track 7a or 7b based on 3b
It shows. The magnetic head 3a or 3 is placed on the portion of the recording track 7a or 7b where the signal has been erased.
Gate pulse that becomes “1” during the period when b is in contact with
Pr (Fig. 7E) is formed. Only during this period when the gate pulse Pr is "1", the connection state of the recording gate circuit 15 is switched from the b side to the a side, and a new section of PCM regarding channel B is generated.
Signals B11 ', B12 ', B13 '... (FIG. 7F) are applied to the magnetic head 3a or 3b. Through this re-recording operation, a recording pattern in which only channel B is re-recorded is obtained as shown in FIG. 7G. Figure 7D
As shown in FIGS. 9A to D corresponding to ~G, respectively,
The period of "1" of the gate pulse Pr is made longer than the length of the PCM signal for one section to be re-recorded, so that the re-recording signal with the amble signal added before and after it is recorded together with the PCM signal B12 '. done to. Therefore, the transient portion of the recorded signal pattern due to erasing and re-recording is included approximately in the center of the amble signal period, as shown by the broken line in FIG. 9D. Therefore, even if a phase shift occurs between the originally recorded PCM signals for the A, C, and D channels and the re-recorded PCM signals for the B channel, the PLL circuit 23 is in a synchronized state in the amble signal portion. and play
PCM signals can be processed correctly.

上述の本発明の一実施例では、4チヤンネルの
オーデイオ信号をPCM変調して磁気テープ2に
記録すると共に、そのうちの任意のチヤンネルの
PCM信号を新たなPCM信号でおき替えるように
している。この場合、磁気テープ2にビデオ信号
を併せて記録することも可能である。一例として
回転2ヘツド形のVTRにおける各2個のヘツド
として、3個のヘツドチツプを重ねたヘツドブロ
ツクを用いて、第10図に示すように1度の走査
で3個の記録トラツク7a1,7a2,7a3又は7
b1,7b2,7b3が形成される構成で実現できる。
この場合、2本の記録トラツク7a1,7a2又は7
b1,7b2には、PCM変調されたビデオ信号が記
録され、斜線で示す他の1本の記録トラツク7a3
又は7b3にはPCM変調され上述のように時分割
多重化されたオーデイオ信号が記録される。2本
のトラツクとしてビデオ信号を記録するのは、
PCM変調されたビデオ信号のビツト周波数を
VTRの伝送帯域内におさめるためである。この
ようにビデオ信号とオーデイオ信号との両者を記
録すれば、前述実施例について説明したのと同様
の消去・再記録動作によつてオーデイオ信号の任
意のチヤンネルをアフターレコーデイングするこ
とができる。
In one embodiment of the present invention described above, four channels of audio signals are PCM-modulated and recorded on the magnetic tape 2, and any of the channels is recorded on the magnetic tape 2.
The PCM signal is replaced with a new PCM signal. In this case, it is also possible to record a video signal on the magnetic tape 2 as well. As an example, in a rotating two-head type VTR, a headblock with three head chips stacked on top of each other is used as each two heads, and three recording tracks 7a 1 and 7a 2 are recorded in one scan as shown in FIG. ,7a 3 or 7
This can be realized with a configuration in which b 1 , 7b 2 , and 7b 3 are formed.
In this case, two recording tracks 7a 1 , 7a 2 or 7
PCM modulated video signals are recorded on b 1 and 7b 2 , and one other recording track 7a 3 indicated by diagonal lines
Or, in 7b3 , an audio signal that has been PCM modulated and time division multiplexed as described above is recorded. Recording the video signal as two tracks is
Bit frequency of PCM modulated video signal
This is to keep it within the transmission band of the VTR. By recording both the video signal and the audio signal in this way, it is possible to after-record any channel of the audio signal by performing the same erasing and re-recording operations as described in the previous embodiment.

以上の説明から理解されるように、本発明に依
れば、多チヤンネルの信号を記録することができ
ると共に、そのうちの任意のチヤンネルについて
選択的に消去・再記録を行なうことができる。ま
た、回転形多トラツクヘツドを用いてビデオトラ
ツクと並列にオーデイオトラツクを設ける装置に
本発明を適用すれば、オーデイオ信号のアフター
レコーデイングを可能とすることができる。
As understood from the above description, according to the present invention, it is possible to record multi-channel signals, and to selectively erase and re-record any of the channels. Further, if the present invention is applied to an apparatus in which an audio track is provided in parallel with a video track using a rotary multi-track head, it is possible to perform after-recording of audio signals.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明を適用しうる回転2ヘツド形
VTRの概略を示す図、第2図はこの回転2ヘツ
ド形VTRによる記録パターンを示す線図、第3
図は本発明の一実施例の消去・記録系回路のブロ
ツク図、第4図はその再生系回路のブロツク図、
第5図及び第6図は多チヤンネル信号の時分割多
重の説明に用いる線図、第7図、第8図、第9図
は消去・再記録動作の説明に用いるタイムチヤー
ト、第10図は本発明の他の実施例の説明に用い
る記録パターンを示す線図である。 2は磁気テープ、3a,3bは記録・再生用の
磁気ヘツド、4a,4bは消去ヘツド、6は検出
パルス、7a,7a1,7a2,7a3,7b,7b1
7b2,7b3は記録トラツクである。
Figure 1 shows a rotating two-head type to which the present invention can be applied.
Figure 2 is a diagram showing the outline of a VTR; Figure 2 is a diagram showing the recording pattern of this rotating two-head type VTR;
The figure is a block diagram of an erasing/recording circuit according to an embodiment of the present invention, and FIG. 4 is a block diagram of its reproduction circuit.
Figures 5 and 6 are diagrams used to explain time division multiplexing of multi-channel signals, Figures 7, 8 and 9 are time charts used to explain erasing and re-recording operations, and Figure 10 is a diagram used to explain time division multiplexing of multi-channel signals. FIG. 7 is a diagram showing a recording pattern used to explain another embodiment of the present invention. 2 is a magnetic tape, 3a and 3b are magnetic heads for recording and reproducing, 4a and 4b are erasing heads, 6 is a detection pulse, 7a, 7a 1 , 7a 2 , 7a 3 , 7b, 7b 1 ,
7b 2 and 7b 3 are recording tracks.

Claims (1)

【特許請求の範囲】[Claims] 1 複数チヤンネルのアナログ信号をデジタル信
号に変換し、このデジタル信号を時分割処理によ
り多重化すると共に、多重化信号における異なる
チヤンネルのデジタル信号同士の間に同期引き込
みのための所定の周期性信号を挿入して記録信号
を形成し、この記録信号を回転ヘツドにより記録
媒体に記録するようにした多チヤンネル信号の記
録装置。
1 Convert analog signals of multiple channels into digital signals, multiplex these digital signals by time division processing, and add a predetermined periodic signal for synchronization between digital signals of different channels in the multiplexed signal. A multi-channel signal recording device that inserts a rotary head to form a recording signal, and records this recording signal on a recording medium using a rotating head.
JP9807878A 1978-08-11 1978-08-11 Recorder for multi-channel signal Granted JPS5525843A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9807878A JPS5525843A (en) 1978-08-11 1978-08-11 Recorder for multi-channel signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9807878A JPS5525843A (en) 1978-08-11 1978-08-11 Recorder for multi-channel signal

Publications (2)

Publication Number Publication Date
JPS5525843A JPS5525843A (en) 1980-02-23
JPS6135621B2 true JPS6135621B2 (en) 1986-08-14

Family

ID=14210305

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9807878A Granted JPS5525843A (en) 1978-08-11 1978-08-11 Recorder for multi-channel signal

Country Status (1)

Country Link
JP (1) JPS5525843A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0510930B2 (en) * 1986-12-17 1993-02-12 Nobuko Kodama

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56120300A (en) * 1980-02-27 1981-09-21 Hitachi Ltd 4 channel pcm recording playback system
JPS56120299A (en) * 1980-02-27 1981-09-21 Hitachi Ltd 3 channel pcm recording playback system
JPS56134306A (en) * 1980-03-26 1981-10-21 Hitachi Ltd Pulse count modulation adaptor for three-channel
JPS6238510A (en) * 1985-08-14 1987-02-19 Akai Electric Co Ltd Pcm magnetic recording and reproducing device
JPH01102779A (en) * 1987-10-15 1989-04-20 Sony Corp Digital signal recorder

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0510930B2 (en) * 1986-12-17 1993-02-12 Nobuko Kodama

Also Published As

Publication number Publication date
JPS5525843A (en) 1980-02-23

Similar Documents

Publication Publication Date Title
US4389681A (en) Method and apparatus for recording digitized information on a record medium
US4402021A (en) Method and apparatus for recording digitized information on a record medium
US4758902A (en) PCM signal recording and reproducing apparatus including simultaneous error detection/correction
GB2117553A (en) Apparatus for recording an information signal comprising a video signal and an audio signal
JP2606186B2 (en) Recording and playback device
EP0209047B1 (en) Apparatus for recording and/or reproducing an information signal
JPH07101541B2 (en) Digital information signal recording device
EP0266174B1 (en) Tape recording and reproducing apparatus
JP2537041B2 (en) Recording device
KR950003633B1 (en) Recording and/or playing appratus
JPS6135621B2 (en)
JPH01307977A (en) Digital signal recording method
JPH0533471B2 (en)
JP2569467B2 (en) Video tape recorder
JPH01106382A (en) Rotary head type magnetic recording and reproducing device
JPS58130409A (en) Recording system of video and audio signal
JPH04259965A (en) Information signal recording and reproducing device
JP2675085B2 (en) Recording / reproducing method for rotary head type PCM recorder
JPH0377564B2 (en)
JP3371295B2 (en) Information recording device
JPS6289275A (en) Pcm sound recording and reproducing device
KR870000853B1 (en) Method and apparatus for editing digital signal
JPS63251971A (en) Data recorder
JPH04355273A (en) Recording and reproducing device for digital data
JPS60106076A (en) Record reproducing system of multiplexed data to auxiliary track