JPS61278072A - Control pulse recording circuit for magnetic recording and reproducing device - Google Patents

Control pulse recording circuit for magnetic recording and reproducing device

Info

Publication number
JPS61278072A
JPS61278072A JP60119999A JP11999985A JPS61278072A JP S61278072 A JPS61278072 A JP S61278072A JP 60119999 A JP60119999 A JP 60119999A JP 11999985 A JP11999985 A JP 11999985A JP S61278072 A JPS61278072 A JP S61278072A
Authority
JP
Japan
Prior art keywords
signal
circuit
control pulse
recording
mode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60119999A
Other languages
Japanese (ja)
Other versions
JPH0327980B2 (en
Inventor
Yoshio Tokuyama
徳山 義夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP60119999A priority Critical patent/JPS61278072A/en
Priority to US06/870,250 priority patent/US4796103A/en
Priority to DE198686304218T priority patent/DE204544T1/en
Priority to EP86304218A priority patent/EP0204544B1/en
Priority to DE8686304218T priority patent/DE3686359T2/en
Publication of JPS61278072A publication Critical patent/JPS61278072A/en
Publication of JPH0327980B2 publication Critical patent/JPH0327980B2/ja
Granted legal-status Critical Current

Links

Abstract

PURPOSE:To simplify the titled circuit and to constitute it at low cost by obtaining a control pulse which is required for an SP mode and an EP mode respectively by using a 60Hz oscillating circuit and using no delaying circuit. CONSTITUTION:An oscillating circuit 31 counts the signal of a higher frequency than that of a vertical synchronizing signal separated from a video signal, the signal (d) of 30Hz is taken out from a flip-flop 32 by a threshold value C1 and the signal (f) of 60Hz is taken out by a threshold value C3. In case of the SP mode, the signals (d), (f) are brought to AND by a AND gate 33 and become a recording control pulse (h) by a control pulse generating circuit 34. In case of the EP mode, a signal obtained by bringing the signal (d) to a polarity inversion by an inverter 35, and the signal (f) are brought to AND by the AND gate 33, and become a recording control pulse (j). The control pulse (h) of the SP mode and thereby the control pulse (j) of the EP mode delayed by one field are obtained, and it is sufficiently that a delaying circuit is not provided especially.

Description

【発明の詳細な説明】 産業−1−の利用分野 本発明は磁気記録再生装置の]ントロールパルス記録回
路に係り、特に、ダブルギャップ方式の磁気配録装置に
おいて、コントロールパルスを配録する装置に閏する。
DETAILED DESCRIPTION OF THE INVENTION Field of Application of Industry-1- The present invention relates to a control pulse recording circuit for a magnetic recording/reproducing device, and particularly to a device for distributing control pulses in a double-gap type magnetic recording device. Leap.

従来の技術 いわゆるダブルギャップ方式の磁気記録再生装置では、
記録時及びノーマル再生時、第5図(A)、(B)に示
す如く、スタンダードプレイモード(SP)(2時間モ
ード)ではビデオヘッドSP中、SP■を使用し、イク
スパンドプレイモード(EP)(6時間モード)ではビ
デオヘッドEP(1)、FP(2)を使用する。ビデオ
ヘッドEP(2)、5P(1)は回転ドラム円周」−で
例えば2日ずれて取付けられている。
Conventional technology: In the so-called double-gap magnetic recording/reproducing device,
During recording and normal playback, as shown in Figures 5 (A) and (B), in the standard play mode (SP) (2 hour mode), SP ■ is used during video head SP, and expanded play mode (EP) is used. ) (6-hour mode) uses video heads EP (1) and FP (2). The video heads EP(2) and 5P(1) are attached, for example, two days apart from each other on the circumference of the rotating drum.

ここで、SPモードのスチル再生では、第6図(A)、
第7図(G)、(H)に示す如く、同アジマス角のビデ
オヘッドEP(2)、SP■を使用し、EPモードのス
チル再生では第6図(B)、第7図(1)、(J)に示
す如く、同アジマス角のビデオヘッドE P(1)、 
S P(1)を使用する。なお、第7図(G)、N)は
ビデオヘッドの切換えモード、同図(H)、(J)はメ
チルFMレベルである。このようにすることにより、ス
チル時の再生FMレベルが高く、かつ、フレームスチル
に比していわゆるぶれの少ないフィールドメチルをSP
モード、EPモードともに行ない得る。
Here, in still playback in SP mode, FIG. 6(A),
As shown in Figures 7 (G) and (H), video heads EP (2) and SP■ with the same azimuth angle are used, and in still playback in EP mode, Figures 6 (B) and 7 (1) are used. , as shown in (J), the video head E P (1) with the same azimuth angle,
Use SP(1). 7(G) and 7(N) show the switching mode of the video head, and FIG. 7(H) and 7(J) show the methyl FM level. By doing this, the reproduced FM level during still is high and the so-called field methyl with less blur compared to frame still is SP.
Both mode and EP mode can be used.

一方、記録コントロールパルスについては、磁気テープ
の互換性を確保するためにX値が規定されており、第1
チヤンネルのビデオヘッドが磁気テープの入目に来た時
に]ントロールヘッドにて磁気チーブトにコントロール
パルスを記録することになっている。これにより、ダブ
ルギャップ方式では、SPモードでは第7図(A>、(
B)。
On the other hand, regarding the recording control pulse, the X value is specified to ensure compatibility of magnetic tapes, and the
When the video head of the channel comes into contact with the magnetic tape, the control head records control pulses on the magnetic tape. As a result, in the double gap method, in the SP mode, as shown in Fig. 7 (A>, (
B).

(C)、(D)のタイムチャートになり、EPモードで
は同図(A)、(B)、(F)、(F)のタイムチャー
1へになる。なお、同図(A)はビデオ信号、同図(B
)はドラムPGパルス、同図(C)、(F)はチャンネ
ル切換モード、同図(D)、(F)は記録コント[1−
ルパルスである。
The time charts are shown in (C) and (D), and in the EP mode, the time charts are shown in (A), (B), (F), and (F) of the same figure. Note that (A) shows the video signal, and (B) shows the video signal.
) is the drum PG pulse, (C) and (F) are the channel switching modes, and (D) and (F) are the recording control [1-
It's Lupulse.

従って、第5図(A)中、ビデオヘッドSPとEPどの
相対高さI」が正規近くにあれば、第7図(R)、(r
))、(F)に示J如く、ドラムPGパルスに対してS
PモードとFPモードとで記録コン1〜[1−ルパルス
の記録タイミングを1フイールド(16,6m5ec 
)ずらす必要がある。
Therefore, if the relative height I'' of the video heads SP and EP in FIG. 5(A) is close to normal, then FIG. 7(R), (r
)), as shown in (F), S for the drum PG pulse.
In P mode and FP mode, the recording timing of recording controller pulses is set to 1 field (16,6 m5ec).
) need to be shifted.

第8図は従来装置の一例のブロック系統図を示す。記録
モードについて説明する。端子1に入来したビデオ信号
イ(第9図(A))は垂直同期信号分離回路2にて垂直
向+M信号口(同図(B))を分離され、水晶発振器1
8からのクロックをカウントして駆動される3 0 H
Zの発振回路(カウンタ)3にて信号ハ(同図(C))
とされる。ここには閾値C4、C!l 、 C6(C;
4 <C5<C6)が設定されており、閾値C5により
垂直同期信号口に同期して30Hzの信号口(同図(1
1))が取出され、SPモードであれば、スイッチS 
W +を介して波形整形回路4に供給されて信号ホ〈同
図(E))とされ、記録アンプ5を介してコントロール
ヘッド6に供給されて磁気テープに記録される。
FIG. 8 shows a block system diagram of an example of a conventional device. The recording mode will be explained. The video signal A (FIG. 9(A)) that entered the terminal 1 is separated from the vertical +M signal port (FIG. 9(B)) by the vertical synchronizing signal separation circuit 2, and then sent to the crystal oscillator 1.
30H driven by counting clocks from 8
The signal C is generated by the Z oscillation circuit (counter) 3 ((C) in the same figure).
It is said that Here, the threshold C4, C! l, C6(C;
4 <C5<C6) is set, and the threshold value C5 synchronizes with the vertical synchronization signal port (30Hz signal port (see figure (1)).
1)) is removed and in SP mode, switch S
The signal is supplied to the waveform shaping circuit 4 via W + and converted into a signal E ((E) in the same figure), and supplied to the control head 6 via the recording amplifier 5 to be recorded on the magnetic tape.

一方、EPモードであれば、発振回路3の出力信号口(
同図(D))は遅延回路7にて1フイールド遅延されて
信号へ(同図(F))とされ、波形整形回路4にて信号
ト(同図(G))とされ、コントロールヘッド6にて磁
気テープに記録される。
On the other hand, in the EP mode, the output signal port of the oscillation circuit 3 (
(D) in the same figure is delayed by one field in the delay circuit 7 and becomes a signal ((F) in the same figure), and in the waveform shaping circuit 4 as a signal ((G) in the same figure), the control head 6 recorded on magnetic tape.

一方、ドラムサーボ系において、発振回路3の閾値C4
によりトリガパルス チ(同図(H))が取出され、台
形波整形回路8にて信号り(同図(1))とされ、台形
波発生回路9にて台形波信号ヌ(同図(J))とされ、
位相比較回路1oに供給される。ドラムモータ13から
ドラムPGパルス ル(同図(K))が取出され、モノ
マルチ14、.15にて夫々信号ヲ(同図(L、))、
信号ワ(同図(M))とされ、フリップ70ツブ16に
て信号力(同図(N))とされ、サンプルパルス発生回
路17にてサンプルパルス ヨ(同図(0))とされる
On the other hand, in the drum servo system, the threshold value C4 of the oscillation circuit 3
Trigger pulse 1 ((H) in the same figure) is taken out, the trapezoidal wave shaping circuit 8 generates a signal ((1) in the same figure), and the trapezoidal wave generating circuit 9 generates a trapezoidal wave signal ((1) in the same figure). )) and
The signal is supplied to the phase comparator circuit 1o. The drum PG pulse generator ((K) in the same figure) is taken out from the drum motor 13, and the monomulti 14, . At 15, each signal ((L,) in the same figure),
The signal is set as signal wa ((M) in the same figure), the flip 70 knob 16 makes the signal power ((N) in the same figure), and the sample pulse generating circuit 17 makes the sample pulse y ((0) in the same figure). .

位相比較回路10において台形波信号ヌと11−ンプル
パルス ヨとが位相比較され、位相比較誤差信号は低域
フィルタ(1−PF)11、モータ駆動アンプ(Ml”
)A)12を介してドラムモータ13に供給され、ドラ
ムモータ13を駆動制御する。
In the phase comparator circuit 10, the trapezoidal wave signal N and the 11-pulse pulse Y are phase-compared, and the phase comparison error signal is passed through the low-pass filter (1-PF) 11 and the motor drive amplifier (Ml').
)A) is supplied to the drum motor 13 via 12 to drive and control the drum motor 13.

一方、キャプスタンモータ系において、水晶発振器18
のクロックはキャプスタンM準発振回路19、台形波整
形回路20にて信号ツ(同図(S))とされ、台形波発
生回路21にて台形波信号ネ(同図(T))とされ、位
相比較回路22に供給される。キャプスタンモータ25
からのキャプスタンFGパルスはアンプ26、分周回路
27、サンプルパルス発生回路28を介してサンプルパ
ルス しく同図(Q))とされる。
On the other hand, in the capstan motor system, the crystal oscillator 18
The capstan M quasi oscillation circuit 19 and the trapezoidal wave shaping circuit 20 convert the clock into a signal T ((S) in the same figure), and the trapezoidal wave generating circuit 21 converts the clock into a trapezoidal wave signal N ((T) in the same figure). , are supplied to the phase comparator circuit 22. capstan motor 25
The capstan FG pulse from the capstan is converted into a sample pulse (Q) in the same figure via an amplifier 26, a frequency dividing circuit 27, and a sample pulse generation circuit 28.

位相比較回路22において台形波信号ネと(ナンプルパ
ルス しとが位相比較され、位相比較誤差信号は低域フ
ィルタ(1−PF)23、モータ馴初アンプ(MDA)
24を介してキャプスタンモータ25に供給され、キャ
プスタンモータ25を駆動制m−4る。
In the phase comparison circuit 22, the phases of the trapezoidal wave signal and the number pulse are compared, and the phase comparison error signal is passed through a low-pass filter (1-PF) 23 and a motor adjustment amplifier (MDA).
24 to the capstan motor 25, and drives the capstan motor 25 m-4.

一方、再生モードでは発振回路3の閾値06により(q
られた信号からl・ラッキングモノマルチ29にて信号
ソ(同図(R))が得られ、信号ソから作られた台形波
信号とコントロールヘッド6からの再生コントロールパ
ルス タ(同図(P))をアンプ30を介して得た信号
から作られたサンプルパルスとを位相比較し、これによ
り得られた位相比較誤差信号にてキャプスタンモータ2
5を駆動制御する。なお、トラッキングモノマルヂ2つ
ではトラッキングずれを調整し得、信号ソにトラッキン
グ可変範囲τlを持たせることができる。
On the other hand, in the reproduction mode, (q
From the generated signal, the racking monomulti 29 generates a signal (R), which generates a trapezoidal wave signal and a reproduction control pulse from the control head 6 ((P) in the same figure). ) is phase-compared with a sample pulse generated from the signal obtained via the amplifier 30, and the phase comparison error signal obtained is used to drive the capstan motor 2.
5 is driven and controlled. Note that with two tracking monomers, tracking deviation can be adjusted, and the signal S can have a tracking variable range τl.

発明が解決しようとJる問題点 上記従来回路は、1フイールドの遅延4回路7を必要と
し、安価に構成し得ない問題点があった。
Problems to be Solved by the Invention The above conventional circuit requires four delay circuits 7 for one field, and has a problem that it cannot be constructed at low cost.

本発明は、60 HZ発振回路を用いることにより、理
延回路を用いないでSPモート及びEPモードに夫々必
要’、’K コントロールパルスを得、従来回路に比し
て簡単で、安価に構成し得る磁気記録再生装置の=■ン
トロールパルス記録回路を提供することを[1的と(る
The present invention uses a 60 Hz oscillator circuit to obtain the 'K' and 'K control pulses required for SP mode and EP mode, respectively, without using a Riken circuit, and is simpler and cheaper to configure than conventional circuits. The first objective is to provide a control pulse recording circuit for a magnetic recording/reproducing device.

問題点を解決するための手段 第1図中、発振回路(カウンタ)31はビデオ信号から
分離された垂直向1g1信号よりも高い周波数の信号を
カウントして記録時は垂直同期信号にてリセットされ、
再生時は自走し゛C夫々60Hzの発振出力を取出す手
段、フリップ70ツブ32はカウンタのカラン1〜値が
閾値に達した時極性反転する3 01−(Zの信号を出
力する手段、スイッチSW1、インバータ35.アンド
ゲート33.コント[]−ルパルス発生回路34.フン
1〜ロールヘッド6は2組のビデオヘッドの1組毎の使
用モード切換えに応じ730 Hzの出力信号の一方の
極付に同期した30H2のコントロールパルスと30H
7の出力信号の他方の極性に同期した30H7のコント
ロールパルスとを夫々切換えて取り出して記録する手段
の各−実施例である。
Means for Solving the Problems In Figure 1, the oscillation circuit (counter) 31 counts signals with a higher frequency than the vertical 1g1 signal separated from the video signal, and is reset by the vertical synchronizing signal during recording. ,
During reproduction, the flip 70 knob 32 is a means for self-running and outputting an oscillation output of 60 Hz for each C, and the flip 70 knob 32 inverts the polarity when the counter value reaches the threshold. , inverter 35. AND gate 33. Control pulse generation circuit 34. Hun 1 to roll head 6 are connected to one pole of the 730 Hz output signal according to the switching of the use mode for each of the two sets of video heads. Synchronized 30H2 control pulse and 30H
These are embodiments of a means for switching, extracting and recording 30H7 control pulses synchronized with the other polarity of the 7 output signals.

作用 発振回路31にて60H2の発振出力を取出し、フリッ
プフロップ32にてカウンタのカウント値が閾値に達し
た時極性反転する30Hzの信号を出力し、スイッチS
W+、インバータ35.アンドゲート33.コントロー
ルパルス発生回路34゜コントロールヘッド6にて2組
のビデオヘッドの1組毎の使用モード切換えに応じて3
01−I Zの出力信号の一方の極性に同期した3 0
1−(Zのコントロールパルスと30H2の出力信号の
他方の極性に同期した3 01]zのコントロールパル
スとを夫々切換えて取り出して記録する。
The action oscillation circuit 31 takes out an oscillation output of 60H2, the flip-flop 32 outputs a 30Hz signal whose polarity is inverted when the count value of the counter reaches the threshold value, and the switch S
W+, inverter 35. And gate 33. Control pulse generation circuit 34° Control head 6 generates 3 pulses according to switching of usage mode for each of the 2 sets of video heads.
3 0 synchronized with one polarity of the output signal of 01-IZ
The control pulse of 1-(Z and the control pulse of 301]z synchronized with the other polarity of the output signal of 30H2 are respectively switched and taken out and recorded.

実施例 第1図は本発明回路の第1実施例のブロック系統図を示
し、同図中、第8図と同一構成部分には同一番号を、又
、同一信号には同一符号を夫々付してその説明を省略す
る。記録モードについて説明する。垂直同期信号口(第
2図(B))は60H7の発振回路(カウンタ)31に
て信@C(同図(C))とされる。発振回路31には閾
値CI。
Embodiment FIG. 1 shows a block system diagram of a first embodiment of the circuit of the present invention. In the figure, the same components as in FIG. 8 are given the same numbers, and the same signals are given the same symbols. Therefore, the explanation will be omitted. The recording mode will be explained. The vertical synchronization signal port (FIG. 2(B)) is made a signal @C (FIG. 2(C)) by the 60H7 oscillation circuit (counter) 31. The oscillation circuit 31 has a threshold value CI.

−〇 − C2、C3(C+ <C’2 <C3)が設定されてお
り、m 1m G +によりフリップフロップ32から
30 H2の信号d(同図([)) )が取出され、一
方、閾値C3により60 HZの信号f(同図(F))
が取出される。
−〇 − C2, C3 (C+ <C'2< C3) are set, and the signal d of 30 H2 (the same figure ([))) is taken out from the flip-flop 32 by m 1m G +, while the threshold value C3 generates a 60 Hz signal f ((F) in the same figure)
is taken out.

SPモードであれば、信号dと信号fとはアンドゲート
33にてアンドをとられて信@0(同図(G))とされ
、コントロールパルス発生回路34にて記録コントロー
ルパルスh(同図1))とされる。EPモードであれば
、フリップフロップ32の出力信号dをインバータ35
にて極性反転された信号と信号fとがアンドゲート33
にてアンドをとられて信号i(同図(1))とされ、コ
ントロールパルス発生回路34にて記録コントロールパ
ルスj(同図(J))とされる。
In the SP mode, the signal d and the signal f are ANDed at the AND gate 33 and set to signal @0 ((G) in the same figure), and the control pulse generating circuit 34 generates the recording control pulse h ((G) in the same figure). 1)). In the EP mode, the output signal d of the flip-flop 32 is transferred to the inverter 35.
The signal whose polarity has been inverted at
The signal is ANDed in the control pulse generation circuit 34 to generate a signal i ((1) in the same figure), and is generated as a recording control pulse j ((J) in the same figure) in the control pulse generating circuit 34.

このように、本発明では60 HZの発振回路31を用
いて60H7の信号fを作り、信号fと信号d、及び信
号fと信号dを極性反転した信号とを夫々スイッチS 
W +で切換えてアンドをとり、これにより、SPモー
ドの]ントロールパルスh及びこれより1フイールド遅
延されたEPモードのコントロールパルスjtfimら
れ、従来装置のように特に遅延回路を設けないでも済む
In this way, in the present invention, the 60HZ oscillation circuit 31 is used to generate the 60H7 signal f, and the signal f and the signal d, and the signal f and the signal obtained by inverting the polarity of the signal d, are sent to the switch S.
By switching with W + and taking an AND, the SP mode control pulse h and the EP mode control pulse jtfim delayed by one field are obtained, and there is no need to provide a particular delay circuit as in the conventional device.

一方、ドラムサーボ系において、発振回路31の閾値C
2によりトリガパルスk(同図〈K))が取出され、フ
リップ70ツブ36に供給される。
On the other hand, in the drum servo system, the threshold value C of the oscillation circuit 31
2, a trigger pulse k ((K) in the same figure) is taken out and supplied to the flip 70 knob 36.

フリップフロップ32の出力信号dはリセットパルス発
生回路37にてリセットパルスe(同図(E))とされ
、フリップフロップ36に供給され、フリップ70ツブ
36からは信号P(同図1))が取出され、台形波発生
回路9にて台形波信号m(同図(M))とされる。
The output signal d of the flip-flop 32 is converted into a reset pulse e ((E) in the same figure) by the reset pulse generating circuit 37, and is supplied to the flip-flop 36, and the signal P ((1) in the same figure) is output from the flip-flop 36. The signal is taken out and generated by the trapezoidal wave generating circuit 9 into a trapezoidal wave signal m ((M) in the figure).

ドラムモータ13からのドラムPGパルスn(同図(N
))はモノマルチ14.15にて夫々信号o、p(同図
(0)、(P))とされ、ノリツブフロップ16にて信
号q(同図(Q))とされ、サンプルパルス発生回路1
7にてサンプルパルスr(同図(R))とされる。
Drum PG pulse n from the drum motor 13 (same figure (N
)) are converted into signals o and p ((0), (P) in the same figure) by the monomulti 14 and 15, respectively, and converted into a signal q ((Q) in the same figure) by the Noritsubu flop 16, which generates a sample pulse. circuit 1
7 as a sample pulse r ((R) in the same figure).

一方、キャプスタンサーボ系において、水晶発振器18
からのり0ツクはキャプスタン基準発振回路38にて3
0117の信号V(同図(V))とされ、フリップ70
ツブ39にて閾値Cy * Caを以て信号W(同図(
W))とされ、台形波発生回路21にて台形波信号×(
同図(×))とされる。サンプルパルス発生回路28か
ら取出されたサンプルパルスt(同図(T))と台形波
信号Xとは移相比較回路22にて位相比較される。
On the other hand, in the capstan servo system, the crystal oscillator 18
3 at the capstan reference oscillation circuit 38
0117 signal V ((V) in the same figure), the flip 70
At the knob 39, the signal W (see Fig.
W)), and the trapezoidal wave signal ×(
(x)) in the same figure. The sample pulse t ((T) in the figure) extracted from the sample pulse generation circuit 28 and the trapezoidal wave signal X are phase-compared in the phase shift comparator circuit 22.

第3図は本発明回路の第2実施例のブロック系統図を示
し、同図中、第1図と同一構成部分には同一番号、又、
同一信号には同一符号を夫々付してその説明を省略する
。60 L(zの発振回路41には閾値C+ 、C2*
 Cs 、Ca  (CI <C2〈C9<03 )が
設定されており、閾値C9によりフリップ70ツブ43
からドラムFF信号q′(第4図(G))が取出される
FIG. 3 shows a block system diagram of a second embodiment of the circuit of the present invention, in which the same components as in FIG.
Identical signals are given the same reference numerals and their explanations will be omitted. 60 L (z oscillation circuit 41 has threshold values C+, C2*
Cs and Ca (CI<C2<C9<03) are set, and the flip 70 knob 43 is set by the threshold C9.
A drum FF signal q' (FIG. 4(G)) is taken out from.

又、閾値C2によりモノマルチ42から信号y(同図(
1−1))が取出され、フリップ70ツブ36にて信号
F−’(同図(1))とされ、台形波発生回路9にて信
号m+  (同図(J))とされる。
In addition, the signal y from the monomulti 42 (the same figure (
1-1)) is taken out and made into a signal F-' ((1) in the same figure) by the flip 70 knob 36, and made into a signal m+ ((J) in the same figure) by the trapezoidal wave generating circuit 9.

ドラムモータ13からのドラムPGパルスn(同図(K
))は波形整形回路44、サンプルパルス発生回路17
にてサンプルパルスr’  (同図(し))とされ、信
号m′と位相比較回路10にて位相比較される。
Drum PG pulse n from drum motor 13 (same figure (K)
)) is a waveform shaping circuit 44 and a sample pulse generation circuit 17.
The sample pulse r' (shown in the same figure) is then phase-compared with the signal m' in the phase comparator circuit 10.

なお、本発明は上記実施例に示すものに限定されるもの
ではなく、例えば、発振回路の閾値C2のみを用いてS
Pモード及びEPモードのコントロールパルス、及びド
ラムサーボ用の台形波信号を得るように構成してもよい
Note that the present invention is not limited to what is shown in the above embodiment; for example, the S
It may be configured to obtain control pulses for P mode and EP mode and a trapezoidal wave signal for drum servo.

発明の効果 本発明回路によれば、遅延回路を用いないでもSPモー
ド及びEPモードに夫々必要なコントロールパルスを得
ることができ、従来回路に化して簡単で、安価に購成し
得る等の特長を有する。
Effects of the Invention According to the circuit of the present invention, the control pulses required for the SP mode and the EP mode can be obtained without using a delay circuit, and the circuit can be purchased easily and inexpensively by replacing it with a conventional circuit. has.

【図面の簡単な説明】[Brief explanation of drawings]

第1図及び第2図は夫々本発明回路の第1実施例のブロ
ック系統図及びその信号波形図、第3図及び第4図は夫
々本発明回路の第2実施例のブロック系統図及びその信
号波形図、第5図はダブルギャップ方式の磁気記録再生
装置のビデオヘッド構成図、第6図はその1−ラックパ
ターン、第7図はそのコントロールパルスとヘッド切換
りとの関係を示す図、第8図及び第9図は夫々従来回路
の一例のブロック系統図及びその信号波形図である。 1・・・ビデオ信号入力端子、2・・・垂直同期信号分
離回路、6・・・コントロールヘッド、9・・・台形波
発生回路、10・・・位相比較器、13・・・ドラムモ
ータ、17・・・サンプルパルス発生回路、31・・・
60Hz発振回路、32.36・・・フリップフロップ
、33・・・アンドゲート、34・・・コントロールパ
ルス発生回路、35・・・インバータ、37・・・リセ
ットパルス発生回路、S W +・・・スイッチ。 特許出願人 日本ビクター株式会ネt 手続補正書 昭和61年 8月 9日 特許庁長官  黒 01  明 維  殿昭和60年 
特許願 第119999号2、発明の名称 磁気記録再生装置のコントロールパルス配録回路3、補
正をする者 事件との関係   特許出願人 住所 〒221  神奈川県横浜市神奈用区守屋町3丁
目12番地名称(432)  日本ビクター株式会′4
1代表者 取締役社長 垣 木 邦 夫 4、代理人 住所 〒102  東京都千代田区麹町5丁目7番地6
、 補正の対象 明細書の発明の詳細な説明、図面の簡単な説明の欄。 7、補正の内容 (1)明lll自中、第11頁第19行乃至第12頁第
7行記載の[において、・・・比較[を次の文の如く補
正する。「は前記従来回路と同様の動作を行なうもので
あり、前記と同様の動作によりキャプスタンモータ25
が駆動制御] (2)同、第14頁第2行記載の[切換り1 [切換え
1と補正する。 ■ 同、第14頁第7行記載の[比較器1を「比較回路
」と補正する。
1 and 2 are block diagrams and signal waveform diagrams of a first embodiment of the circuit of the present invention, respectively, and FIGS. 3 and 4 are block diagrams of a second embodiment of the circuit of the present invention and their signal waveform diagrams, respectively. A signal waveform diagram, FIG. 5 is a configuration diagram of a video head of a double-gap type magnetic recording/reproducing device, FIG. 6 is a diagram showing its 1-rack pattern, and FIG. 7 is a diagram showing the relationship between its control pulse and head switching. FIGS. 8 and 9 are a block system diagram and a signal waveform diagram of an example of a conventional circuit, respectively. DESCRIPTION OF SYMBOLS 1... Video signal input terminal, 2... Vertical synchronization signal separation circuit, 6... Control head, 9... Trapezoidal wave generation circuit, 10... Phase comparator, 13... Drum motor, 17... Sample pulse generation circuit, 31...
60Hz oscillation circuit, 32.36...Flip-flop, 33...AND gate, 34...Control pulse generation circuit, 35...Inverter, 37...Reset pulse generation circuit, S W +... switch. Patent applicant: Japan Victor Co., Ltd. Procedural amendment August 9, 1985 Commissioner of the Patent Office Kuro 01 Mei Wei Tono 1985
Patent Application No. 119999 2, Name of the invention Control pulse distribution circuit 3 for magnetic recording/reproducing device, Relationship to the amended case Patent applicant address 3-12 Moriya-cho, Kanayō-ku, Yokohama-shi, Kanagawa 221 Name (432) Victor Japan Co., Ltd.'4
1 Representative Director and President Kunio Kakiki 4, Agent Address 5-7-6 Kojimachi, Chiyoda-ku, Tokyo 102
, Detailed description of the invention and brief description of the drawings in the specification to be amended. 7. Contents of the amendment (1) Comparison [ in [...] described in Meill Jichū, page 11, line 19 to page 12, line 7 is amended as follows. ``operates in the same manner as the conventional circuit, and the capstan motor 25 operates in the same manner as described above.
is drive control] (2) [Switching 1] [Switching 1] described in the second line of page 14 in the same document. ■ Comparator 1 written in line 7 on page 14 of the same book is corrected to be ``comparison circuit''.

Claims (1)

【特許請求の範囲】[Claims] 互いに異なるアジマス角のギャップを有する一対のビデ
オヘッドを2組持ち、異なる磁気テープ速度に応じて該
2組のビデオヘッドを夫々切換えてビデオ信号を記録し
、これを再生する磁気記録再生装置のコントロールパル
ス記録回路において、上記ビデオ信号から分離された垂
直同期信号よりも高い周波数の信号をカウントして記録
時は該垂直同期信号にてリセットされ、再生時は自走し
て夫々60Hzの発振出力を取出すカウンタと、該カウ
ンタのカウント値が閾値に達した時極性反転する30H
zの信号を出力する回路と、上記2組のビデオヘッドの
1組毎の使用モード切換えに応じて該回路の出力信号の
一方の極性に同期した30Hzのコントロールパルスと
該回路の出力信号の他方の極性に同期した30Hzのコ
ントロールパルスとを夫々切換えて取り出して記録する
回路とよりなることを特徴とする磁気記録再生装置のコ
ントロールパルス記録回路。
Control of a magnetic recording and reproducing device that has two pairs of video heads having gaps of different azimuth angles and records and reproduces video signals by switching the two video heads according to different magnetic tape speeds. In the pulse recording circuit, a signal having a higher frequency than the vertical synchronization signal separated from the video signal is counted, and during recording, the signal is reset by the vertical synchronization signal, and during playback, it runs freely and outputs an oscillation of 60 Hz. Counter to take out and 30H whose polarity is reversed when the count value of the counter reaches the threshold value
a circuit that outputs a signal of z, a 30Hz control pulse synchronized with one polarity of the output signal of the circuit in accordance with switching of the use mode of each of the two sets of video heads, and the other of the output signal of the circuit. 1. A control pulse recording circuit for a magnetic recording/reproducing device, characterized in that the control pulse recording circuit comprises a circuit for respectively switching and extracting and recording a 30 Hz control pulse synchronized with the polarity of the magnetic recording/reproducing device.
JP60119999A 1985-06-03 1985-06-03 Control pulse recording circuit for magnetic recording and reproducing device Granted JPS61278072A (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP60119999A JPS61278072A (en) 1985-06-03 1985-06-03 Control pulse recording circuit for magnetic recording and reproducing device
US06/870,250 US4796103A (en) 1985-06-03 1986-06-02 Control pulse recording circuit for dual tape speed recording and reproducing apparatuses using two pairs of heads selectively for selected speed including recording delayed control pulses
DE198686304218T DE204544T1 (en) 1985-06-03 1986-06-03 CIRCUIT FOR RECORDING CONTROL IMPULSES.
EP86304218A EP0204544B1 (en) 1985-06-03 1986-06-03 Control pulse recording circuit
DE8686304218T DE3686359T2 (en) 1985-06-03 1986-06-03 CIRCUIT FOR RECORDING CONTROL IMPULSES.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60119999A JPS61278072A (en) 1985-06-03 1985-06-03 Control pulse recording circuit for magnetic recording and reproducing device

Publications (2)

Publication Number Publication Date
JPS61278072A true JPS61278072A (en) 1986-12-08
JPH0327980B2 JPH0327980B2 (en) 1991-04-17

Family

ID=14775386

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60119999A Granted JPS61278072A (en) 1985-06-03 1985-06-03 Control pulse recording circuit for magnetic recording and reproducing device

Country Status (1)

Country Link
JP (1) JPS61278072A (en)

Also Published As

Publication number Publication date
JPH0327980B2 (en) 1991-04-17

Similar Documents

Publication Publication Date Title
JPS6110379A (en) Skew distortion eliminating device
JPS61281688A (en) Pseudo vertical synchronizing signal generating circuit of magnetic recording and reproducing device
JPS60111363A (en) Servo circuit of image signal processor
JPS61278072A (en) Control pulse recording circuit for magnetic recording and reproducing device
JPS5830278Y2 (en) Control signal recording device for magnetic recording and playback devices
KR890000837B1 (en) Control signal generating circuit of magnetic record reproducing apparatus
JPS6020188Y2 (en) capstan servo circuit
JPS59162658A (en) Magnetic picture recording and reproducing device of rotary head type
JPS61280059A (en) Control pulse recording circuit of magnetic recording and reproducing and reproducing device
JPS61280058A (en) Capstan servo circuit for magnetic recording and reproducing device
SU1157568A1 (en) Device for recording-reproducing digital information on video tape recorder
JPH0746856B2 (en) Sync signal generator
JPS5937784A (en) Controller for variable speed reproduction of magnetic video recording and reproducing device
JPH02287952A (en) Control signal generating device and signal separating device
JPS61280060A (en) Drum servo circuit of magnetic recording and reproducing device
JPS6230486A (en) Reproducer
JPS61280061A (en) Drum trapezoidal wave signal generating circuit for magnetic recording and reproducing device
JPS6093606A (en) Magnetic recording and reproducing device
JPS5951042B2 (en) Time axis control method
JPS622369B2 (en)
JPS6058537B2 (en) magnetic recording and playback device
JPH02262709A (en) Driving circuit for digital filter
JPH0466061B2 (en)
JPS60243848A (en) Servo adjusting circuit
JPS60127571A (en) Floppy disk device