JPS6123348A - 樹脂封止型半導体装置 - Google Patents
樹脂封止型半導体装置Info
- Publication number
- JPS6123348A JPS6123348A JP59144683A JP14468384A JPS6123348A JP S6123348 A JPS6123348 A JP S6123348A JP 59144683 A JP59144683 A JP 59144683A JP 14468384 A JP14468384 A JP 14468384A JP S6123348 A JPS6123348 A JP S6123348A
- Authority
- JP
- Japan
- Prior art keywords
- resin
- lead frame
- die
- bonded portion
- die attach
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/495—Lead-frames or other flat leads
- H01L23/49579—Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
- H01L23/49586—Insulating layers on lead frames
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(技術分野)
本発明は、樹脂モールドされてなる半導体素子用プラス
チックパッケージに関するものである。
チックパッケージに関するものである。
(従来技術)
従来の樹脂をもってモールドされてなるプラスチックパ
ッケージに於いては、リードフレームの所定部に金■ロ
ー材あるいは接着剤を用いて素子を接着し、電極結線後
樹脂モールドした型になっている。この場合素子を乗せ
たダイアタッチ部の反対側の面は、同等表面処理が施さ
れていない。
ッケージに於いては、リードフレームの所定部に金■ロ
ー材あるいは接着剤を用いて素子を接着し、電極結線後
樹脂モールドした型になっている。この場合素子を乗せ
たダイアタッチ部の反対側の面は、同等表面処理が施さ
れていない。
近年集積回路素子の薄肉化が進んで来ている。
この場合、従来のリードフレームでは、ダイアタッチ部
の反対側の面からモールド樹脂表面までの距離が短かく
なる。その時、本発明者の実験によればその部分でとく
にモールド樹脂のクラックが入りおすいことがわかった
。これはリードフレーム材の膨張率と樹脂の膨張率とが
違っている為、樹脂厚が薄くなればなるほどクラックが
入りやすくなると考えられる。そ七て、このクラックは
とくに樹脂厚の薄い部分、即ち上記の部分に生じやすい
。
の反対側の面からモールド樹脂表面までの距離が短かく
なる。その時、本発明者の実験によればその部分でとく
にモールド樹脂のクラックが入りおすいことがわかった
。これはリードフレーム材の膨張率と樹脂の膨張率とが
違っている為、樹脂厚が薄くなればなるほどクラックが
入りやすくなると考えられる。そ七て、このクラックは
とくに樹脂厚の薄い部分、即ち上記の部分に生じやすい
。
(発明の目的)
本発明はかかる不具合を改善したパッ□ケージを提供す
ることである。
ることである。
(発明の構成)
本発明は、リードフレーム材と樹脂との接着性が良い事
がかえって樹脂に応力の集中を起こして、クラック発生
を助長しているとの知見に基き、ダイアタッチ部の反対
側の面に樹脂と密着しにくい物質を設けたことを特徴と
する。
がかえって樹脂に応力の集中を起こして、クラック発生
を助長しているとの知見に基き、ダイアタッチ部の反対
側の面に樹脂と密着しにくい物質を設けたことを特徴と
する。
こうする事によりリードフレーム材と樹脂の膨張率差は
、ダイレクトにはダイアタッチ部下の樹脂には伝わらず
、その影響は緩和され樹脂へのクラックは防止される。
、ダイレクトにはダイアタッチ部下の樹脂には伝わらず
、その影響は緩和され樹脂へのクラックは防止される。
(実施例の説明)
以下本発明の一実施例を図面を用いて説明する。
第1図は従来のプラスチックパッケージを示す図である
。
。
リードフレーム1のダイアタッチ部2の上に金属ロー材
又は銀ペースト等の接着剤3により半導体素子4を接着
し、ボンディングワイヤ5で該素子の電極とリードフレ
ーム先端にボンディング出来る様に例えば銀メッキした
部分6とを結線し、その後樹脂7でモールドし、最後に
外部リードに例えば錫メッキ8を施したものである。
又は銀ペースト等の接着剤3により半導体素子4を接着
し、ボンディングワイヤ5で該素子の電極とリードフレ
ーム先端にボンディング出来る様に例えば銀メッキした
部分6とを結線し、その後樹脂7でモールドし、最後に
外部リードに例えば錫メッキ8を施したものである。
この様な従来のプラスチックパッケージの場合モールド
樹脂7の厚さを薄くしていた時、ダイアタッチ部2下の
樹脂厚が極端に薄くなってくる。
樹脂7の厚さを薄くしていた時、ダイアタッチ部2下の
樹脂厚が極端に薄くなってくる。
リードフレーム素材としては、一般的に42%Ni−F
e 合金が使用されており、樹脂よりも膨張率が小さく
かなりの膨張差が生ずる。又他のリードフレーム素材に
於いても大なり小なり膨張差に存在する。
e 合金が使用されており、樹脂よりも膨張率が小さく
かなりの膨張差が生ずる。又他のリードフレーム素材に
於いても大なり小なり膨張差に存在する。
リードフレーム素材とモールド樹脂との密着性はリード
フレームとモールド樹脂界面からの水分侵入を防止する
上からも当然良くなければならない。しかし、ダイアタ
ッチ部2の下面の状態を考察してみると、リードフレー
ム素材とモールド樹脂が密着している事から熱膨張衝撃
に対してその膨張差による熱応力ひずみはダイアタッチ
部下面の端部に集中する事となりモールド樹脂7にクラ
ック9が発生する事が認められた。
フレームとモールド樹脂界面からの水分侵入を防止する
上からも当然良くなければならない。しかし、ダイアタ
ッチ部2の下面の状態を考察してみると、リードフレー
ム素材とモールド樹脂が密着している事から熱膨張衝撃
に対してその膨張差による熱応力ひずみはダイアタッチ
部下面の端部に集中する事となりモールド樹脂7にクラ
ック9が発生する事が認められた。
これに対して第2図は本発明による一実施例を示す図で
ある。
ある。
本実施例はリードフレーム1のダイアタッチ部2の上に
金属ロー材又は銀ペースト等の接着剤3により半導体素
子4を接着し、ボンディングワイヤ5で該素子の電極と
リードフレーム先端にボンディング出来る様例えば銀メ
ッキした部分6とを結線しである。ここで従来の構造と
異なる点は、ダイアタッチ部20反対側の面に限定的に
モールド樹脂7と密着しにくい物質例えばフッ素樹脂1
0をコーティングした事である。更に樹脂7でモールド
し、最後に外部リードに例えば錫メッキ8を施す。
金属ロー材又は銀ペースト等の接着剤3により半導体素
子4を接着し、ボンディングワイヤ5で該素子の電極と
リードフレーム先端にボンディング出来る様例えば銀メ
ッキした部分6とを結線しである。ここで従来の構造と
異なる点は、ダイアタッチ部20反対側の面に限定的に
モールド樹脂7と密着しにくい物質例えばフッ素樹脂1
0をコーティングした事である。更に樹脂7でモールド
し、最後に外部リードに例えば錫メッキ8を施す。
(発明の効果)
この様に本発明の実施例では、ダイアタッチ部20反対
側の面にフッ素樹脂10をコーティングしであるので、
リード素材とモールド樹脂7はその部分では密着してお
らず、このため熱膨張衝撃に対してその膨張差による応
力ひずみはダイアタッチ部下面の端部に集中する事がな
くなりモールド樹脂7にクラックの発生はなくなった。
側の面にフッ素樹脂10をコーティングしであるので、
リード素材とモールド樹脂7はその部分では密着してお
らず、このため熱膨張衝撃に対してその膨張差による応
力ひずみはダイアタッチ部下面の端部に集中する事がな
くなりモールド樹脂7にクラックの発生はなくなった。
以上本発明の一実施例を図面により説明したが、本発明
を使用する事によりモールド樹脂厚を薄くしても充分信
頼性の高いプラスチックパッケージとして利用出来る様
になった。
を使用する事によりモールド樹脂厚を薄くしても充分信
頼性の高いプラスチックパッケージとして利用出来る様
になった。
=5−
第1図は従来のプラスチックパッケージを示す断面図で
ある。第2図は本発明の一実施例であるプラスチックパ
ッケージを示す断面図である。 1・・・・・・リードフレーム、5・・・・・・ボンデ
ィングワイヤ、9・・・・・・クラック、2・・・・・
・ダイアタッチ部、6・・・・・・銀メツキ部、10・
・・・・・フッ素樹脂、3・・・・・・金属ロー材又は
銀ペースト、7・・・・・・モールド樹脂、4・・・・
・・半導体素子、8・・・・・・錫メッキ。
ある。第2図は本発明の一実施例であるプラスチックパ
ッケージを示す断面図である。 1・・・・・・リードフレーム、5・・・・・・ボンデ
ィングワイヤ、9・・・・・・クラック、2・・・・・
・ダイアタッチ部、6・・・・・・銀メツキ部、10・
・・・・・フッ素樹脂、3・・・・・・金属ロー材又は
銀ペースト、7・・・・・・モールド樹脂、4・・・・
・・半導体素子、8・・・・・・錫メッキ。
Claims (1)
- リードフレーム上の半導体素子が樹脂でモールドされ
てなるプラスチックパッケージに於いて、該素子を支持
するダイアタッチ部の反対側の面に該モールド樹脂と密
着しにくい物質をコーティングした事を特徴とする樹脂
封止型半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59144683A JPS6123348A (ja) | 1984-07-12 | 1984-07-12 | 樹脂封止型半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59144683A JPS6123348A (ja) | 1984-07-12 | 1984-07-12 | 樹脂封止型半導体装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6123348A true JPS6123348A (ja) | 1986-01-31 |
Family
ID=15367826
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59144683A Pending JPS6123348A (ja) | 1984-07-12 | 1984-07-12 | 樹脂封止型半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6123348A (ja) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6370548A (ja) * | 1986-09-12 | 1988-03-30 | Mitsubishi Electric Corp | 半導体装置用リ−ドフレ−ム |
JPS63142855U (ja) * | 1987-03-11 | 1988-09-20 | ||
US4777520A (en) * | 1986-03-27 | 1988-10-11 | Oki Electric Industry Co. Ltd. | Heat-resistant plastic semiconductor device |
EP0504634A2 (en) * | 1991-03-08 | 1992-09-23 | Japan Gore-Tex, Inc. | Resin-sealed semiconductor device containing porous fluorocarbon resin |
WO2003044858A3 (en) * | 2001-11-23 | 2004-02-05 | Koninkl Philips Electronics Nv | Semiconductor device and method of enveloping an integrated circuit |
-
1984
- 1984-07-12 JP JP59144683A patent/JPS6123348A/ja active Pending
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4777520A (en) * | 1986-03-27 | 1988-10-11 | Oki Electric Industry Co. Ltd. | Heat-resistant plastic semiconductor device |
JPS6370548A (ja) * | 1986-09-12 | 1988-03-30 | Mitsubishi Electric Corp | 半導体装置用リ−ドフレ−ム |
JPH0545063B2 (ja) * | 1986-09-12 | 1993-07-08 | Mitsubishi Electric Corp | |
JPS63142855U (ja) * | 1987-03-11 | 1988-09-20 | ||
JPH0526760Y2 (ja) * | 1987-03-11 | 1993-07-07 | ||
EP0504634A2 (en) * | 1991-03-08 | 1992-09-23 | Japan Gore-Tex, Inc. | Resin-sealed semiconductor device containing porous fluorocarbon resin |
EP0504634A3 (en) * | 1991-03-08 | 1994-06-01 | Japan Gore Tex Inc | Resin-sealed semiconductor device containing porous fluorocarbon resin |
US5446315A (en) * | 1991-03-08 | 1995-08-29 | Japan Gore-Tex, Inc. | Resin-sealed semiconductor device containing porous fluorocarbon resin |
WO2003044858A3 (en) * | 2001-11-23 | 2004-02-05 | Koninkl Philips Electronics Nv | Semiconductor device and method of enveloping an integrated circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6123348A (ja) | 樹脂封止型半導体装置 | |
IE54534B1 (en) | Semiconductor device package | |
JPS60195955A (ja) | 半導体装置 | |
JPH0982870A (ja) | 半導体装置、リードフレーム及びその製造方法 | |
JPS6124261A (ja) | リ−ドフレ−ム | |
JPH03149865A (ja) | リードフレーム | |
JP2954297B2 (ja) | 樹脂封止型半導体装置 | |
JPH0344040A (ja) | 半導体装置及びその製造方法 | |
JP4570797B2 (ja) | 半導体装置の製造方法 | |
JP2506429B2 (ja) | 樹脂封止型半導体装置 | |
JPS634945B2 (ja) | ||
JPH05308083A (ja) | 半導体装置 | |
JPH02106061A (ja) | 半導体リードフレームのテーピング方法 | |
JP2564595B2 (ja) | 半導体装置の製造方法 | |
JPS63310149A (ja) | 高集積化ic用パッケ−ジおよびその製造方法 | |
JPH01238129A (ja) | 樹脂封止型半導体装置 | |
JPS61128551A (ja) | 半導体装置用リ−ドフレ−ム | |
JPH03256352A (ja) | 半導体装置 | |
JPS63150953A (ja) | 半導体装置用リ−ドフレ−ム | |
JPS59154050A (ja) | トランスフア−モ−ルドパツケ−ジ | |
JPH02172265A (ja) | 樹脂封止型半導体装置 | |
JPH01225141A (ja) | 樹脂封止型半導体装置 | |
JPH05218271A (ja) | Icパッケージ | |
JPH04164353A (ja) | 樹脂封止型半導体装置 | |
JPH02198160A (ja) | 樹脂封止半導体装置 |