JPS61222067A - Dropout detecting circuit for video signal reproducing device - Google Patents

Dropout detecting circuit for video signal reproducing device

Info

Publication number
JPS61222067A
JPS61222067A JP60062177A JP6217785A JPS61222067A JP S61222067 A JPS61222067 A JP S61222067A JP 60062177 A JP60062177 A JP 60062177A JP 6217785 A JP6217785 A JP 6217785A JP S61222067 A JPS61222067 A JP S61222067A
Authority
JP
Japan
Prior art keywords
signal
value
comparator
dropout
recording signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60062177A
Other languages
Japanese (ja)
Inventor
Toshikazu Yashiro
八代 淑和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Pentax Corp
Original Assignee
Asahi Kogaku Kogyo Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Asahi Kogaku Kogyo Co Ltd filed Critical Asahi Kogaku Kogyo Co Ltd
Priority to JP60062177A priority Critical patent/JPS61222067A/en
Publication of JPS61222067A publication Critical patent/JPS61222067A/en
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To stably detect for a high-speed change of a pickup and a change in a disk reflectivity by using the wave crest value of an ordinary FM record signal itself as the comparison reference of the wave crest value of the FM record signal detecting a dropout signal. CONSTITUTION:A comparator 7 compares the wave crest value of an input FW record signal M with the upper limit while a comparator 8 compares it with the lower limit side. The direct current component of the signal M is cut by a capacitor C1 and the resulting signal is introduced into a noninverting input terminal of the comparator 8 and an inverting terminal of the comparator 7. C5 and a resistor R4 make up an upper limit side wave crest value holding circuit, and applied with the divided voltage of R5, R6 of the signal M. C6 and R7 make up a lower limit side wave crest value holding circuit and applied with the same divided voltage. In such a manner, dropout can be detected stably even though the signal M is lowered by changes in the laser output, changes in disk reflectivity or high speed movement of the pickup.

Description

【発明の詳細な説明】 産l五度札肚立夏 この発明は、FM記録されたビデオ信号(FM記録信号
)のドロップアウト検出を精度良く行うためのビデオ信
号再生装置のドロップアウト検出回路に関するものであ
る。
DETAILED DESCRIPTION OF THE INVENTION This invention relates to a dropout detection circuit for a video signal reproducing device for accurately detecting dropouts in FM recorded video signals (FM recording signals). It is.

従来、ドロップアウト検出回路として1例えば第3図に
示すようなものが知ら九でいる。こわによると、コンパ
レータ1の非反転入力端子およびコンパレータ2の反転
入力端子には、正電源+V00と負電源−Vooとから
、それぞれ上限値の電位Vaと下限値の電位vbとが与
えられている。そして、これら各電位Va 、 Vbは
、グラウンドに対して絶対値が互いに等しくなるように
設定されている。また、この検出回路の入力をなすFM
記録信号Mは、コンデンサC1によりその直流分がカッ
トされてコンパレータ1,2の反転入力端子および非反
転入力端子にそれぞれ入力される。ここで、電位Va。
Conventionally, a dropout detection circuit as shown in FIG. 3, for example, has been known. According to Kowa, the non-inverting input terminal of comparator 1 and the inverting input terminal of comparator 2 are given an upper limit potential Va and a lower limit potential Vb from a positive power supply +V00 and a negative power supply -Voo, respectively. . These potentials Va and Vb are set so that their absolute values are equal to each other with respect to the ground. In addition, the FM which forms the input of this detection circuit
The DC component of the recording signal M is cut off by the capacitor C1, and the recorded signal M is inputted to the inverting input terminal and the non-inverting input terminal of the comparators 1 and 2, respectively. Here, the potential Va.

vbは、第4図(a)に示すように、FM記録信号Mの
通常の波高値よりも小に設定されているが、塵埃、傷痕
などに基づくドロップアウトが生じて、その波高値が電
位Va 、 Vbの範囲内となると、ドロップアウト信
号が検出されることとなる。
As shown in Fig. 4(a), vb is set to be smaller than the normal peak value of the FM recording signal M, but dropout due to dust, scratches, etc. occurs, and the peak value becomes lower than the potential. If it falls within the range of Va and Vb, a dropout signal will be detected.

ここで、コンパレータ1の出力は、FM記録信号Mの波
高値が電位Vaを越えている期間にわたってa(L)レ
ベルとなる。同様に、コンパレータ2の出力は、電位v
bを越えている期間にわたってLレベルとなる。さらに
、フリップフロップ3の出力は、コンパレータ2の出力
が高(H)レベルであってコンパレータ1の出力がLレ
ベルとなるとHレベルとなり、コンパレータ1がHレベ
ルであってコンパレータ2がLレベルになるとその出力
がLレベルとなる。フリップフロップ3に後続する第1
のリトリガブルモノマルチバイブレータ4は、電源投入
時において、クリヤ端子CLRに、正電源V00からの
信号をコンデンサC2と抵抗R1とで定まるリトリガパ
ルスのパルス幅がFM記録信号の最大周期より大に設定
されている。そして、フリップフロップ3の出力はF阿
記録信号Mの周期毎にLレベルとなるが、第1のリトリ
ガブルモノマルチバイブレータ4の入力端子BがLレベ
ル信号を受は続けるとリトリガパルスのパルス幅が延長
し続けて、その出力端互はLレベルのままとなる。すな
わち、ドロップアウトによってFM記録信号Mが電位V
aあるいはvb以内となってフリップフロップ3の出力
がFM記録信号Mの周期を越えた期間にわたって、入力
端子Bに立下り信号が入力されていないと、第1のリト
リガブルモノマルチバイブレータ4の出力端QはHレベ
ルとなる。
Here, the output of the comparator 1 is at the a(L) level during the period in which the peak value of the FM recording signal M exceeds the potential Va. Similarly, the output of comparator 2 is the potential v
It remains at L level for the period in which it exceeds b. Furthermore, the output of flip-flop 3 becomes H level when the output of comparator 2 is high (H) level and the output of comparator 1 becomes L level, and when the output of comparator 1 is H level and comparator 2 becomes L level. Its output becomes L level. The first following flip-flop 3
When the power is turned on, the retriggerable mono multivibrator 4 sends a signal from the positive power supply V00 to the clear terminal CLR and sets the pulse width of the retrigger pulse determined by the capacitor C2 and the resistor R1 to be larger than the maximum period of the FM recording signal. has been done. Then, the output of the flip-flop 3 goes to the L level every cycle of the recording signal M, but if the input terminal B of the first retriggerable mono multivibrator 4 continues to receive the L level signal, the pulse width of the retrigger pulse increases. continues to extend, and its output terminals remain at the L level. That is, due to dropout, the FM recording signal M drops to the potential V.
If the falling signal is not input to the input terminal B during the period during which the output of the flip-flop 3 exceeds the cycle of the FM recording signal M, within a or vb, the first retriggerable mono multivibrator 4 Output terminal Q becomes H level.

第1のリトリガブルモノマルチバイブレータ4に後続す
る第2のリトリガブルモノマルチバイブレータ5は、コ
ンデンサCa、抵抗R2で定まる時定数が第1のリトリ
ガブルモノマルチバイブレータ4の時定数より大に設定
され、その入力端子Aに第1のリトリガブルモノマルチ
バイブレータ4の出力端この信号を受けていて、この信
号に所定の周期より短い周期の立上りパルスが含まれて
いると、そのトリガによって継続パルスを発生するよう
になっている。さらに、ナントゲート6は、第1のリト
リガブルモノマルチバイブレータ4の出力端Qの抵抗R
3、コンデンサC4による遅延されたパルス信号と、第
2のリトリガブルモノマルチバイブレータ5の出力端d
の信号とを受けている。そして、このナントゲート6は
その出力をドロップアウト信号として使用し得るように
している。なお、ダイオードD1はコンデンサC4の急
速放電にために用いられているものである。
The second retriggerable mono multivibrator 5 that follows the first retriggerable mono multivibrator 4 has a time constant determined by the capacitor Ca and the resistor R2 that is larger than the time constant of the first retriggerable mono multivibrator 4. , and the output terminal of the first retriggerable mono multivibrator 4 receives this signal at its input terminal A, and if this signal contains a rising pulse with a cycle shorter than the predetermined cycle, the trigger It is designed to generate continuous pulses. Furthermore, the Nant gate 6 has a resistance R at the output end Q of the first retriggerable mono multivibrator 4.
3. The delayed pulse signal by the capacitor C4 and the output terminal d of the second retriggerable mono multivibrator 5.
signal is being received. The output of this Nant gate 6 can be used as a dropout signal. Note that the diode D1 is used for rapid discharge of the capacitor C4.

日が  しようとする習 、 しかしながら、ランダムアクセス等によりビデオディス
クプレーヤのピックアップが高速にトラック間を移動す
る場合、あるいはビデオディスクの反射率の変化やレー
ザーの変化などによって、ドロップアウトに起因するこ
となしに、FM記録信号が小になることがあり、このよ
うなときに、上限値Vaと下限値vbとが固定されてい
ると、ドロップアウトとして検出されてしまい、再生画
面の品質を劣化させている原因となっていた。
However, if the pickup of the video disc player moves between tracks at high speed due to random access, or due to changes in the reflectance of the video disc or changes in the laser, dropouts may not occur. In some cases, the FM recording signal may become small, and in such a case, if the upper limit value Va and lower limit value Vb are fixed, it will be detected as a dropout, which will deteriorate the quality of the playback screen. It was the cause of this.

。  を   るための この発明は、入力されるFM記録信号の波高値の比較を
行なうコンパレータの前記上限値および下限値を設定す
べく、通常のFM記録信号の上限側または下限側の波高
値をそれぞれ常時ホールドし、この上限値と下限値とに
それぞれ用いる波高値ホールド回路を設けた構成とした
ものである。
. In order to set the upper limit value and lower limit value of a comparator that compares the peak values of input FM recording signals, this invention sets the peak value of the upper limit side or the lower limit side of the normal FM recording signal, respectively. The configuration is such that the peak value is held at all times, and a peak value holding circuit is provided for each of the upper limit value and lower limit value.

■−厘 各コンパレータの上限値あるいは下限値が比較しようと
する直前の状態における通常のFM記録信号の波高値に
対応して上限値と下限値とが設定され、よってFM記録
信号の波高値の変化に応じてその設定値が変化する。
■-The upper and lower limits of each comparator are set corresponding to the peak value of the normal FM recording signal in the state immediately before the comparison is made, so that the peak value of the FM recording signal is The set value changes according to the change.

裏庭■ 以下、この発明の実施例を図面に基づいて説明する。な
お、従来の技術の項で説明した構成要素と同一のものに
ついては同一の符号を付し、重複した説明を省略する。
Backyard ■ Hereinafter, embodiments of the present invention will be described based on the drawings. Components that are the same as those explained in the section of the prior art are given the same reference numerals, and redundant explanation will be omitted.

第1図において、第1のコンパレータ7は、入力される
FM記録信号Mの波高値を上限側と比較するためのもの
であり、そして、第2のコンパレータ8は、その下限側
と比較するためのものである。
In FIG. 1, the first comparator 7 is for comparing the peak value of the input FM recording signal M with the upper limit side, and the second comparator 8 is for comparing it with the lower limit side. belongs to.

また、FM記録信号Mは、コンデンサC1によって直流
分がカットされて、第1のコンバレータフの反転入力端
子及び第2のコンパレータ8の非反転入力端子に入力さ
れる。そして、コンデンサC5と抵抗R4とは、上限側
の波高値ホールド回路をなし、FM記録信号MのRg 
t Rsによって分圧された分電圧をダイオードD2を
介して受けている。
Further, the FM recording signal M has its DC component cut off by the capacitor C1, and is input to the inverting input terminal of the first converter tough and the non-inverting input terminal of the second comparator 8. The capacitor C5 and the resistor R4 form a peak value hold circuit on the upper limit side, and Rg of the FM recording signal M.
The voltage divided by tRs is received via the diode D2.

この回路は、FM記録信号Mのうちグラウンド(ゼロク
ロス点)に対して正となる各波高値の信号を所定の時定
数をもってホールドし、第2図(a)に示すような上記
値V^あるいは第2図(b)に示すような上限値V^′
を得て、これらを第1のコンパレータ7の非反転入力端
子に与えている。一方、コンデンサC@と抵抗R7とは
、下限側の波高値ホールド回路をなし、ダイオードD3
を介して前記分電圧を受けて、FM記録信号Mのうちグ
ラウンドに対して負となる各波高値の信号を、上限側の
波高値ホールド回路におけると同等の時定数をもってホ
ールドし、各下限値Ve 、 Ve ’ を得て、これ
らをコンパレータ8の反転入力端子に与えている。
This circuit holds the signal of each wave height value that is positive with respect to the ground (zero crossing point) in the FM recording signal M with a predetermined time constant, and outputs the above value V^ or as shown in FIG. 2(a). The upper limit value V^' as shown in Fig. 2(b)
are applied to the non-inverting input terminal of the first comparator 7. On the other hand, the capacitor C@ and the resistor R7 form a peak value hold circuit on the lower limit side, and the diode D3
receives the divided voltage through the FM recording signal M, and holds the signal of each wave peak value that is negative with respect to the ground with a time constant equivalent to that of the wave height value hold circuit on the upper limit side. Ve and Ve' are obtained and applied to the inverting input terminal of the comparator 8.

前記各波高値ホールド回路は、その時定数が比較的大に
なっていて、FM記録信号の連続する各波高値には応答
することなく、そのため前記上限値V^、下限値v8等
は、FM記録信号の波高値を結んで平滑された包絡線に
相当する電位の信号に対応したものになっている。
Each of the wave height value hold circuits has a relatively large time constant and does not respond to each successive wave height value of the FM recording signal. Therefore, the upper limit value V^, the lower limit value v8, etc. It corresponds to a signal with a potential corresponding to a smoothed envelope connecting the peak values of the signal.

なお、上限値V^、下限値Vaのレベルは、可変抵抗R
aを加減して調整され、よって各コンパレータ7.8の
検出感度が調整されるようになっている。上限値V^、
下限値Vsは、第2図(a)に示す如<、FM記録信号
Mの正常の波高値よりも各絶対値が小になっていて、塵
埃、傷痕などによるドロップアウトが生じたときに波高
値が電位V^。
Note that the levels of the upper limit value V^ and lower limit value Va are determined by the variable resistor R.
It is adjusted by adding or subtracting a, thereby adjusting the detection sensitivity of each comparator 7.8. Upper limit value V^,
As shown in Fig. 2(a), the lower limit value Vs has each absolute value smaller than the normal peak value of the FM recording signal M, and the wave height is lower when dropout occurs due to dust, scratches, etc. The high value is the potential V^.

v日の絶対値の範囲内となり、ドロップアウト信号とし
て検出される。第1のコンパレータ7はFM記録信号M
が電位V^を越えている期間にわたってLレベルとなる
パルスを発生し、第2のコンパレータ8は、電位v8を
越えている期間にわたってLレベルとなるパルスを発生
する。
It falls within the range of the absolute value of v days and is detected as a dropout signal. The first comparator 7 receives the FM recording signal M
The second comparator 8 generates a pulse that is at the L level during the period when the voltage exceeds the potential V^, and the second comparator 8 generates a pulse that is at the L level during the period when the potential V8 is exceeded.

以上の構成において、以下にその動作を説明する。第4
図(a)の如く、はぼ一定の波高値のFM記録信号Mが
発生していると、コンデンサCsの端子電圧は、はぼ一
定の電位を連ねた包絡線Eに対応する電位を、抵抗Ra
、Raによって分圧した電位V^となり、これが上限値
として第1のコンバレータフに与えられる。同様に、コ
ンデンサCaは、はぼ一定の電位となる包絡線Fに対応
する電位を分圧した電位Vsとなり、これが下限値とし
て第2のコンパレータ8に与えられる。各コンパレータ
7.8はFM記録信号Mが電位■^あるいはVaを越え
る毎にそれぞれ立下り信号を発生する。
The operation of the above configuration will be explained below. Fourth
As shown in Figure (a), when an FM recording signal M with a nearly constant peak value is generated, the terminal voltage of the capacitor Cs is the potential corresponding to the envelope E, which is a series of approximately constant potentials. Ra
, Ra becomes the potential V^, which is given to the first converter tough as an upper limit value. Similarly, the capacitor Ca has a potential Vs obtained by dividing the potential corresponding to the envelope F, which is a nearly constant potential, and this is given to the second comparator 8 as a lower limit value. Each comparator 7.8 generates a falling signal each time the FM recording signal M exceeds the potential ■^ or Va.

よって第4図(a)において、ドロップアウトが発生し
て入力信号が電位■^、Vaを越えないときは、そのパ
ルス間隔が広くなる。フリップフロップ3は、各コンパ
レータ7.8の出力のパルスの立下りを捉えて順次反転
するが、ドロップアウトが発生している期間については
、前記パルス間隔が広くなることにより、その反転に至
る周期が長くなる。第1のリトリガブルモノマルチバイ
ブレータ4の出力端ζは、ドロップアウトが発生する毎
にHレベルのパルスを発生する。そしてナントゲート6
は、第1のリトリガブルモノマルチバイブレーク4の出
力端互の信号の立上りが所定の周期以内に発生すると、
その間Hレベルとなって、このHレベル期間にわたるF
M記録信号Mは、再生のために使用されないようになる
Therefore, in FIG. 4(a), when dropout occurs and the input signal does not exceed the potential ■^, Va, the pulse interval becomes wide. The flip-flop 3 captures the fall of the pulse of the output of each comparator 7.8 and inverts it sequentially, but during the period in which dropout occurs, the pulse interval becomes wider, so that the cycle leading to the inversion becomes shorter. becomes longer. The output terminal ζ of the first retriggerable mono multivibrator 4 generates an H level pulse every time dropout occurs. And Nantes Gate 6
When the rising edges of the signals at the output terminals of the first retriggerable mono multi-bi break 4 occur within a predetermined period,
During that time, it becomes H level, and F over this H level period.
M recording signal M is no longer used for reproduction.

次に、ピックアップの高速移動とか、ディスクの反射率
の変化、レーザ出力の変化などによってFM記録信号M
が変化して、例えば第2図(b)の如くその波高値が小
になると、コンデンサCs = Caの各電位は、FM
記録信号Mの各包絡線E、Fに対応する電位の降下に従
って降下し、その各上限値V^、下限値Vaが各コンパ
レータ7.8に与えられて、同様に比較、検出される。
Next, due to high-speed movement of the pickup, changes in disk reflectance, changes in laser output, etc., the FM recording signal M
changes and the peak value becomes small, for example as shown in Figure 2(b), each potential of the capacitor Cs = Ca becomes FM
It falls in accordance with the drop in the potential corresponding to each envelope E, F of the recording signal M, and its upper limit value V^ and lower limit value Va are given to each comparator 7.8 and similarly compared and detected.

よって、この場合についてもFM記録信号に′の波高値
が各上限値V^′、下限値Va’ を越えていれば、正
蕾であり、各値の範囲内のときはドロップアウト信号と
して検出される。
Therefore, in this case as well, if the peak value of ' in the FM recording signal exceeds each upper limit value V^' and lower limit value Va', it is a normal bud, and if it is within the range of each value, it is detected as a dropout signal. be done.

羞−米 以上の如く、この発明によれば、ドロップアウト信号を
検出するために、FM記録信号の波高値の比較基準とし
て、正常のFM信号自体の波高値を用いるように構成し
ているので、正常の波高値が変化したときは、その変化
に応じ比較基準が変動することとなり、もってピックア
ップの高速移動とか、ディスクの反射率の変化、レーザ
出力の変化などがあっても安定した精度をもって、ドロ
ップアウトを検出できる。
As described above, according to the present invention, in order to detect a dropout signal, the peak value of the normal FM signal itself is used as a comparison standard for the peak value of the FM recording signal. , when the normal peak value changes, the comparison standard will change accordingly, so even if the pickup moves at high speed, the reflectance of the disk changes, the laser output changes, etc., stable accuracy can be maintained. , dropouts can be detected.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は、この発明の実施例を示す制御図、第2図はそ
の動作を示すタイミングチャート、第3図は従来例を示
す制御回路図、第4図はその動作のタイミングチャート
である。 3・・・フリップフロップ。 4・・・第1のリトリガブルマルチバイブレータ、5・
・・第2のリトリガブルマルチバイブレータ、7・・・
第1のコンパレータ。 8・・・第2のコンパレータ、
FIG. 1 is a control diagram showing an embodiment of the present invention, FIG. 2 is a timing chart showing its operation, FIG. 3 is a control circuit diagram showing a conventional example, and FIG. 4 is a timing chart of its operation. 3...Flip-flop. 4... first retriggerable multivibrator, 5...
...Second retriggerable multivibrator, 7...
First comparator. 8... second comparator,

Claims (1)

【特許請求の範囲】 入力されるFM記録信号の波高値を検出するために該F
M記録信号のゼロクロス点を中心として上限値および下
限値を設定している第1および第2のコンパレータと、 該コンパレータの出力によつてFM記録信号の各波高値
が前記上限値と下限値とを交互に越える毎に出力状態を
反転させるフリップフロップと、該フリップフロップの
出力によつてトリガされるリトリガブルモノマルチバイ
ブレータとを備えていて、FM記録信号の波高値が前記
上限値と下限値の範囲内にあるときに前記リトリガブル
モノマルチバイブレータからドロップアウト信号を出力
するビデオ信号再生装置のドロップアウト検出回路にお
いて、 前記FM記録信号の前記ゼロクロス点を中心として上限
側の波高値信号および下限側の波高値信号を所定の時定
数をもつてそれぞれ平滑してホールドする上限側および
下限側波高値ホールド回路を設け、 前記ホールドされる各波高値信号を前記各コンパレータ
の上限値および下限値にそれぞれ設定したことを特徴と
するビデオ信号再生装置のドロップアウト検出回路。
[Claims] In order to detect the peak value of an input FM recording signal, the F.
first and second comparators that set an upper limit value and a lower limit value centered on the zero-crossing point of the FM recording signal, and each wave height value of the FM recording signal is set to the upper limit value and the lower limit value by the output of the comparator. and a retriggerable mono multivibrator that is triggered by the output of the flip-flop, so that the peak value of the FM recording signal is within the upper and lower limits. In a dropout detection circuit of a video signal reproducing device that outputs a dropout signal from the retriggerable mono multivibrator when the value is within a value range, the peak value signal on the upper limit side centering on the zero crossing point of the FM recording signal Upper and lower limit side peak value hold circuits are provided which smooth and hold the peak value signals on the lower limit side with predetermined time constants, respectively, and each of the held peak value signals is connected to the upper and lower limits of each of the comparators. A dropout detection circuit for a video signal reproducing device, characterized in that the dropout detection circuit is set to each value.
JP60062177A 1985-03-28 1985-03-28 Dropout detecting circuit for video signal reproducing device Pending JPS61222067A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60062177A JPS61222067A (en) 1985-03-28 1985-03-28 Dropout detecting circuit for video signal reproducing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60062177A JPS61222067A (en) 1985-03-28 1985-03-28 Dropout detecting circuit for video signal reproducing device

Publications (1)

Publication Number Publication Date
JPS61222067A true JPS61222067A (en) 1986-10-02

Family

ID=13192577

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60062177A Pending JPS61222067A (en) 1985-03-28 1985-03-28 Dropout detecting circuit for video signal reproducing device

Country Status (1)

Country Link
JP (1) JPS61222067A (en)

Similar Documents

Publication Publication Date Title
US4635142A (en) Amplitude sensor with adaptive threshold generation
JP2826202B2 (en) Apparatus and method for detecting digital data signal
US3505537A (en) Signal envelope discriminator and gating circuit
JPH0620388A (en) Digital information reproducing device
US4445092A (en) Periodic pulse forming circuit
JPH01105362A (en) Stored information reading circuit
US5057946A (en) Magnetic disk drive apparatus
US5587980A (en) Method deriving a quality signal from a read signal, and reading and recording devices which employ that method
JP3107263B2 (en) Information playback device
US5334930A (en) Peak detection circuit
JPS61222067A (en) Dropout detecting circuit for video signal reproducing device
US5495368A (en) Method of tracking thresholds on a read signal
JPS61134928A (en) Signal detection
JPS6113448A (en) Generating device for tracking error signal
US6259664B1 (en) Defect detection in an optical disk data reproduction system
JPH0765503A (en) Analog/digital converting circuit in information reproducing apparatus
JP2591184B2 (en) Dropout detection circuit
JPS61141207A (en) Envelope automatic adjusting circuit
JPH10124890A (en) Tracking error signal detector
JPH0426881Y2 (en)
JPH0722768Y2 (en) Dropout detection circuit
JPH0643898Y2 (en) Dropout detection circuit
JPH03207186A (en) Dropout detecting circuit
JPH07105116B2 (en) Recording medium playback device
JP2568670B2 (en) Control device