JPS61206081A - Density converting circuit - Google Patents

Density converting circuit

Info

Publication number
JPS61206081A
JPS61206081A JP60047198A JP4719885A JPS61206081A JP S61206081 A JPS61206081 A JP S61206081A JP 60047198 A JP60047198 A JP 60047198A JP 4719885 A JP4719885 A JP 4719885A JP S61206081 A JPS61206081 A JP S61206081A
Authority
JP
Japan
Prior art keywords
data
memory
density
density conversion
register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60047198A
Other languages
Japanese (ja)
Inventor
Hiroshi Oda
小田 弘
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60047198A priority Critical patent/JPS61206081A/en
Publication of JPS61206081A publication Critical patent/JPS61206081A/en
Pending legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)

Abstract

PURPOSE:To generate the density converting picture by providing a table memory to convert in density the output value of the data memory to the reading output side of the data memory, referring to this and outputting picture data onto the data bus after applying the density conversion. CONSTITUTION:When original picture data are obtained, the original picture data of the address included in a memory address register 1 are included to a memory data register 30 and it is outputted to a (b) side. On the other hand, when the picture data is obtained after applying density conversion, the contents of a memory register 30 are outputted to an (a) side and inputted to a table memory 4. At a table memory 4, input data are an actual address as it are, and the contents of the address are read through a data register 31 to a data bus 8. Thus, the picture data after applying density conversion can be generated at a higher speed than conventionally. As the example of a density converting table 5, when the picture data are expressed by an 8 bit, aiidenticali (i=0-255) is obtained. The symbol bi is a converted value prepared beforehand, and by rewriting this, other density-converted picture can be easily obtained.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、デジタル画像データの濃度変換回路に関する
ものである。
DETAILED DESCRIPTION OF THE INVENTION Field of the Invention The present invention relates to a density conversion circuit for digital image data.

従来の技術 従来の濃度変換回路では、濃度変換画像が必要となる時
、メモリの節約をはかるために第4図に示すようなデー
タメモリ2内の原画像データ6に対して、同一メモリ内
の濃度変換テーブル6を参照して濃度変換を行い、変換
画像を得ていた。
2. Description of the Related Art In conventional density conversion circuits, when a density-converted image is required, in order to save memory, original image data 6 in a data memory 2 as shown in FIG. Density conversion was performed with reference to the density conversion table 6 to obtain a converted image.

〔板上、木戸出;イメージプロセッサの最近の動向、電
子通信学会誌t Vot、 eTt Llt pp、e
[Itagami, Izuru Kido; Recent trends in image processors, Journal of the Institute of Electronics and Communication Engineers t Vot, eTt Llt pp, e
.

−98,1984) 発明が解決しようとする問題点 しかしながら上記のような構成では、濃度変換テーブル
6を参照する際にオフセット値9を考慮するためのアド
レス計算が必要となる。又、濃度変換画像を得るのに同
一メモリを2回アクセスする必要があるため、その変換
処理は、データメモリ2の構造に依存するという  、 問題点を有していた。
98, 1984) Problems to be Solved by the Invention However, in the above configuration, address calculation is required to take into account the offset value 9 when referring to the density conversion table 6. Furthermore, since it is necessary to access the same memory twice to obtain a density-converted image, the conversion process is dependent on the structure of the data memory 2, which is a problem.

本発明はかかる点に鑑み、メモリ使用の節約をはかり、
濃度変換画像を効率よく生成する濃度変換回路を提供す
ることを目的とする。
In view of this, the present invention aims to save memory usage,
It is an object of the present invention to provide a density conversion circuit that efficiently generates density-converted images.

問題点を解決するための手段 本発明は、上記問題点を解決するため、データメモリの
読出し出力側にデータメモリの出力値を濃度変換するテ
ーブルメモリを設けて、そのテーブルメモリの参照によ
って濃度変換後の画像データをデータバス上に出力する
濃度変換回路である。
Means for Solving the Problems In order to solve the above problems, the present invention provides a table memory for converting the density of the output value of the data memory on the read output side of the data memory, and performs the density conversion by referring to the table memory. This is a density conversion circuit that outputs subsequent image data onto the data bus.

作  用 本発明は前記した構成により、原画像データのレベル値
と濃度変換テーブルの参照アドレスが等しくなっている
ためアドレス計算をすることなくテーブル参照を行うこ
とができ、さらに、データメモリとは別のテーブルメモ
リ上に濃度変換テーブルを格納しているため、多段階の
濃度変換後の画像データを効率よく生成する。
Effects of the Invention With the above-described configuration, the level value of the original image data and the reference address of the density conversion table are equal, so table reference can be made without address calculation. Since the density conversion table is stored in the table memory, image data after multi-step density conversion can be efficiently generated.

実施例 第1図は本発明の第1の実施例における濃度変換回路の
構成を示すものである。1はメモリアドレスレジスタ(
MAR)であり、30は2方向に出力切換えが可能なメ
モリデータレジスタ(MDR)である。2はデータメモ
リで画像データ6が記憶されているものとする。4は濃
度変換テーブル6を格納しておくためのテーブルメモリ
である。31はデータレジスタ(DR)である。
Embodiment FIG. 1 shows the configuration of a density conversion circuit in a first embodiment of the present invention. 1 is the memory address register (
MAR), and 30 is a memory data register (MDR) whose output can be switched in two directions. 2 is a data memory in which image data 6 is stored. 4 is a table memory for storing the density conversion table 6; 31 is a data register (DR).

第2図は濃度変換テーブル5の例であシ、al。FIG. 2 is an example of the density conversion table 5.

b 1 (1=O” n −1: n−画像データのレ
ベル数)は各々テーブル参照入力、出力であり、共に画
像データのレベル値集合の要素である。
b 1 (1=O” n −1: n−number of levels of image data) are table reference input and output, respectively, and both are elements of a level value set of image data.

以上のように構成された本実施例の濃度変換回路につい
て、以下にその動作を説明する。
The operation of the density conversion circuit of this embodiment configured as described above will be explained below.

原画像データを得る場合には、メモリアドレスレジスタ
1に入っている番地の原画像データをメモリデータレジ
スタ3oに入れ、それをb側に出力する。一方、濃度変
換後の画像データを得る場合には、メモリデータレジス
タ30の内容をa側に出力し、テーブルメモリ4への入
力とする。テーブルメモリ4では、入力データをその1
ま実アドレスとして、そのアドレスの内容をデータレジ
スタ31を経てデータバス8に読出す。これによって濃
度変換後の画像データが、従来より高速に生成可能とな
る。
When obtaining original image data, the original image data at the address stored in the memory address register 1 is placed in the memory data register 3o and outputted to the b side. On the other hand, when obtaining image data after density conversion, the contents of the memory data register 30 are output to the a side and input to the table memory 4. In table memory 4, the input data is
The contents of the address are read out to the data bus 8 via the data register 31 as a real address. As a result, image data after density conversion can be generated faster than before.

濃度変換テーブル6の例として画像データが8ビット表
現の場合、a twW=1 (1−0〜255 )とな
る。b、は予め用意しておいた変換値であり、これを書
きかえることによって、他の濃度変換画像を容易に得る
ことができる。
As an example of the density conversion table 6, when the image data is expressed in 8 bits, a twW=1 (1-0 to 255). b is a conversion value prepared in advance, and by rewriting this value, another density conversion image can be easily obtained.

第3図は本発明の第2の実施例を示す濃度変換回路の構
成を示すものである。同図において、31.32,33
はデータレジスタである。41゜42.43は濃度変換
テーブルを格納しておくためのテーブルメモリであり、
51,62,53は濃度変換テーブルである。第3図は
第2図におけるテーブルメモリ4とデータレジスタ31
を一組として、これを複数組直列に接続したものである
FIG. 3 shows the configuration of a density conversion circuit showing a second embodiment of the present invention. In the same figure, 31, 32, 33
is a data register. 41°42.43 is a table memory for storing a density conversion table;
51, 62, and 53 are density conversion tables. Figure 3 shows the table memory 4 and data register 31 in Figure 2.
A plurality of sets are connected in series.

前記のように構成された第2の実施例の濃度変換回路に
ついて、濃度変換テーブルを中心にして以下にその動作
を説明する。
The operation of the density conversion circuit of the second embodiment configured as described above will be explained below, focusing on the density conversion table.

まずデータメモリ2から読出した画像データをメモリデ
ータレジスタ30のa側に出力し、テーブルメモリ41
のテーブル入力とする。次に濃度変換テーブル61によ
り第1回目のテーブル変換を行い、そのテーブル出力を
データレジスタ31を経て、次段のテーブル入力とする
。次段以後でも同様のテーブル変換を行い、最終段のデ
ータレジスタ3aから値をデータバス8に出力する。
First, the image data read from the data memory 2 is output to the a side of the memory data register 30, and the table memory 41
Let this be the table input. Next, a first table conversion is performed using the density conversion table 61, and the table output is passed through the data register 31 and is used as the next stage table input. Similar table conversion is performed in the subsequent stages, and the value is output from the data register 3a of the final stage to the data bus 8.

このように濃度変換をパイプライン化して連続的に行う
ことによって、多段階の濃度変換画像を効率よく生成す
ることができる。
By pipelined density conversion and performing it continuously in this way, it is possible to efficiently generate a multi-stage density conversion image.

発明の詳細 な説明したように、本発明によれば、濃度変換後の画像
データを高速に生成することができ、その実用的効果は
大きい。
As described in detail, according to the present invention, image data after density conversion can be generated at high speed, and its practical effects are significant.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明における一実施例の濃度変換回路の回路
図、第2図は同実施例の濃度変換テーブルを示す図、第
3図は本発明の他の実施例の濃度変換回路の回路図、第
4図は従来の濃度変換方式の模式図である。 1・・・・・・メモリアドレスレジスタ、2・・・・・
・データメモリ、3o・・・・・・メモリデータレジス
タ、31〜33・・・・・・データレジスタ、4及び4
1〜43・・・・・・テーブルメモリ、6及び61〜6
3・・・・・・濃度変換テーブル、6・・・・・・画像
データ、7・・・・・・アドレスバス、8・・・・・・
データバス。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名第1
図 第2図 bj、Qlε×=(ズ1スば14ルにル)第4図
FIG. 1 is a circuit diagram of a density conversion circuit according to an embodiment of the present invention, FIG. 2 is a diagram showing a density conversion table of the same embodiment, and FIG. 3 is a circuit diagram of a density conversion circuit according to another embodiment of the present invention. FIG. 4 is a schematic diagram of a conventional density conversion method. 1...Memory address register, 2...
・Data memory, 3o...Memory data register, 31 to 33...Data register, 4 and 4
1-43...Table memory, 6 and 61-6
3... Density conversion table, 6... Image data, 7... Address bus, 8...
data bus. Name of agent: Patent attorney Toshio Nakao and 1 other person No. 1
Figure 2bj, Qlε×=(Z1sub14ru)Figure 4

Claims (4)

【特許請求の範囲】[Claims] (1)原画像データを記憶するデータメモリと、前記デ
ータメモリの出力値を濃度変換するテーブルメモリと、
前記テーブルメモリの出力側に接続したデータレジスタ
と、前記データレジスタによって駆動されるデータバス
とを備えたことを特徴とする濃度変換回路。
(1) a data memory that stores original image data; a table memory that converts the output value of the data memory into density;
A density conversion circuit comprising: a data register connected to the output side of the table memory; and a data bus driven by the data register.
(2)データメモリの出力がテーブルメモリとデータバ
スとの2方向に切換えられる特許請求の範囲第1項記載
の濃度変換回路。
(2) The density conversion circuit according to claim 1, wherein the output of the data memory is switched between two directions: the table memory and the data bus.
(3)テーブルメモリが画像データのレベル値を実アド
レスとしてその内容を読出す構造を有する特許請求の範
囲第1項記載の濃度変換回路。
(3) The density conversion circuit according to claim 1, wherein the table memory has a structure in which the contents are read out using the level value of the image data as a real address.
(4)テーブルメモリと次に接続されたデータレジスタ
とを一組にして、直列に複数段接続した構造を有する特
許請求の範囲第1項記載の濃度変換回路。
(4) The density conversion circuit according to claim 1, having a structure in which a table memory and a data register connected next are connected in series in multiple stages.
JP60047198A 1985-03-08 1985-03-08 Density converting circuit Pending JPS61206081A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60047198A JPS61206081A (en) 1985-03-08 1985-03-08 Density converting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60047198A JPS61206081A (en) 1985-03-08 1985-03-08 Density converting circuit

Publications (1)

Publication Number Publication Date
JPS61206081A true JPS61206081A (en) 1986-09-12

Family

ID=12768428

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60047198A Pending JPS61206081A (en) 1985-03-08 1985-03-08 Density converting circuit

Country Status (1)

Country Link
JP (1) JPS61206081A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5678366A (en) * 1994-11-30 1997-10-21 Ykk Architectural Products Inc. Sliding window structure

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5678366A (en) * 1994-11-30 1997-10-21 Ykk Architectural Products Inc. Sliding window structure

Similar Documents

Publication Publication Date Title
US4776025A (en) Neighbor image processing exclusive memory
JPS61206081A (en) Density converting circuit
JP2709356B2 (en) Image processing method
JPS6362083A (en) Projection data generation system
JPS5947394B2 (en) Variable length two-dimensional register
JPH0514605Y2 (en)
JPH06208614A (en) Image processor
JPH05307598A (en) Picture processor
JPS61105640A (en) Parallel complement circuit
JP3340449B2 (en) Line memory circuit and data storage method
JPS6059461A (en) Program memory device
JPH01295568A (en) Picture element synthesis processing unit
JPH01305662A (en) Picture reducing processor
JPH0514128A (en) Digital filter
JPH0378822A (en) Image data processor
JPS63193617A (en) Data converting circuit
JPS63298481A (en) Picture data processor
JPS61199121A (en) Converting circuit for speed conversion system
JPS5991771A (en) Write and read control circuit of picture information data
JPS61136375A (en) Image input device provided with reducing function
JPH0353388A (en) Two-dimensional encoded data decoding and reducing device
JPH0754913B2 (en) Data conversion circuit
JPS63156455A (en) Method for constituting hardware of communication terminal equipment for multimedia
JPH0698155A (en) Data processing system
JPH0683759A (en) Information processor