JPS61182383A - Slow reproduction device of video tape recorder - Google Patents

Slow reproduction device of video tape recorder

Info

Publication number
JPS61182383A
JPS61182383A JP60021896A JP2189685A JPS61182383A JP S61182383 A JPS61182383 A JP S61182383A JP 60021896 A JP60021896 A JP 60021896A JP 2189685 A JP2189685 A JP 2189685A JP S61182383 A JPS61182383 A JP S61182383A
Authority
JP
Japan
Prior art keywords
signal
tape
memory
output
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60021896A
Other languages
Japanese (ja)
Inventor
Hisaharu Takeuchi
久晴 竹内
Masaaki Tamura
田村 政昭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60021896A priority Critical patent/JPS61182383A/en
Publication of JPS61182383A publication Critical patent/JPS61182383A/en
Pending legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE:To obtain a slow reproducing picture without noise by writing a video signal for one field in a field memory at tape stop state during intermittent drive and reading the signal at driving state. CONSTITUTION:A signal from a head at tape stopping is written in a memory and the signal written in the memory is read at tape carrying to attain noiseless reproduction. That is, the stop state of a tape 4 during intermittent drive is detected by using the output of a delay circuit 14 and the output signal is synchronized by a synchronizing circuit 15 by using the output of the digital PLL circuit 12 locked to the reference pulse of a servo circuit 11 to obtain a write timing signal corresponding to the write period of the signal for one field of the video signal.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明はビデオテープレコーダのスロー再生装置に関す
る。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to a slow playback device for a video tape recorder.

〔発明の技術的背景とその問題点〕[Technical background of the invention and its problems]

ビデオテープレコーダc以下VTR,という)において
スロー再生を行なう場合、従来次のようなやり方がとら
れている。
When performing slow playback in a video tape recorder (hereinafter referred to as VTR), the following method has conventionally been used.

(1)キャプスタンモータの回転を単に遅くしてスロー
再生を行なう。この場合、ノイズが発生することが多い
(1) Simply slow down the rotation of the capstan motor to perform slow playback. In this case, noise often occurs.

(2)キャプスタンモータを間欠駆動させ、特殊再生用
のヘッドを用いてノイズのないスロー再生を行なう。
(2) The capstan motor is driven intermittently and a special reproduction head is used to perform slow reproduction without noise.

(3)キャプスタンモータの回転を遅くし、圧電素子上
に配設された記録トラックの幅方向に偏移可能なヘッド
を用いてノイズのないスロー再生を行なう。
(3) The rotation of the capstan motor is slowed down, and noise-free slow playback is performed using a head that is disposed on a piezoelectric element and is movable in the width direction of the recording track.

上記(2)、(3)のやり方ではノイズのないスロー再
生画面を得ることができるが、特殊再生用のヘッドが必
要であったり、ヘッド変位のための装置が必要である。
Methods (2) and (3) above can provide a noise-free slow playback screen, but require a head for special playback or a device for head displacement.

〔発明の目的〕[Purpose of the invention]

本発明は上述した点にかんがみてなされたもので、特殊
再生用のヘッド等が不要なビデオテープレコーダのスロ
ー再生装置を提供することを目的とする。
The present invention has been made in view of the above-mentioned problems, and it is an object of the present invention to provide a slow playback device for a video tape recorder that does not require a special playback head or the like.

〔発明の概要〕[Summary of the invention]

本発明は磁気テープを間欠駆動し、この間欠駆動中のテ
ープ停止状態においてlフィールド分の映像信号をフィ
ールドメモリに書き込み、間欠駆動中の駆動状態におい
てフィールドメモリより前記書き込んだ信号を読み出す
ようにしたもので、これによりノイズのないスロー再生
画を得ることができるようにしたものであるっ 〔発明の実施例〕 以下、本発明になるV′r凡のスロー再生装置の一実施
例を第1図のブロック図及び第1図の装置のタイミング
チャートである第2図にもとづいて説明する。
The present invention drives a magnetic tape intermittently, writes video signals for one field into a field memory in a tape stop state during intermittent drive, and reads out the written signals from the field memory in a drive state during intermittent drive. [Embodiment of the Invention] Hereinafter, a first embodiment of the V'r slow playback device according to the present invention will be described. The explanation will be made based on the block diagram shown in the figure and FIG. 2 which is a timing chart of the apparatus shown in FIG.

第1図において、(1)は磁気ヘッド(2) 、 (3
)が載置されている回転ディスクであり、(4)は磁気
テープである。(5)は磁気テープ(4)の側縁にコン
トロール信号を記録及び再生するコントロールヘッドで
あり、(6)はピンチローラ(7)と共にテープ(4)
を搬送駆動するキャプスタンである。また、(8)はキ
ャプスタン(6) t−,11動するキャプスタンモー
タ、(9)はこのキャプスタンモータ(8)の間欠駆動
を制御するキャプスタンモータサーボ回路、α〔は間欠
スロ一時ノテープ速度を指定する間欠スロー速度指定回
路である。さらに、αυは回転ディスク(1)の回転を
制御するシリンダサーボ回路、a’aはフェイズ・ロッ
クド・ループ(PLL)回路である。(13は増幅回路
、Iは遅延回路、aっは同期化回路、(LI19はメモ
リコントロール回路である。SWIはヘッド(2+ 、
 t3)の出力を選択するスイッチであり、 (17)
はスイッチSW1の出力端に接続された再生映像信号処
理回路、α&はA/D変換器、11はフィールドメモI
J、(21は珈値変換器である。またSW2はスイッチ
であり、(2Bは出力端子である。
In Figure 1, (1) is a magnetic head (2), (3
) is a rotating disk on which is placed, and (4) is a magnetic tape. (5) is a control head that records and reproduces control signals on the side edge of the magnetic tape (4), and (6) is a control head that records and reproduces control signals on the side edge of the magnetic tape (4), and (6) is a control head that records and reproduces control signals on the side edge of the magnetic tape (4).
This is the capstan that drives the transport. In addition, (8) is a capstan motor that moves the capstan (6) t-, 11, (9) is a capstan motor servo circuit that controls the intermittent drive of this capstan motor (8), and α [is an intermittent slow This is an intermittent slow speed designation circuit that designates the tape speed. Further, αυ is a cylinder servo circuit that controls the rotation of the rotating disk (1), and a'a is a phase locked loop (PLL) circuit. (13 is an amplifier circuit, I is a delay circuit, a is a synchronization circuit, (LI19 is a memory control circuit, SWI is a head (2+,
(17)
is a reproduced video signal processing circuit connected to the output terminal of switch SW1, α& is an A/D converter, and 11 is field memo I.
J, (21 is a value converter, SW2 is a switch, and (2B is an output terminal.

ヤードも参照して説明する。This will be explained with reference to the yard.

VTRがスロー再生モードとなると、キャプスタンモー
タサーボ回路(9)によりキャプスタンモー欠的に回転
し、このキャプスタン(6)及びピンチローラ<1)V
Cより挾持されているテープ(4)は間欠駆動はせられ
る。スロー再生の速度制御はテープ(4)の停止時間を
変化させることで行なわれ(すなわちキャプスタンモー
タ(8)への駆動ハルスルノ間隔を変化させる)、停止
時間を長くとるほどスロー再生速度が遅くなることにな
る。上記の制御は間欠スロー速度指定回路Qlからの信
号により行なわれる。また間欠駆動中のテープ(4)の
停止は以下のようにして行なわれる。すなわち、間欠ス
ロー再生中のテープ(4)の移動状態時(1フレ一ム分
の移動)。
When the VTR enters slow playback mode, the capstan motor servo circuit (9) rotates the capstan motor intermittently, and the capstan motor (6) and the pinch roller <1) V
The tape (4) held between C and C is driven intermittently. The speed of slow playback is controlled by changing the stop time of the tape (4) (that is, by changing the drive speed interval to the capstan motor (8)), and the longer the stop time, the slower the slow playback speed becomes. It turns out. The above control is performed by a signal from the intermittent slow speed designation circuit Ql. Further, the tape (4) is stopped in the following manner during intermittent driving. That is, when the tape (4) is in a moving state during intermittent slow playback (movement of one frame).

コントロールヘッド(5)からはテープ(4)の側縁に
記録されているコントロール信号が再生される(第2図
(b)参照)。テープ(4)の停止は増幅回路−で増幅
されたこのコントロール信号を適当に遅延させて停止タ
イミングを得ることにより行なわれる。
A control signal recorded on the side edge of the tape (4) is reproduced from the control head (5) (see FIG. 2(b)). The tape (4) is stopped by appropriately delaying this control signal amplified by the amplifier circuit to obtain the stop timing.

この場合、テープ(4)の停止時に(間欠駆動中の停止
時)できるだけ大きな再生出力がヘッド(2)あるいは
(3)から得られる位置でテープ(4)は停止させられ
る。なお、テープ移動速度を第2図(C)に示す。
In this case, when the tape (4) is stopped (when stopped during intermittent driving), the tape (4) is stopped at a position where the largest possible reproduction output can be obtained from the head (2) or (3). Note that the tape moving speed is shown in FIG. 2(C).

本発明においては、テープの停止時のヘッドからの信号
をメモリに書き込み、テープの移動時はこのメモリに書
き込まれた信号を読み出すことによりノイズレス再生を
行なう。すなわち、本実施例においては間欠駆動中のテ
ープ(4)の停止状態の検出は遅延回路α4の出力で行
なえ、この出力信号をサーボ回路αJの基準パルス(第
2図(カ参照ニ一般的にヘッド切換パルスと位相は異な
る)Kロックしているデジタル式PLL回路α2の出力
(この出力はヘッド切換パルスと位相が略一致しく略同
−タイミング)、かつゆらぎがないことが好ましい)に
よって同期化回路a9にて同期化すれば、映像信号1フ
イ一ルド分の信号の書き込み期間に対応する書き込みタ
イミング信号(第2図(e)参照)が得られる。
In the present invention, noiseless playback is performed by writing a signal from the head when the tape is stopped into a memory, and reading the signal written into the memory when the tape is moving. That is, in this embodiment, the stop state of the tape (4) during intermittent drive can be detected by the output of the delay circuit α4, and this output signal is used as the reference pulse of the servo circuit αJ (see FIG. 2 (F)). Synchronization is achieved by the output of the K-locked digital PLL circuit α2 (the phase of which is different from the head switching pulse) (this output has approximately the same phase and timing as the head switching pulse, and preferably has no fluctuation). When synchronized by the circuit a9, a write timing signal (see FIG. 2(e)) corresponding to the write period of the signal for one field of the video signal is obtained.

この書き込みタイミング信号によるメモリσ値への書き
込みにつき、以下説明する。ヘッド(2)及び(3)よ
り再生されたテープ(4)上の記゛録映r象信号はスイ
ッチSW1により交互に取り出されて再生映像信号処理
回路αηに入力される(間欠駆動時のこの入力信号のエ
ンベロープ波形を第2図(f)に示す)。
Writing to the memory σ value using this write timing signal will be explained below. The recorded image signals on the tape (4) reproduced by the heads (2) and (3) are alternately taken out by the switch SW1 and input to the reproduced video signal processing circuit αη (this during intermittent driving The envelope waveform of the input signal is shown in FIG. 2(f)).

なお、スイッチSW1の切換えはシリンダサーボ回路O
Bから供給されるヘッドスイッチングパルスにて行なわ
れる。再生映像信号処理回路αηでは再生信号中から輝
度信号が分離されてFM復調され、色信号が同じく分離
されて周波数逆変換されるっそしてこれら両信号が加算
されて出力されるワこの出力アナログ信号は次にA/D
変換器帥に入力されて、デジタル信号に変換される。メ
モリコントロール回路αeに同期化回路(15から書き
込みタイミング信号が与えられると、コントロール回路
aeからメモリ(19に書き込み命令が出され、A/D
変換器叩の出力はメモリσIFC!き込まれる。書き込
みタイミング信号は前述したように1フイ一ルド期間K
gって与えられるので、■フィールド分の映1象信号カ
メモリα]に書き込まルることになる。
In addition, switching of switch SW1 is performed by cylinder servo circuit O.
This is performed using a head switching pulse supplied from B. In the reproduced video signal processing circuit αη, the luminance signal is separated from the reproduced signal and FM demodulated, the chrominance signal is similarly separated and inversely converted in frequency, and these two signals are added and output as an output analog signal. Then A/D
The signal is input to a converter and converted into a digital signal. When a write timing signal is given from the synchronization circuit (15) to the memory control circuit αe, a write command is issued from the control circuit ae to the memory (19), and the A/D
The output of converter hitting is memory σIFC! It gets sucked in. As mentioned above, the write timing signal is for one field period K.
Since g is given, it will be written to the image signal memory α for field 1.

コツトキノメモリ[11への書き込み番地はメモリコン
トロール回路αeから与えられる。なお、新たなメモリ
αlへの書き込み(次の1フイ一ルド分の映像信号の書
き込み)が行なわれるときには最初に番地をクリアして
最初の書き込み番地が指定されるようになっている(ア
ドレスクリア)0このアドレスクリアは後述するメモリ
住jからの読み出し時にも行なわれる。すなわち、1フ
イ一ルド分の映1象信号を読み出しだ後に番地は再び最
初の読■ 上記アドレスクリア信号(第2図(ω参照)はPLL回
路σ2からメモリコントロール回路oQに供給される。
The write address to the memory [11] is given from the memory control circuit αe. Note that when writing to a new memory αl (writing video signals for the next one field), the address is first cleared and the first write address is specified (address clear). )0 This address clearing is also performed when reading from memory address j, which will be described later. That is, after one field's worth of image signals are read out, the address is read again for the first time. The address clear signal (see FIG. 2 (ω)) is supplied from the PLL circuit σ2 to the memory control circuit oQ.

メモリαlからの読み出しはメモリコントロール回路α
E9に与えられる読み出しタイミング信号にもとづき行
なわれる。この場合、書き込みタイミング信号と読み出
しタイミング信号とは電圧レベルで区別され、Hレベル
のとき読み出し、Lレベルのとき書き込みとされる。メ
モリCI!Jから読み出された信号はスイッチSW2 
(同期化回路a9からの書き込みタイミング信号でその
切換えが制御され読み出しのとき端子a側に接続される
)を介してIJ/A変換器■に入力され、ここでデジタ
ル信号からアナログ信号に変換される。そして出力端子
圓に映像信号として出力される(この時の映像出力を第
2図(h)に示す)。なお、メモリα9への映像信号の
書き込み時はスイッチSW2は端子す側に接続されてお
シ、メモリα1に書き込まれている信号は同時てスイッ
チSW2を介してル徨変換器■に入力される。従って、
メモリαjへの書き込み時も端子121)からの出力信
号は途切れることはない。
Reading from memory αl is performed by memory control circuit α
This is performed based on the read timing signal given to E9. In this case, the write timing signal and the read timing signal are distinguished by voltage level, and when the signal is at H level, reading is performed, and when it is at L level, writing is performed. Memory CI! The signal read from J is sent to switch SW2
(The switching is controlled by the write timing signal from the synchronization circuit a9, and it is connected to the terminal a side during reading.) It is input to the IJ/A converter ■, where it is converted from a digital signal to an analog signal. Ru. Then, it is output as a video signal to the output terminal circle (the video output at this time is shown in FIG. 2(h)). Note that when writing the video signal to the memory α9, the switch SW2 is connected to the terminal side, and the signal written to the memory α1 is simultaneously input to the converter ■ via the switch SW2. . Therefore,
Even when writing to the memory αj, the output signal from the terminal 121) is not interrupted.

以上述べたように、ヘッド(2)あるいは(3)からの
再生出力が十分得られているテープ停止状態時にメモリ
α優に書き込んだ信号をテープ(4)の移動時(ヘッド
からの再生出力は低下する)に連続して読み出して再生
出力とするととKより、ノイズのないスロー再生画を得
ることができる。
As mentioned above, when the tape (4) is moved (the playback output from the head is If K is read out continuously and used as a playback output, a noise-free slow playback image can be obtained.

なお、上記実施例においては、書き込みタイミンク信号
の作成に直接ヘッドスイッチングパルスを用いていない
が、これは以下の理由による。すなわち、テープを間欠
送りすると回転ディスク(1)がテープ(4)によって
撮られ、ディスク(1)の回転を検出して作る通常のヘ
ッドスイッチングパルスがタイミングゆらぎを持つ。そ
してこれがメモリdiのアドレスの初期化(アドレスク
リア)のタイミングのゆらぎとなってしまい、読出し画
陳がゆれてしまう。本実施例はこれを解決するためヘッ
ドスイッチングパルスを用いていない。
Note that in the above embodiment, the head switching pulse is not directly used to create the write timing signal, but this is for the following reason. That is, when the tape is intermittently fed, the rotating disk (1) is photographed by the tape (4), and the normal head switching pulses generated by detecting the rotation of the disk (1) have timing fluctuations. This causes a fluctuation in the timing of initializing the address of the memory di (address clearing), and the readout image becomes unstable. In order to solve this problem, this embodiment does not use head switching pulses.

また、一般に間欠テープ送り時にはテープとヘッドとの
相対速度が変化するので水平同期周波数が変化するっ従
って、この周波数の変動を補正するため、回転ディスク
+1)の回転数を上げて再生水平同期周波数を通常のそ
れに近づけることが行なわれている。しかしながら、本
実施例ではこの補正は行なわ熟ない方が良い。なぜなら
、このような補正によりディスク回転周期とフィールド
メモリ読出し周期とのずれが発生する恐れがあるからで
ある。
Generally, during intermittent tape feeding, the relative speed between the tape and the head changes, so the horizontal synchronization frequency changes. Therefore, in order to compensate for this frequency fluctuation, the rotation speed of the rotating disk +1) is increased to increase the playback horizontal synchronization frequency. Efforts are being made to bring it closer to normal. However, in this embodiment, it is better not to perform this correction. This is because such correction may cause a discrepancy between the disk rotation period and the field memory read period.

さらに、メモリ■への書き込みをテープ(4)の間欠送
りがほぼ停止した時点で行なうのは再生画像のノイズ防
止、1垂直期間中の水平走査線の数の安定化、書き込み
読み出しの水平同期位相の連続化等を満足させるためで
ある。
Furthermore, writing to the memory ■ is performed when the intermittent feeding of the tape (4) has almost stopped to prevent noise in the reproduced image, to stabilize the number of horizontal scanning lines in one vertical period, and to stabilize the horizontal synchronization phase of reading and writing. This is to satisfy the continuity etc.

なおシリンダモータ18)の駆動力が十分で間欠駆動の
悪影響が生じないのであれば、ヘッドスイッチングパル
スを用いて書き込み信号を作成しても良いっこの場合、
PLL回路(Iりは不要になる。また本実施例ではデジ
タル式のPLL回路α2を用いだがこれはアナログ式の
ものでも良い。
In this case, if the driving force of the cylinder motor 18) is sufficient and no adverse effects of intermittent driving occur, the write signal may be created using head switching pulses.
The PLL circuit (I) is no longer required. Also, in this embodiment, a digital PLL circuit α2 is used, but it may be an analog type.

〔発明の効果〕〔Effect of the invention〕

以上述べたように本発明によれば、ノイズのないスロー
再生画を得ることができる0また間欠駆動を行なってい
るので、超スロー再生の場合でもコントロール信号が再
生でき、テープ士連続的に駆動するときと違って問題は
ない。また、テープの間欠送りの際にノイズが発生して
も問題はなく送り中の制御を厳密にしなくともか゛まわ
ない。
As described above, according to the present invention, it is possible to obtain a noise-free slow playback image.Since intermittent drive is performed, the control signal can be played back even in the case of super slow playback, and the tape player is continuously driven. There is no problem unlike when you do it. Furthermore, even if noise occurs during intermittent feeding of the tape, there is no problem and there is no need to strictly control the feeding.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明になるビデオテープレコーダのスロー再
生装置の一実施例を示すブロック図、第2図は第1図の
タイミングチャートである02.3・・・ヘッド、  
4・・・テープ。 6・・・キャプスタン、  7・・・ピンチローラ。 8・・・キャプスタンモータ、 9・・・キャプスタンサーボ回路、 16・・・メモリコントロール回路、 17・・・再生映像信号処理回路、 18・・・A/D変換器、19・・・フィールドメモリ
、加・・・D/A変換器。 代理人 弁理士  則 近 憲 佑 (ほか1名) 第1図
FIG. 1 is a block diagram showing an embodiment of a slow playback device for a video tape recorder according to the present invention, and FIG. 2 is a timing chart of FIG. 1.
4...Tape. 6... Capstan, 7... Pinch roller. 8... Capstan motor, 9... Capstan servo circuit, 16... Memory control circuit, 17... Playback video signal processing circuit, 18... A/D converter, 19... Field Memory, addition...D/A converter. Agent: Patent attorney Noriyuki Chika (and 1 other person) Figure 1

Claims (1)

【特許請求の範囲】[Claims] 磁気テープより再生された映像信号のうち輝度信号はF
M復調し、色信号は周波数逆変換した後両信号を加算し
て出力する手段と、この手段の出力アナログ信号をデジ
タル信号に変換するA/D変換器と、A/D変換器の出
力をフィールドメモリに書き込む手段と、このメモリよ
りデジタル信号を読み出す手段と、この読み出し手段の
出力デジタル信号をアナログ信号に変換するD/A変換
器と、磁気テープを間欠的に駆動させる間欠駆動手段と
を具備し、スロー再生時に磁気テープを間欠駆動させこ
の間欠駆動中のテープの停止状態時にメモリにA/D変
換器の出力を書き込み、間欠駆動中のテープ移動状態時
にはメモリよりこの書き込み信号を読み出して再生信号
を得るよう構成したことを特徴とするビデオテープレコ
ーダのスロー再生装置。
Among the video signals reproduced from the magnetic tape, the brightness signal is F.
M demodulation and frequency inverse conversion of the color signal, means for adding and outputting both signals, an A/D converter for converting the output analog signal of this means into a digital signal, and an A/D converter for converting the output of the A/D converter into a digital signal. A means for writing into a field memory, a means for reading a digital signal from the memory, a D/A converter for converting the output digital signal of the reading means into an analog signal, and an intermittent drive means for intermittently driving the magnetic tape. The magnetic tape is intermittently driven during slow playback, the output of the A/D converter is written in the memory when the tape is stopped during the intermittent drive, and the write signal is read from the memory when the tape is in the moving state during the intermittent drive. A slow playback device for a video tape recorder, characterized in that it is configured to obtain a playback signal.
JP60021896A 1985-02-08 1985-02-08 Slow reproduction device of video tape recorder Pending JPS61182383A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60021896A JPS61182383A (en) 1985-02-08 1985-02-08 Slow reproduction device of video tape recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60021896A JPS61182383A (en) 1985-02-08 1985-02-08 Slow reproduction device of video tape recorder

Publications (1)

Publication Number Publication Date
JPS61182383A true JPS61182383A (en) 1986-08-15

Family

ID=12067872

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60021896A Pending JPS61182383A (en) 1985-02-08 1985-02-08 Slow reproduction device of video tape recorder

Country Status (1)

Country Link
JP (1) JPS61182383A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63279683A (en) * 1987-05-11 1988-11-16 Sony Corp Video tape recorder
JPH0591477A (en) * 1991-03-30 1993-04-09 Samsung Electron Co Ltd Method and apparatus for speed change and regeneration of video tape recorder

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63279683A (en) * 1987-05-11 1988-11-16 Sony Corp Video tape recorder
JPH0591477A (en) * 1991-03-30 1993-04-09 Samsung Electron Co Ltd Method and apparatus for speed change and regeneration of video tape recorder

Similar Documents

Publication Publication Date Title
JPS6292686A (en) Slow reproducing device for video tape recorder
JPH031725B2 (en)
JP2553031B2 (en) Special playback device for video tape recorders
JPH0783463B2 (en) Magnetic recording / reproducing device
JPS6339196B2 (en)
JPH056838B2 (en)
JPS61182383A (en) Slow reproduction device of video tape recorder
JPS58212647A (en) Video tape recorder
JPS62200878A (en) Magnetic recording and reproducing device with edition function
JP2542825B2 (en) Video signal playback device
KR0183170B1 (en) Reproducing method for the slow-motion picture of digital vcr
JP2644383B2 (en) Capstan phase correction device for multi-channel VTR
JPS62163483A (en) Video signal recording and reproducing device
JP3052346B2 (en) Magnetic recording / reproducing device
JPH0247022B2 (en)
JP2501191B2 (en) Playback device
JPS5921095B2 (en) magnetic recording and reproducing device
JPH06326955A (en) Video recorder
JPS58224459A (en) Video tape recorder
JPS63136895A (en) Video signal reproducing device
JPS61240785A (en) Image memory device
JPS6127828B2 (en)
JPH0582663B2 (en)
JPS6353778A (en) Magnetic recording and reproducing device
JPH027791A (en) Magnetic recording and reproducing device