JPS6118205A - Receiver - Google Patents

Receiver

Info

Publication number
JPS6118205A
JPS6118205A JP59139362A JP13936284A JPS6118205A JP S6118205 A JPS6118205 A JP S6118205A JP 59139362 A JP59139362 A JP 59139362A JP 13936284 A JP13936284 A JP 13936284A JP S6118205 A JPS6118205 A JP S6118205A
Authority
JP
Japan
Prior art keywords
circuit
terminal
reception level
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP59139362A
Other languages
Japanese (ja)
Other versions
JPH0516695B2 (en
Inventor
Kazuo Takayama
一男 高山
Kazutoshi Sasaki
佐々木 三利
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP59139362A priority Critical patent/JPS6118205A/en
Publication of JPS6118205A publication Critical patent/JPS6118205A/en
Publication of JPH0516695B2 publication Critical patent/JPH0516695B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Tone Control, Compression And Expansion, Limiting Amplitude (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

PURPOSE:To decrease the number of terminals of a tone control circuit and to attain the improvement of an attenuation effect at high frequencies by providing two multiplier circuits whose output value is changed in response to a reception level. CONSTITUTION:An adder circuit 28 of the tone control circuit 21 receives a sound signal at a terminal 22 from an input terminal 29, an output of an amplifier circuit 31 is given at an input terminal 30 and a multiplier circuit 32 multiplies the sound signal at the terminal 22 with a value corresponding to a reception level at a terminal 27. Further, an output terminal 33 of the circuit 28 is connected to a terminal 23 via a resistor 34, a capacitor 35 is connected between the terminal 23 and an amplifier 25 and an output of a connecting point 23 and the value corresponding to the reception level at the terminal 27 are inputted to a multiplier 36. An output of the circuit 36 is subtracted from the output of the circuit 32 by a subtraction circuit 37 and the difference is given to the amplifier circuit 31. Furthermore, the multiplication coefficient of the circuit 32 is zero at the minimum reception level and 1 at the maximum level.

Description

【発明の詳細な説明】 技術分野 本発明は、たとえば振幅変調などのような受信機に関し
、もっと詳しくは受信する高周波信号の受信レベルに応
じて音響信号の周波数特性を自動的に変化するいわゆる
トーンコントロール回路ノ構成に関する。
DETAILED DESCRIPTION OF THE INVENTION Technical Field The present invention relates to a receiver that uses amplitude modulation, for example, and more particularly to a so-called tone receiver that automatically changes the frequency characteristics of an acoustic signal depending on the reception level of a high-frequency signal to be received. Regarding the configuration of the control circuit.

背景技術 第1図は、先行技術の電気回路図である。振幅変調放送
などの高周波信号は同調回路1によって同調され、スー
パヘテロゲイン方式に従い混合回路2に与えられる。混
合回路2には、局部発振回路3からの信号が与えられる
。混合回路2からの出力は、中間周波増幅回路4に与え
られる。中間周波増幅回路4からの出力は、ライン5か
ら検波回路6によって検波され、その音響信号はトーン
コントロール回路7を経て増幅回路8によって増幅され
、スピーカ9によって音響化される。中間周波増幅回路
4からライン5に導出された信号はまた、検波回路6よ
りも時定数の大きい検波回路10に与えられる。この検
波回路10からライン11に導出される信号は、同調回
路1によって受信量rII4される高周波信号の受信レ
ベルに対応したレベルを有する。ライン11からの信号
は、トーンコントロール回路7に備えられている可変抵
抗回路12に、与えられる。トーンコントロール回路7
は、可変抵抗回路12の他に抵抗13を備え、集積回路
によって実現される。このトーンコントロール回路7に
は、コンデンサ14が外部接続される。可変抵抗回路1
2はライン11からの信号を受信し、高周波信号の受信
レベルが低いときすなわち放送周波数信号の電界が弱い
ときには、接触子12aは抵抗13側すなわち第1図の
下方に等価的に変位し、また受信レベルが大きく放送周
波数信号の電界が強いときにi、接触子12aは等価的
に第1図の上方に変位する。このようにして放送周波数
信号の弱電界状態では、音響信号の高域を減衰して隣接
放送周波数信号の存在時におけるビートなどの雑音を軽
減するようにしている。
BACKGROUND ART FIG. 1 is a prior art electrical circuit diagram. A high frequency signal such as an amplitude modulated broadcast signal is tuned by a tuning circuit 1 and given to a mixing circuit 2 according to a superhetero gain method. A signal from a local oscillation circuit 3 is applied to the mixing circuit 2 . The output from the mixing circuit 2 is given to an intermediate frequency amplification circuit 4. The output from the intermediate frequency amplification circuit 4 is detected through a line 5 by a detection circuit 6, and the acoustic signal thereof is passed through a tone control circuit 7, amplified by an amplifier circuit 8, and converted into sound by a speaker 9. The signal derived from the intermediate frequency amplifier circuit 4 to the line 5 is also applied to a detection circuit 10 having a larger time constant than the detection circuit 6. The signal derived from the detection circuit 10 to the line 11 has a level corresponding to the reception level of the high frequency signal received by the tuning circuit 1 by the reception amount rII4. The signal from the line 11 is applied to a variable resistance circuit 12 included in the tone control circuit 7. Tone control circuit 7
includes a resistor 13 in addition to the variable resistance circuit 12, and is realized by an integrated circuit. A capacitor 14 is externally connected to the tone control circuit 7. Variable resistance circuit 1
2 receives the signal from the line 11, and when the reception level of the high frequency signal is low, that is, when the electric field of the broadcast frequency signal is weak, the contact 12a is equivalently displaced to the resistor 13 side, that is, downward in FIG. When the reception level is high and the electric field of the broadcast frequency signal is strong, the contactor 12a is equivalently displaced upward in FIG. In this manner, when the broadcast frequency signal is in a weak electric field state, the high frequency range of the acoustic signal is attenuated to reduce noise such as beats when an adjacent broadcast frequency signal is present.

このような第1図に示される先行技術では、集積回路に
、よって実現されるトーンコントロール回路7の端子が
参照符15〜18で示されるように4つあり、さらに端
子数を低減することが望まれる。
In the prior art shown in FIG. 1, the tone control circuit 7 implemented by the integrated circuit has four terminals as indicated by reference numerals 15 to 18, and it is possible to further reduce the number of terminals. desired.

第1図に示′される先行技術の他の問題は、周波数特性
に関する゛。検波回路10から2イン11を介して導出
される受信レベルを表わす信号が変化したとき、トーン
コントロール回路マの周波数特性は#2図に示されるよ
うにカットオフ周波数が変化しない特性を有する。した
がって弱電界時における隣接放送周波数信号によるビー
トなどの雑音を軽減する効果が小さい。
Another problem with the prior art illustrated in FIG. 1 is related to frequency characteristics. When the signal representing the received level derived from the detection circuit 10 via the 2-in 11 changes, the frequency characteristic of the tone control circuit M is such that the cutoff frequency does not change as shown in Figure #2. Therefore, the effect of reducing noise such as beats caused by adjacent broadcast frequency signals in a weak electric field is small.

目    的 本発明の目的は、高周波信号の受信レベルに応じて自動
的にトーンコントロールを行なう回路の端子数を可及的
に低減するようにした受信機を提供することである。
Purpose An object of the present invention is to provide a receiver in which the number of terminals of a circuit that automatically performs tone control according to the reception level of a high frequency signal is reduced as much as possible.

本発明の他の目的は、高周波信号の受信レベルが小さい
ときにおける音響信号の高域の減衰量を大きくして雑音
の軽減を図るようにした受信機を提供することである。
Another object of the present invention is to provide a receiver that reduces noise by increasing the amount of attenuation in the high frequency range of an acoustic signal when the reception level of the high frequency signal is low.

発明の構成 本発明は、高周波信号を受信して音響信号を導出する手
段と、前記高周波信号の受信レベルを検出する回路と、
2つの入力端子を有し、一方の入力端子に前記音響信号
を受信する加算回路と、前記音響信号と受信レベル検出
回路から出力される受信レベルに対応した値とを掛算す
る第1掛算回路と、加算回路に直列に接続される抵抗と
、前記抵抗の出力側に接続される積分形のコンデンサと
、前記抵抗と前記コンデンサとの接続点における出力と
、受信レベル検出回路から出力される受信レベルに対応
した値とを掛算する第2掛算回路と、第1掛算回路と第
2掛算回路との差を求め、その差を表わす信号を前記加
算回路の他方の入力端子に与える引算回路とを含むこと
を特徴とする受信機である。
Structure of the Invention The present invention includes means for receiving a high frequency signal and deriving an acoustic signal, a circuit for detecting the reception level of the high frequency signal,
an addition circuit having two input terminals, one of which receives the acoustic signal; and a first multiplication circuit which multiplies the acoustic signal by a value corresponding to the reception level output from the reception level detection circuit. , a resistor connected in series to the adder circuit, an integral type capacitor connected to the output side of the resistor, an output at the connection point between the resistor and the capacitor, and a reception level output from the reception level detection circuit. a second multiplication circuit that multiplies a value corresponding to , and a subtraction circuit that calculates the difference between the first multiplication circuit and the second multiplication circuit and supplies a signal representing the difference to the other input terminal of the addition circuit. A receiver characterized in that it includes:

実施例 第3図は、本発明の一実施例の電気回路図である。振幅
変調放送周波数信号などの高周波信号は、同調回路1に
よって受信同調されスーパヘテロゲイン方式に従い混合
回路2に与えられる。この混合回路2には、局部発振回
路3からの局部発振周波数信号が与えられる。混合回路
2からの出力は中間周波増幅回路4に与えられて増幅さ
れる。中間周波増幅回路4からの出力は、ライン5から
検波回路6によって検波され、音響信号がライン20か
らトーンコントロール回路21の端子22に与えられる
。トーンコントロール回路21からの音響信号は、端子
23からライン24を経て増幅回路25に与えられ、こ
こで増幅されてスピーカ26によって音響化される。
Embodiment FIG. 3 is an electrical circuit diagram of an embodiment of the present invention. A high frequency signal such as an amplitude modulated broadcast frequency signal is received and tuned by a tuning circuit 1 and given to a mixing circuit 2 according to a superhetero gain method. This mixing circuit 2 is given a local oscillation frequency signal from a local oscillation circuit 3 . The output from the mixing circuit 2 is given to an intermediate frequency amplification circuit 4 and amplified. The output from the intermediate frequency amplification circuit 4 is detected through a line 5 by a detection circuit 6, and an acoustic signal is applied from a line 20 to a terminal 22 of a tone control circuit 21. The acoustic signal from the tone control circuit 21 is applied from a terminal 23 via a line 24 to an amplifier circuit 25, where it is amplified and turned into sound by a speaker 26.

中間周波増幅回路4からフィン5に導出された信号は、
検波回路6よりも時定数の大きいもう1つの検波回路1
0に与えられる。この検波回路10からの出力は、同調
回路1によって受信同調される放送周波数信号である高
周波信号の受信レベルに対応した値を有し、トーンコン
トロール回路21の端子27に与えられる。トーンコン
トロール回路21は前述の3つの端子22,23.27
を有し、この端子数3は第1図に関連して述べた先行技
術におけるトーンコントロール回路7の端子数4よりも
低減されることになる。
The signal derived from the intermediate frequency amplification circuit 4 to the fin 5 is
Another detection circuit 1 with a larger time constant than the detection circuit 6
given to 0. The output from the detection circuit 10 has a value corresponding to the reception level of a high frequency signal, which is a broadcast frequency signal received and tuned by the tuning circuit 1, and is applied to a terminal 27 of the tone control circuit 21. The tone control circuit 21 has the aforementioned three terminals 22, 23, and 27.
The number of terminals, three, is smaller than the number of terminals, four, of the tone control circuit 7 in the prior art described in connection with FIG.

トーンコントロール回路21では、加算回路28は、端
子22からの音響信号を一方の入力端子29に受信する
。ひう1つの入力端子30には、増幅回路31からの出
力が与えられる。第1掛算回路32は、端子22からの
音響信号と端子27からの受信レベルに対応した値とを
掛算する。加算回路28の出力端子33は抵抗34を介
して端子23に直列に接続される。抵抗34の出力側、
すなわち端子23と増幅回路25との開に介在されてい
るライン24には、積分形のコンデンサ35が接続され
る。抵抗34とコンデンサ35との接続点に封ける出力
、すなわち接続点23における出力は、第2掛算回路3
6に与えられる。この第2掛算回路36には、端子27
からの受信レベルに対応した値もまた入力される。第2
掛算回路36は接続端子23における出力と受信レベル
に対応した値とを掛算する。引算回路37は第1掛算回
路32の出力から第2掛算回路36の出力を引算して差
を求め、この差を表わす信号はライン38から増幅回路
31に与えられる。増幅回路31の利得は、たとえば1
0程度とする。第1掛算回路32の掛算係数Kについて
は、端子27から与えられる信号の表わす受信レベルが
最低であるときに=0となり、その受信レベルが最大と
なるときに=1となる。
In the tone control circuit 21, the adder circuit 28 receives the acoustic signal from the terminal 22 at one input terminal 29. An output from an amplifier circuit 31 is given to one input terminal 30 . The first multiplication circuit 32 multiplies the acoustic signal from the terminal 22 by a value corresponding to the reception level from the terminal 27. An output terminal 33 of the adder circuit 28 is connected in series to the terminal 23 via a resistor 34. The output side of the resistor 34,
That is, an integrating capacitor 35 is connected to the line 24 which is connected between the terminal 23 and the amplifier circuit 25. The output sealed at the connection point between the resistor 34 and the capacitor 35, that is, the output at the connection point 23, is supplied to the second multiplier circuit 3.
given to 6. This second multiplication circuit 36 has a terminal 27
A value corresponding to the reception level from the receiver is also input. Second
The multiplication circuit 36 multiplies the output at the connection terminal 23 by a value corresponding to the reception level. A subtraction circuit 37 subtracts the output of the second multiplication circuit 36 from the output of the first multiplication circuit 32 to obtain a difference, and a signal representing this difference is provided to the amplifier circuit 31 via a line 38. The gain of the amplifier circuit 31 is, for example, 1
It should be about 0. The multiplication coefficient K of the first multiplication circuit 32 becomes 0 when the reception level represented by the signal applied from the terminal 27 is the lowest, and becomes 1 when the reception level is the maximum.

端子22における音響信号の電圧をElとし、端子23
における音響信号の電圧をEOとし、増幅回路31の利
得をAとし、第1掛算回路32の掛は算係数をKとし、
第2掛算回路36は第1掛算回路32と同一の構成を有
するものとするとき、第1式が成立する。
The voltage of the acoustic signal at the terminal 22 is El, and the terminal 23
The voltage of the acoustic signal in is EO, the gain of the amplifier circuit 31 is A, the multiplication coefficient of the first multiplication circuit 32 is K,
When it is assumed that the second multiplication circuit 36 has the same configuration as the first multiplication circuit 32, the first equation holds true.

したがって第2式が成立する。Therefore, the second equation holds true.

第1・式および第2式において、Cはコンデンサ35の
容量、Rは抵抗34の抵抗値、P は音響信号の角周波
数(P=jω)である。
In the first and second equations, C is the capacitance of the capacitor 35, R is the resistance value of the resistor 34, and P is the angular frequency of the acoustic signal (P=jω).

第2式を参照して、受信すべき放送周波数信号の受信レ
ベルが高り、シたがって、Kの値が1に近い値であると
きには、カットオフ・周波数5は、高い値となり、また
受信レベルが小さくてKの値が零に近い値であるときに
は、カットオフ周波数5は低い値となる。このことは、
第4図にもまた示されており、受信レベルが小さくなる
につれてKの値が小さくなり、応じてカットオフ周波数
51.52.53は、この順序で小さい値に移る。
Referring to the second equation, when the reception level of the broadcast frequency signal to be received increases, and therefore the value of K is close to 1, the cutoff frequency 5 becomes a high value, and the reception When the level is small and the value of K is close to zero, the cutoff frequency 5 has a low value. This means that
Also shown in FIG. 4, as the received level decreases, the value of K decreases, and accordingly the cutoff frequencies 51, 52, 53 move to lower values in that order.

ここで、カットオフ は第3式に示されるとお9′であ
る。
Here, the cutoff is 9' as shown in the third equation.

このようにして、受信レベルが小さくなって電界強度が
弱い状態では、カットオフ周波数は低い値となり、した
がって隣接放送周波数信号によるビートなどの雑音発生
が充分に抑えられる。
In this manner, when the reception level is low and the electric field strength is weak, the cutoff frequency takes a low value, and therefore the generation of noise such as beats due to adjacent broadcast frequency signals is sufficiently suppressed.

上述の実施例では掛算回路32.36は同一の構成を有
したけれども、本発明に従えば、相互に異なる構成を有
してもよい。上述の実施例では、トーンコントロール回
路21は1個だけ設けられたけれども、たとえばステレ
オ放送の受信のために左チャネルと右チャネルとに個別
的にトーンコントロール回路21が設けられ、このよう
なときには、集積回路化されたときにおける端子数の低
減効果が顕者′になる。
Although the multiplication circuits 32, 36 have the same configuration in the above embodiments, they may have mutually different configurations according to the present invention. In the above embodiment, only one tone control circuit 21 is provided, but for example, tone control circuits 21 are provided separately for the left channel and the right channel for receiving stereo broadcasting, and in such a case, The effect of reducing the number of terminals when integrated circuits becomes obvious.

効  果 以上のように本発明によれば、商周波信号の受信レベル
が小さくなるにつれて音響信号の高域を減衰するように
したトーンコントロール回路の端子数を低減することが
可能になるため、集積回路化に有効である。また、受信
レベルに応じて第1および第2掛算回路の出力値が変化
するようにしたので、音響信号のカットオフ周波数が変
化し、これによって高域の滅實効果を向上することが可
能になる。
Effects As described above, according to the present invention, it is possible to reduce the number of terminals of the tone control circuit that attenuates the high frequency range of the acoustic signal as the reception level of the quotient frequency signal becomes smaller. Effective for circuitization. In addition, since the output values of the first and second multiplier circuits change depending on the reception level, the cutoff frequency of the acoustic signal changes, making it possible to improve the high-frequency extinction effect. Become.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は先行技術の電気回路図、第2図は第1図に示さ
れたトーンコントロール7の周波数特性を示すグラフ、
第3図は本発明の一実施例の電気回路図、第4図は第3
図に示されたトーンコントロール回路21の周波数特性
を示すグラフである。 1・・・同調回路、2・・・混合回路、3・・・局部発
振回路、4・・・中間周波増幅回路、6,10・・・検
波回路、21・・・トーンコントロール、25・・・増
幅回路、 26・・・スピーカ、28・・・加算回路、
31・・・増幅回路、32・・・第1掛算回路、36・
・・第2掛算回路、37・・・引算回路
FIG. 1 is an electrical circuit diagram of the prior art, and FIG. 2 is a graph showing the frequency characteristics of the tone control 7 shown in FIG. 1.
FIG. 3 is an electrical circuit diagram of one embodiment of the present invention, and FIG.
3 is a graph showing frequency characteristics of the tone control circuit 21 shown in the figure. DESCRIPTION OF SYMBOLS 1... Tuning circuit, 2... Mixing circuit, 3... Local oscillation circuit, 4... Intermediate frequency amplification circuit, 6, 10... Detection circuit, 21... Tone control, 25...・Amplification circuit, 26... Speaker, 28... Addition circuit,
31... Amplification circuit, 32... First multiplication circuit, 36.
...Second multiplication circuit, 37...Subtraction circuit

Claims (1)

【特許請求の範囲】 高周波信号を受信して音響信号を導出する手段と、 前記高周波信号の受信レベルを検出する回路と、2つの
入力端子を有し、一方の入力端子に前記音響信号を受信
する加算回路と、 前記音響信号と受信レベル検出回路から出力される受信
レベルに対応した値とを掛算する第1掛算回路と、 加算回路に直列に接続される抵抗と、 前記抵抗の出力側に接続される積分形のコンデンサと、 前記抵抗と前記コンデンサとの接続点における出力と、
受信レベル検出回路から出力される受信レベルに対応し
た値とを掛算する第2掛算回路と、第1掛算回路と第2
掛算回路との差を求め、その差を表わす信号を前記加算
回路の他方の入力端子に与える引算回路とを含むことを
特徴とする受信機。
[Claims] The device includes means for receiving a high-frequency signal and deriving an acoustic signal, a circuit for detecting the reception level of the high-frequency signal, and two input terminals, one input terminal receiving the acoustic signal. a first multiplication circuit that multiplies the acoustic signal by a value corresponding to the reception level output from the reception level detection circuit; a resistor connected in series with the addition circuit; an integral type capacitor connected; an output at a connection point between the resistor and the capacitor;
a second multiplication circuit that multiplies a value corresponding to the reception level output from the reception level detection circuit;
1. A receiver comprising: a subtraction circuit that calculates a difference from a multiplication circuit and supplies a signal representing the difference to the other input terminal of the addition circuit.
JP59139362A 1984-07-04 1984-07-04 Receiver Granted JPS6118205A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59139362A JPS6118205A (en) 1984-07-04 1984-07-04 Receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59139362A JPS6118205A (en) 1984-07-04 1984-07-04 Receiver

Publications (2)

Publication Number Publication Date
JPS6118205A true JPS6118205A (en) 1986-01-27
JPH0516695B2 JPH0516695B2 (en) 1993-03-05

Family

ID=15243560

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59139362A Granted JPS6118205A (en) 1984-07-04 1984-07-04 Receiver

Country Status (1)

Country Link
JP (1) JPS6118205A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63107004U (en) * 1986-12-27 1988-07-11

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63107004U (en) * 1986-12-27 1988-07-11

Also Published As

Publication number Publication date
JPH0516695B2 (en) 1993-03-05

Similar Documents

Publication Publication Date Title
JPH0756925B2 (en) Linear amplification and detection circuit device
EP0103917B1 (en) Fm stereo receiver
US4356350A (en) FM Receiver
US4432097A (en) Tone control circuit
US3939428A (en) Receiver with automatic pass band control
US4408098A (en) Receiver with field-strength dependent noise reduction control
JPS6118205A (en) Receiver
US2282382A (en) Amplifier system
EP0013149A1 (en) FM stereo signal demodulator
US3200199A (en) Stereophonic reverberation circuit
JPH0126575B2 (en)
US2377121A (en) Tone and volume control means
KR920005214B1 (en) Radio receiver and tone controller circuit
US2273680A (en) Amplifier control circuit
US2388505A (en) Tone compensated volume control
JPS6214763Y2 (en)
JP2760925B2 (en) FM / AM receiving circuit
JPS61265928A (en) Am receiver
JPH063857B2 (en) Variable emphasis circuit
JP2755854B2 (en) AM / FM radio reception signal processor
JPS61147611A (en) Agc circuit
JPS6228103Y2 (en)
JPS628976B2 (en)
JPS5880903A (en) Television signal processor
JPH02199930A (en) Gain control circuit for receiver