JPS61151745A - 割込処理方式 - Google Patents

割込処理方式

Info

Publication number
JPS61151745A
JPS61151745A JP27313484A JP27313484A JPS61151745A JP S61151745 A JPS61151745 A JP S61151745A JP 27313484 A JP27313484 A JP 27313484A JP 27313484 A JP27313484 A JP 27313484A JP S61151745 A JPS61151745 A JP S61151745A
Authority
JP
Japan
Prior art keywords
processor
interruption
interrupt
internal state
processing routine
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP27313484A
Other languages
English (en)
Inventor
Masao Akata
赤田 正雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP27313484A priority Critical patent/JPS61151745A/ja
Publication of JPS61151745A publication Critical patent/JPS61151745A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、外部からの割込要求(以下「外部割込要求」
という)に対する処理がその時のプロセッサの内部状態
によって変化するプロセッサの割込処理方式に関するも
のである。
〔従来の技術〕
従来、この種の割込処理は、まず外部割込要求を受は付
けて割込処理ルーチンにはいり、プロセッサの内部状態
によって処理が分かれるところでは、テスト・ビット命
令等の内部状態をセンスする命令を使った条件分枝を用
いたり、内部状態をインデックスとした割込処理ルーチ
ンへのジャンプテーブルを設けることにより対応する処
理ルーチンに分枝する方式となっていた。
〔発明が解決しようとする問題点〕
テスト・ビット命令等を用いてプロセッサの内部状態を
センスして分枝していく方式では、外部割込要求があっ
てから所望の処理が開始されるまでに何回かのジャンプ
命令が実行されることになり、内部状態数が多い場合に
は処理の開始までの時間遅れが無視できなくなる可能性
がある。また、第2図に示すように、ステータス・レジ
スタ11内の状態をインデックスとしてジャンプテーブ
ル12を参照する方式も、状態がジャンプテーブル12
のアドレスあるいはジャンプテーブルの先頭アドレスか
らのディスプレースメントを表わすような表現になって
いることが必要であり、そうでない時には状態からアド
レスあるいはディスプレースメントへの変換作業がさら
に必要となり、やはり、オーバーヘッドが生じる。すな
わち、従来の方式では、外部割込要求とその時のプロセ
ッサの内部状態とで決定される割込処理ルーチンへのエ
ントリを求める場合、いったん外部割込処理ルーチンに
はいって、さらに内部状態によって求めるという2段構
成をとっているためにオーバーヘッドが生じるという問
題があった。
〔問題点を解決するための手段〕
このような問題点を解決するために本発明は、ステータ
ス・レジスタに保持されているプロセッサの内部状態と
外部割込要求とを割込コントローラに入力し、プロセッ
サの内部状態と外部割込要求とで決定される割込処理ル
ーチンのエントリ・ポイントを指定する割込ベクタとプ
ロセッサへの割込要求とを割込要求コントローラから出
力することにより、プロセッサの内部状態により外部割
込要求を修飾可能とするようにしたものである。
〔作用〕
本発明においては、割込コントローラから出力される割
込要求とプロセッサの内部状態により決定される割込処
理ルーチンのエントリ・ポイントを示す割込ベクタとが
プロセッサへ入力され、オーバーヘッドが無くなる。
〔実施例〕
本発明に係わる割込処理方式の一実施例を説明するため
のブロック系統を第1図に示す。第1図において、1は
外部割込要求を伝送する信号線、2はプロセッサの内部
状態を伝送する信号線、3は外部割込要求が入力される
割込コントローラ、4は割込コントローラ3から出力さ
れる割込要求を伝送する信号線、5は割込コントローラ
3から出力される割込ベクタを伝送する信号線、6はプ
ロセッサ、7はシーケンサ、8はプログラムカウンタ、
9はインストラクションメモリ、10はプログラムの内
部状態を保持するステータス・レジスタである。
次に本実施例における動作について説明する。
割込コントローラ3には、外部割込要求が信号線1によ
り、プロセッサ6のステータス・レジスタ10に保持さ
れているプロセッサ6の内部状態が信号線2により入力
される。割込コントローラ3は、外部割込要求のいずれ
かがアクティブになると、その時のプロセッサ6の内部
状態とそのアクティブとなった外部割込要求とで決定さ
れる割込ベクタを発生し、割込要求を信号線4によりプ
ロセッサ6のシーケンサ7に送る。シーケンサ7は、割
込可能状態であれば、その割込ベクタをプログラムカウ
ンタ8にロードする。この割込ベクタがインストラクシ
ョンメモリ9内にある対応する処理ルーチンのエントリ
・ポイントであれば、次の命令サイクルで処理が開始さ
れ、また、割込ベクタが処理ルーチンへのジャンプテー
ブルへのポインタであっても、2命令サイクル後には処
理が開始される。この処理ルーチン内でステータス・レ
ジスタIOの内容を書き替えれば、すなわち、プロセッ
サ6の内部状態を遷移させれば、次に同じ外部割込要求
がアクティブになった時でもプロセッサ6が内部状態を
センスすることなしに別の処理ルーチンを起動すること
が可能である。
〔発明の効果〕
以上説明したように本発明は、プロセッサの内部状態と
外部割込要求とで決定される割込処理ルーチンのエント
リ・ポイントを指定する割込ベクタとプロセッサへの割
込要求とを割込要求コントローラから出力することによ
゛す、プロセッサの内部状態により外部割込要求を修飾
可能とするようにしたので、割込処理ルーチンの中でス
テータス・センスするというオーバーヘッドを無くし、
プロセッサの内部状態が多くて従来の方式では割込処理
が多分枝に分かれるような場合でも効率よく処理を実行
できるという効果がある。
【図面の簡単な説明】
第1図は本発明に係わる割込処理方式の一実施例を説明
するためのブロック系統図、第2図は従来の割込処理方
式における動作を説明するためのジャンプテーブル図で
ある。 1〜5・・・・信号線、6・・・・プロセッサ、7・・
・・シーケンサ、8・・・・プログラムカウンタ、9・
・・・インストラクションメモリ、10・・・・ステー
タス・レジスタ。

Claims (1)

    【特許請求の範囲】
  1. ステータス・レジスタに保持されているプロセッサの内
    部状態と外部からの割込要求とを割込コントローラに入
    力し、前記プロセッサの内部状態と前記外部からの割込
    要求とで決定される割込処理ルーチンのエントリ・ポイ
    ントを指定する割込ベクタと前記プロセッサへの割込要
    求とを前記割込要求コントローラから出力し、前記プロ
    セッサの内部状態により前記外部からの割込要求を修飾
    可能とすることを特徴とする割込処理方式。
JP27313484A 1984-12-26 1984-12-26 割込処理方式 Pending JPS61151745A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP27313484A JPS61151745A (ja) 1984-12-26 1984-12-26 割込処理方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP27313484A JPS61151745A (ja) 1984-12-26 1984-12-26 割込処理方式

Publications (1)

Publication Number Publication Date
JPS61151745A true JPS61151745A (ja) 1986-07-10

Family

ID=17523591

Family Applications (1)

Application Number Title Priority Date Filing Date
JP27313484A Pending JPS61151745A (ja) 1984-12-26 1984-12-26 割込処理方式

Country Status (1)

Country Link
JP (1) JPS61151745A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0622305U (ja) * 1992-07-07 1994-03-22 紀雄 中西 おむつ収納部付下半身用下着
CN102135912A (zh) * 2011-04-02 2011-07-27 大唐移动通信设备有限公司 中断抖动的处理方法和设备

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0622305U (ja) * 1992-07-07 1994-03-22 紀雄 中西 おむつ収納部付下半身用下着
CN102135912A (zh) * 2011-04-02 2011-07-27 大唐移动通信设备有限公司 中断抖动的处理方法和设备

Similar Documents

Publication Publication Date Title
JPS61151745A (ja) 割込処理方式
JPS6243734A (ja) マイクロプロセツサ
JPH01273132A (ja) マイクロプロセッサ
JPH082727Y2 (ja) プログラマブルシ−ケンサ
JPS62156738A (ja) プログラム制御装置
JPH0283749A (ja) マイクロプロセッサの内部割込み制御方式
JPS61166631A (ja) マイクロプログラム制御処理方法
JPH02263256A (ja) マイクロコンピュータ及びコントローラ
KR0157456B1 (ko) 로보트 제어기에서 사용자 정의 처리 함수의 실행방법
JPS61202231A (ja) マイクロプロセツサを有するデ−タ処理装置
JPS61182163A (ja) プログラム拡張方式
JPH0340075A (ja) マイクロコンピュータ
JPS628243A (ja) キヤツシユ・メモリ
JPH01276241A (ja) 多重割り込み装置
JPH0812609B2 (ja) マイクロプロセッサ
JPS58109908A (ja) シ−ケンスコントロ−ラのモニタ装置
JPH01222328A (ja) データ処理方式
JPH02253487A (ja) データフロー型計算機の制御モジュール
JPH05281290A (ja) 記憶回路を共用するicテスタのデータ転送回路
JPH04245333A (ja) 情報処理装置
JPS63196903A (ja) プログラマブルコントロ−ラ
JPS6120139A (ja) 割込み制御方式
JPH02226354A (ja) 情報処理システム
JPH0417530B2 (ja)
JPH01291358A (ja) 多重言語処理システム