JPS61117973A - Intermittent drive system for facsimile - Google Patents

Intermittent drive system for facsimile

Info

Publication number
JPS61117973A
JPS61117973A JP59238239A JP23823984A JPS61117973A JP S61117973 A JPS61117973 A JP S61117973A JP 59238239 A JP59238239 A JP 59238239A JP 23823984 A JP23823984 A JP 23823984A JP S61117973 A JPS61117973 A JP S61117973A
Authority
JP
Japan
Prior art keywords
line
level
stb
signal
intermittent drive
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59238239A
Other languages
Japanese (ja)
Inventor
Yasuaki Shibuya
康明 澁谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujifilm Business Innovation Corp
Original Assignee
Fuji Xerox Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Xerox Co Ltd filed Critical Fuji Xerox Co Ltd
Priority to JP59238239A priority Critical patent/JPS61117973A/en
Publication of JPS61117973A publication Critical patent/JPS61117973A/en
Pending legal-status Critical Current

Links

Landscapes

  • Facsimile Scanning Arrangements (AREA)

Abstract

PURPOSE:To improve a printing speed by discriminating whether or not the number of black dots exceeds a threshold at every STB and deciding how many times a thermal head is written based on the result. CONSTITUTION:Where one line looks line as shown by (a) in the figure, a signal at 'H' level with respect to the 1st STB and a signal at 'L' level with respect to the 2nd - fourth STBs are latchd in a latch circuit 4 to input a signal at 'H' level to a T/H control circuit 6, thereby selecting writing eight times. On the other hand, when one line looks like as shown by (b) in the figure, four black dots are scattered in the STB and the number of black dots will not exceed a threshold 256 in each STB, a signal at 'L' level with respect to the 1st - fourth STBs is latched in the latch circuit 4, and a signal at 'L' level is inputted to the T/H control circuit 6, thereby selecting writing four times.Accordingly, when dots are scattered over plural STBs, the writing four times is selected even if a total of one line exceeds the threshold 256, whereby the printing speed can be raised.

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、ファクシミリの閲欠駆動方式一関するもので
あり、特に、間欠駆動の効率化を図ったファクシミリの
間欠駆動方式に関するものである。
DETAILED DESCRIPTION OF THE INVENTION (Field of Industrial Application) The present invention relates to an intermittent drive system for a facsimile, and more particularly to an intermittent drive system for a facsimile that improves the efficiency of intermittent drive.

(従来の技術》 従来のファクシミリの間欠駆動方式について説明する。(Conventional technology) A conventional facsimile intermittent driving method will be explained.

ファクシミリは周知のようにそのプリンタ部にサーマル
ヘッドを有している。このサーマルヘッドは、B4の用
紙に印字するのに適した大きさで8ドツト/llの場合
、1ラインが2048ドツトで構成され、1ラインを8
回に分割して間欠駆動する手段と、4回に分割して間欠
駆動する手段とを有している。そして、例えば1ライン
の中に黒の情報が256ドット以上あるときは、前者の
手段を選択して駆動し、該256ドツト以下のときは、
後者の手段を選択して駆動するようにしている。
As is well known, a facsimile machine has a thermal head in its printer section. This thermal head has a size suitable for printing on B4 paper, and in the case of 8 dots/ll, one line consists of 2048 dots, and one line is made up of 8 dots.
It has means for performing intermittent driving by dividing into four times, and means for performing intermittent driving by dividing into four times. For example, when there are 256 dots or more of black information in one line, the former method is selected and driven, and when the number of black information is 256 dots or less,
The latter method is selected and driven.

上記のように、1ライン中の黒の情報量によってサーマ
ルヘッドの印字部分を分割しているのは、もし、該印字
部分を分割しないと、サーマルヘッドに供給する電源の
容量に限度があるため、黒のドツトが多くなると、この
電源容量を越えてしまい、品貿の良い印字ができないか
らである。
As mentioned above, the reason why the printed part of the thermal head is divided according to the amount of black information in one line is because if the printed part is not divided, there is a limit to the capacity of the power supply to the thermal head. This is because if the number of black dots increases, the power supply capacity will be exceeded, making it impossible to print with good quality.

1ラインを8回に分割して印字する(以下、8度書きと
略す)と、印字速度が約10−秒/ラインとなり、4回
に分割して印字する(以下、4度書きと略す)と、約5
−秒/ラインとなり、印字速度は後者の方が前者より速
くなることは周知である。
When one line is printed by dividing it into 8 times (hereinafter abbreviated as 8th writing), the printing speed becomes approximately 10 seconds/line, and printing is divided into 4 times (hereinafter abbreviated as 4th writing). and about 5
- seconds/line, and it is well known that the latter is faster than the former.

(発明が解決しようとする問題点) 上記した従来の技術は、次のような問題点を有していた
(Problems to be Solved by the Invention) The above-described conventional techniques had the following problems.

今、B4の用紙用のサーマルヘッドによって印字される
1ラインの情報が、第4図に示されているようであった
とする。すなわち、黒く図の斜線)の情報が1ライン(
2048ドツト)の中に散らばって存在しているとする
。この場合、従来装置では、1ラインの黒情報をカウン
トし、これが8度磨きと4度書きの閾値を越えててるか
いないかを判断する。そして、越えていれば8度書き、
越えていなければ4度書きを選択するようにしている。
Now, assume that one line of information printed by a thermal head for B4 paper is as shown in FIG. In other words, the information in the black diagonal line in the figure is one line (
2048 dots). In this case, the conventional device counts the black information of one line and determines whether or not this exceeds the threshold for 8th polishing and 4th writing. Then, if it exceeds, write it eight times,
If it doesn't exceed the limit, I choose to write it in fourths.

第4図の例では、黒のドツトの総計が264ドツトであ
り、前記閾値が256ドツトであるので、8度書きが選
択される。
In the example of FIG. 4, the total number of black dots is 264 dots, and the threshold value is 256 dots, so octave writing is selected.

しかしながら、第4図の1ラインを4度書きにすること
を考えると、512ドツト毎の各ストローブ(STB)
に黒ドツトが敗らばっており、1個1個のストローブ中
に存在する黒ドツトの数は少なく、4度書きが十分に可
能である。
However, considering that one line in Figure 4 is written four times, each strobe (STB) for every 512 dots
The black dots are scattered throughout the strobe, and the number of black dots present in each strobe is small, making it possible to write four times.

以上のように、従来装置は1ライン中に存在する黒ドツ
トの総計で8度書きにするか4度書きにするかを判断し
ていたために、4度磨きを行なうことができるにかかわ
らず、8度書きにしてしまうという問題があった。また
、8度書きにすると、印字スピードが遅くなるという問
題があった。
As described above, the conventional device judges whether to write 8th or 4th degree based on the total number of black dots present in one line, so even though it is possible to perform 4th polishing, There was a problem with it being written in eighths. Further, when writing in octaves, there is a problem that the printing speed becomes slow.

本発明は、前述の問題点を解決するためになされたもの
である。
The present invention has been made to solve the above-mentioned problems.

(問題点を解決するための手段および作用)前記の問題
点を解決するために、本発明は、1ラインの画像データ
を複数組に分割し、各組毎の黒ドツトの数が予定数を越
えたかどうか判断する手段と、該手段の判断結果により
間欠駆動の分割数を選択する手段とを具備した点に特徴
がある。
(Means and operations for solving the problem) In order to solve the above problem, the present invention divides one line of image data into a plurality of sets, and the number of black dots in each set is equal to or smaller than the planned number. The present invention is characterized in that it includes means for determining whether or not the limit has been exceeded, and means for selecting the number of divisions for intermittent drive based on the determination result of the means.

(実施例) 以下に、図面を参照して、本発明の詳細な説明する。(Example) The present invention will be described in detail below with reference to the drawings.

第1図は本発明の一実施例のブロック図である。FIG. 1 is a block diagram of one embodiment of the present invention.

図において、1は第1のカウンタである。この第1のカ
ウンタ1はA、B、CおよびDfd子より、例えば25
6(II値)という数がプリセットされ、入力してくる
画素データが黒のときイネーブルとなってクロックを計
数し、かつその計数値が256以上になるとHレベルの
信号をco端子より出力する。2は第2のカウンタであ
り、クロックを例えば512個計数するとCOW子より
Hレベルの信号を出力し、かつ再び0からクロックの計
数を開始する。また、3は第3のカウンタであり、計数
値が4になると、Go端子から信号を出力し、第2のカ
ウンタ2J5よびラッチ回路4をクリアする。
In the figure, 1 is the first counter. This first counter 1 is, for example, 25
The number 6 (II value) is preset, and when the input pixel data is black, it is enabled and counts the clock, and when the counted value becomes 256 or more, an H level signal is output from the co terminal. 2 is a second counter, and when it counts, for example, 512 clocks, it outputs an H level signal from the COW child and starts counting clocks from 0 again. Further, 3 is a third counter, and when the count value reaches 4, a signal is output from the Go terminal to clear the second counter 2J5 and the latch circuit 4.

ラッチ回路4は第2のカウンタ2のCO端子から出力さ
れたラッチ信号が入力した時、第1のカウンタ1からの
入力信号がHレベルであれば1″をラッチし、Lレベル
であれば、“0″をラッチず、る。また、第3のカウン
タ3の出力により、1ラインの画素データの入力が終了
する毎にクリアされる。
When the latch signal output from the CO terminal of the second counter 2 is input, the latch circuit 4 latches 1'' if the input signal from the first counter 1 is at H level, and if it is at L level, "0" is not latched.Furthermore, it is cleared by the output of the third counter 3 every time input of one line of pixel data is completed.

ラッチ回路4の出力はORゲート5を通って、サーマル
ヘッド(T/H)制御回路6へ送られる。
The output of the latch circuit 4 is sent through an OR gate 5 to a thermal head (T/H) control circuit 6.

T / HIII御回路6はORゲート5よりの入力が
Hレベルであれば、T/Hが8度書きを行うように指令
する。
If the input from the OR gate 5 is at H level, the T/HIII control circuit 6 instructs the T/H to write eight times.

次に、上記した構成を有する本実施例の動作を説明する
。今、第2図(a)に示されているような第1ストロー
ブ(STB)に300ドツトの黒情報があり、他のST
Bには黒情報がない1ラインがあったとする。
Next, the operation of this embodiment having the above configuration will be explained. Now, there is black information of 300 dots in the first strobe (STB) as shown in Fig. 2(a), and the other STB
Suppose that B has one line without black information.

このような1ラインの画素データが、第1図の第1のカ
ウンタ1のE端子に入力すると、第1のカウンタ1は黒
情報が入力している間だけりOツクをカウントする。し
たがって、第1のカウンタ1は第1のSTBの間に30
0個のクロックをカウントする。これは第1のカウンタ
1にプリセットされている同値256以上であるので、
第1のカウンタ1のCO端子からHレベルの信号が出力
される。
When such one line of pixel data is input to the E terminal of the first counter 1 shown in FIG. 1, the first counter 1 counts O'clocks only while black information is input. Therefore, the first counter 1 is 30 during the first STB.
Count 0 clocks. Since this is greater than the same value 256 preset in the first counter 1,
An H level signal is output from the CO terminal of the first counter 1.

前記クロックは第2のカウンタ2にも入力し、カウント
される。この第2のカウンタ2は1 STBのりOツク
を計数しており、1STBのりOツクすなわち512個
をカウントするとCO端子からパルスを出力し、第1の
カウンタ1をリセットすると共に、第3のカウンタ3に
入力しカウントされる。また、ラッチ回路4に入力し、
ラッチ回路4をラッチする。第3のカウンタ3は計数値
が4になるとCO端子からパルスを出力し、かつ初期値
に戻るので、第3のカウンタ3からの出力信号は1ライ
ンが終了する毎に出力される。
The clock is also input to the second counter 2 and counted. This second counter 2 counts 1 STB over time, and when it counts 1 STB over time, that is, 512 times, it outputs a pulse from the CO terminal, resets the first counter 1, and at the same time outputs a pulse from the CO terminal. Enter 3 and it will be counted. In addition, it is input to the latch circuit 4,
Latch the latch circuit 4. Since the third counter 3 outputs a pulse from the CO terminal when the count value reaches 4 and returns to the initial value, the output signal from the third counter 3 is output every time one line is completed.

ラッチ回路4には、第2のカウンタ2から出力されるラ
ッチ信号により、第1のカウンタ1の出力が4個すなわ
ち4STB分ラッチされる。そして。このラッチされた
信号はORゲ!ト5ヘバラレルに出力される。
The latch circuit 4 latches four outputs of the first counter 1, that is, 4 STB, by the latch signal output from the second counter 2. and. This latched signal is ORed! It is outputted to 5 and 5 in parallel.

前記のように、1ラインが第2図(a ’)のような場
合には、第1STBに対してはHレベルの信号がラッチ
回路4にラッチされ、第2〜457Bに対してはLレベ
ルの信号がラッチ回路4にラッチされる。したがって、
T/H制御回路6にHレベルの信号が入力することにな
り、T / HIII I11回路6は8a書きの方を
選択する。
As mentioned above, when one line is as shown in FIG. 2(a'), an H level signal is latched in the latch circuit 4 for the first STB, and an L level signal is latched for the second to 457B. The signal is latched in the latch circuit 4. therefore,
An H level signal is input to the T/H control circuit 6, and the T/HIII I11 circuit 6 selects the 8a writing.

一方、1ラインが第2図(b)のように、黒ドツトが4
個のSTBに分散され、各STBにおいて黒ドツトの数
が前記閾値の256を越えない時には、ラッチ回路4に
は第1〜4STBに対して、全てLレベルがラッチされ
る、したがって、T/H制御回路6にはLレベルの信号
が入力され、4度書きの方が選択される。
On the other hand, one line has 4 black dots as shown in Figure 2(b).
When the number of black dots in each STB does not exceed the threshold of 256, the latch circuit 4 latches the L level for all of the first to fourth STBs. Therefore, the T/H An L level signal is input to the control circuit 6, and the quad writing is selected.

以上のように、本実施例によれば、1ラインの中に黒ド
ツトが固まって存在し、かつ前記閾値を越える場合は従
来と同様に8度書きになるが、黒ドツトが各STBにま
たがって散在する場合には、たとえ、1ライン総計で閾
値の256を越えても4度書きとなり、印字スピードを
上げることができる。
As described above, according to this embodiment, when black dots exist in one line and the threshold value is exceeded, the black dots are written 8 times as in the conventional method, but if the black dots straddle each STB, If the numbers are scattered, even if the total for one line exceeds the threshold value of 256, it will be written four times, and the printing speed can be increased.

なお、上記の実施例は、8度書きと4度書きのいずれか
一方を選択するものであったが、本発明はこれに限定さ
れるものではない。
In addition, although the above-mentioned example selected either the 8th writing or the 4th writing, the present invention is not limited to this.

第3図は本発明の第2実施例の要部のブロック図を示す
。図において、第1図と同符号は、同−物又は同等物を
示す。また、第3図は第1図のラッチ回路4以後のみが
記載されており、それ以前の回路は第1図と同−物又は
同等物を用いることができる。
FIG. 3 shows a block diagram of essential parts of a second embodiment of the present invention. In the figures, the same symbols as in FIG. 1 indicate the same or equivalent parts. Further, FIG. 3 shows only the latch circuit 4 and subsequent parts of FIG. 1, and the circuits before that can use the same or equivalent circuits as those shown in FIG. 1.

第3図の7はROMであり、これは、ラッチ回路4の4
ビツトの出力をアドレスとし、各アドレスに、例えば8
.7.6.5および4度書きの5個のデータを格納する
ものである。
7 in FIG. 3 is a ROM, which corresponds to 4 in the latch circuit 4.
The bit output is used as an address, and each address has, for example, 8
.. 7.6.5 and 5 data written in 4th degree are stored.

例えば、ラッチ回路4の出力が4ピツト共、Hレベルの
時は8度書きのデータがアクセスされ、ROM7から読
み出される。また、ラッチ回路4の4ビツト出力のうち
いずれか三つがHレベルであれば7度書きのデータがア
クセスされ、ラッチ回路4の4ピツト出力のうちいずれ
か二つがHレベルであれば6度書きのデータがアクセス
される。
For example, when the outputs of the latch circuit 4 are all at H level, data written eight times is accessed and read from the ROM 7. Furthermore, if any three of the four bit outputs of the latch circuit 4 are at H level, data written seven times is accessed, and if any two of the four bit outputs of the latch circuit 4 are H level, data written six times is accessed. data is accessed.

さらに、いずれか一つがHレベルであれば5度書きのデ
ータがアクセスされ、全てがLレベルであれば4度書き
のデータがアクセスされ、ROM7かう各々のデータが
読み出される。
Furthermore, if any one of them is at H level, data written five times is accessed, and if all are at L level, data written four times is accessed, and each of the data in the ROM 7 is read out.

これらのデータはT/H制御回路6に入力する。These data are input to the T/H control circuit 6.

この第2実施例によれば、各STB毎の黒ドツトの数を
もとにして、きめ糟かい制御を行うことができる。
According to this second embodiment, precise control can be performed based on the number of black dots for each STB.

(R明の効果) 以上の説明から明らかなように、本発明によれば、つぎ
のような効果が達成される。
(Effects of R Light) As is clear from the above description, according to the present invention, the following effects are achieved.

(1)各STB毎に、黒ドツトの数が閾値を越えている
かどうか判別し、その結果にもとづいてサーマルヘッド
を何度書きにするかを決めているので、印字スピードを
従来より早めることができる。
(1) For each STB, it is determined whether the number of black dots exceeds a threshold, and based on the result it is determined how many times the thermal head should write, making it possible to increase printing speed compared to conventional methods. can.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の一実施例のブロック図、第2図(a)
、(b)は、それぞれ1ラインの画像データの黒ドツト
の分布状態を示す図、第3図は本発明の第2実施例の要
部ブロック図、第4図は従来装置の動作を説明するため
の第2図と同様の図を示す。 1・・・第1のカウンタ、2・・・第2のカウンタ、3
・・・第3のカウンタ、4・・・ラッチ回路、5・・−
ORゲート、6・・・T/Hill11回路、7・・−
ROM代理人弁理士  平木道人 外1名 $11図 第   2   図 ta3図
Fig. 1 is a block diagram of an embodiment of the present invention, Fig. 2(a)
, (b) are diagrams each showing the distribution state of black dots in one line of image data, FIG. 3 is a block diagram of the main part of the second embodiment of the present invention, and FIG. 4 explains the operation of the conventional device. 2 shows a diagram similar to FIG. 1...First counter, 2...Second counter, 3
...Third counter, 4...Latch circuit, 5...-
OR gate, 6...T/Hill11 circuit, 7...-
ROM representative patent attorney Michito Hiraki and 1 other person $11 Figure 2 Figure ta3

Claims (3)

【特許請求の範囲】[Claims] (1)1ラインの画像データを複数組に分割し、各組毎
の黒ドットの数が予定数を越えたかどうか判断する手段
と、該手段の判断結果により間欠駆動の分割数を選択す
る手段とを具備したことを特徴とするファクシミリの間
欠駆動方式。
(1) Means for dividing one line of image data into a plurality of sets and determining whether the number of black dots in each set exceeds the planned number, and means for selecting the number of divisions for intermittent drive based on the determination result of the means. An intermittent drive method for a facsimile machine, characterized by comprising:
(2)前記各組の中の黒ドットの数が前記予定数を1つ
でも越えたとき第1の間欠駆動を選択し、1つも越えな
いとき第2の間欠駆動を選択し、前記第1の間欠駆動の
分割数が前記第2の間欠駆動のそれよりも大きいことを
特徴とする前記特許請求の範囲第1項記載のファクシミ
リの間欠駆動方式。
(2) When the number of black dots in each set exceeds the predetermined number by one, the first intermittent drive is selected; when the number of black dots does not exceed the predetermined number by one, the second intermittent drive is selected; 2. The intermittent drive method for facsimile according to claim 1, wherein the number of divisions of the intermittent drive is larger than that of the second intermittent drive.
(3)前記各組の中の黒ドットの数が前記予定数を越え
た個数に応じて、間欠駆動の分割数を選択するようにし
たことを特徴とする前記特許請求の範囲第1項記載のフ
ァクシミリの間欠駆動方式。
(3) The number of divisions of the intermittent drive is selected according to the number of black dots in each set exceeding the predetermined number. facsimile intermittent drive system.
JP59238239A 1984-11-14 1984-11-14 Intermittent drive system for facsimile Pending JPS61117973A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59238239A JPS61117973A (en) 1984-11-14 1984-11-14 Intermittent drive system for facsimile

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59238239A JPS61117973A (en) 1984-11-14 1984-11-14 Intermittent drive system for facsimile

Publications (1)

Publication Number Publication Date
JPS61117973A true JPS61117973A (en) 1986-06-05

Family

ID=17027211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59238239A Pending JPS61117973A (en) 1984-11-14 1984-11-14 Intermittent drive system for facsimile

Country Status (1)

Country Link
JP (1) JPS61117973A (en)

Similar Documents

Publication Publication Date Title
EP0393073B1 (en) Dot printer with token bit selection of data latching
US4531133A (en) Thermal recording device
JPS5948169A (en) Controller for driving of thermal head
US4638329A (en) Thermal recording method and apparatus
JPS61117973A (en) Intermittent drive system for facsimile
EP0079208A2 (en) Picture data recording apparatus
JPH077999B2 (en) Divided drive system such as facsimile
US4074068A (en) Flying printing system using type belt
JPS6164470A (en) Printing method of printer
JPS61252174A (en) Printer
JPS6194455A (en) Thermal head driving and controlling system
US5210546A (en) Method and an apparatus to record with plural gradation for magnetic printing machine
JPS6239472Y2 (en)
JPH01123754A (en) Printing control system
JPS60214157A (en) Printer
JPS58124679A (en) Thermal head driving system
JPH0698783B2 (en) Driving method and driving device for thermal head
JPH0550907B2 (en)
JPH01240944A (en) Block transfer system
JPS60123165A (en) Memory control system
JPH0660556A (en) Magnetic card reader writer
JPH0576910B2 (en)
JPH0435943B2 (en)
JPH0516452A (en) Printer
JPH01125174A (en) Gradation converting and transfer device for thermal recording data