JPS61114666A - Picture display device - Google Patents

Picture display device

Info

Publication number
JPS61114666A
JPS61114666A JP23570384A JP23570384A JPS61114666A JP S61114666 A JPS61114666 A JP S61114666A JP 23570384 A JP23570384 A JP 23570384A JP 23570384 A JP23570384 A JP 23570384A JP S61114666 A JPS61114666 A JP S61114666A
Authority
JP
Japan
Prior art keywords
deflection
vertical
electron beam
interval
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP23570384A
Other languages
Japanese (ja)
Other versions
JPH0329353B2 (en
Inventor
Shizuo Inohara
猪原 静夫
Sadahiro Takuhara
宅原 貞裕
Minoru Ueda
稔 上田
Takatsugu Kurata
隆次 倉田
Hirosuke Yamamoto
啓輔 山本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP23570384A priority Critical patent/JPS61114666A/en
Publication of JPS61114666A publication Critical patent/JPS61114666A/en
Publication of JPH0329353B2 publication Critical patent/JPH0329353B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)

Abstract

PURPOSE:To eliminate a need for high accuracy as to assembling of electrodes with respect to vertical direction by dividing a vertical deflecting position of an electron beam into several sets of blocks and increasing the deflection interval among the blocks more than the deflection interval in a block thereby making the variance in the beam deflection position unremarkable. CONSTITUTION:The beam deflection position is divided, e.g., into 8 blocks a vertical deflection data in a memory in a vertical deflection drive circuit is changed to narrower the interval of electron beams (black round mark) in a block than the deflection interval of the electron beam (white round mark) by a conventional deflection means and increase the deflection interval among the blocks than that of the conventional means. The deflection interval is L0 in the conventional vertical deflection, while the deflection method as above (biasing method) gives an deflection interval of L1, because the interval is recognized as the interval of the deflection position as a set.

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、スクリーン上の画面を垂直方向に複数の区分
に分割したときのそれぞれの区分毎に電子ビームを発生
させ、各区分毎にそれぞれの電子ビームを垂直方向に偏
向して複数のラインを表示し、全体としてテレビジョン
画像を表示する装置に関する。
DETAILED DESCRIPTION OF THE INVENTION Field of Industrial Application The present invention generates an electron beam for each division when a screen on a screen is vertically divided into a plurality of divisions, and generates an electron beam for each division. The present invention relates to an apparatus for displaying a plurality of lines by vertically deflecting a beam to display a television image as a whole.

従来例の構成とその問題点 従来、カラーテレビジョン画像表示用の表示素子として
は、ブラウン管が主として用いられているが、従来のブ
ラウン管では画面の大きさに比して奥行きが非常に長く
、薄型のテレビジョン受像機を作成することは不可能で
あった。また、平板状の表示素子として最近EL表示素
子、プラズマ表示装置、液晶表示素子等が開発されてい
るが。
Conventional configurations and their problems Traditionally, cathode ray tubes have been mainly used as display elements for displaying color television images, but conventional cathode ray tubes are extremely long and thin compared to the screen size. It was impossible to create a television receiver for Furthermore, as flat display elements, EL display elements, plasma display devices, liquid crystal display elements, etc. have recently been developed.

いずれも輝度、コントラスト、カラー表示等の性能の面
で不充分であり、実用化されるには至っていない・ そこで電子ビームを用いて平板状の表示装置を達成する
ものとして9本出願人は特願昭56−20618号(特
開昭57−135590号公報)により、新規な表示装
置を提案した。
All of these methods are insufficient in terms of performance such as brightness, contrast, and color display, and have not yet been put into practical use. A novel display device was proposed in Application No. 56-20618 (Japanese Unexamined Patent Publication No. 57-135590).

これは、スクリーン上の画面を垂直方向に複数の区分に
区分したときのそれぞれの区分毎に電子ビームを発生さ
せ、各区分毎にそれぞれの電子ビームを垂直方向に偏向
して複数のラインを表示し。
This method generates an electron beam for each section when the screen is vertically divided into multiple sections, and displays multiple lines by deflecting each electron beam vertically for each section. death.

全体としてテレビジョン画像を表示するものである。It displays a television image as a whole.

まず、ここで用いられる画像表示素子の基本的な一構成
を第1図に示して説明する。この表示素子は、後方から
前方に向って順に、背面電極(1)、ビーム源としての
g陰極(2)、垂直集束電極(3)(3)’ 、垂直偏
向電極(4)、ビーム流制御電極(5)、水平集束電極
(6)、水平偏向電極(7)、ビーム加速電極(8)お
よびスクリーン(9)が配置されて構成されており、こ
れらが扁平なガラスバルブ(図示せず)の真空になされ
た内部に収納されている。ビーム源としての線陰極(2
)は水平方向に線状に分布する電子ビームを発生するよ
うに水平方向に張架されており、かかる線陰極(2)が
適宜間隔を介して垂直方向に複数本(図では(2a)〜
(2d)の4本のみ示している)設けられている。この
例では15本設けられているものとする。それらを(2
a)〜(2o)とする。これらの線陰極(2)はたとえ
ば10〜20μφのタングステン線の表面に熱電子放出
用の酸化物陰極材料が塗着されて構成されている。そし
て、これらの線陰極(2a)〜(20)は電流が流され
ることにより熱電子ビームを発生しうるように加熱され
ており、後述するように、上記の線陰極(2a)から順
に一定時間ずつ電子ビームを放出するように制御される
。背面電極(1)は、その一定時間電子ビームを放出す
べく制御される線陰極以外の他の線陰極からの電子ビー
ムの発生を抑止し、かつ、発生された電子ビームを前方
向だけに向け      1て押し出す作用をする。こ
の背面電極(1)はガラスバルブの後壁の内面に付着さ
れた導電材料の塗膜によって形成されていてもよい。ま
た、これら背面電極(1)と線陰極(2)とのかわりに
、面状の電子ビーム放出陰極を用いてもよい。
First, a basic configuration of the image display element used here will be explained with reference to FIG. This display element consists of, in order from the back to the front, a back electrode (1), a g cathode (2) as a beam source, vertical focusing electrodes (3) (3)', a vertical deflection electrode (4), and a beam flow control. It consists of an electrode (5), a horizontal focusing electrode (6), a horizontal deflection electrode (7), a beam accelerating electrode (8), and a screen (9), which are connected to a flat glass bulb (not shown). The interior is housed in a vacuum. Line cathode (2
) is stretched horizontally so as to generate an electron beam distributed linearly in the horizontal direction, and a plurality of such linear cathodes (2) are vertically spaced at appropriate intervals ((2a) to (2a) in the figure).
(Only the four shown in (2d)) are provided. In this example, it is assumed that 15 are provided. them (2
a) to (2o). These wire cathodes (2) are constructed by coating the surface of a tungsten wire with a diameter of 10 to 20 μΦ with an oxide cathode material for thermionic emission. These line cathodes (2a) to (20) are heated so as to generate a thermionic beam by passing an electric current through them, and as described later, the line cathodes (2a) to (20) are heated sequentially for a certain period of time. It is controlled to emit an electron beam at a time. The back electrode (1) suppresses the generation of electron beams from other line cathodes other than the line cathode that is controlled to emit electron beams for a certain period of time, and directs the generated electron beams only in the forward direction. 1 and has the effect of pushing out. This back electrode (1) may be formed by a coating of electrically conductive material applied to the inner surface of the rear wall of the glass bulb. Further, a planar electron beam emitting cathode may be used instead of the back electrode (1) and the line cathode (2).

垂直集束電極(3)は線陰極(2a)〜(20)のそれ
ぞれと対向する水平方向に長いスリット(10)を有す
る導電板(11)であり、線陰極(2)から放出された
電子ビームをそのスリット(10)を通して取り出し、
かつ、垂直方向に集束させる。水平方向1ライン分(3
60絵素分)の電子ビーム番同時に取り出す。図では、
そのうちの水平方向の1区分のもののみを示してい′る
。スリット(10)は途中に適宜の間隔で桟が設けられ
ていてもよく、あるいは、水平方向に小さい間隔(はと
んど接する程度の間隔)で多数個数べて設けられた貫通
孔の列で実質的にスリットとして構成されてもよい6垂
直集束電極(3)′ も同様のものである。
The vertical focusing electrode (3) is a conductive plate (11) having a horizontally long slit (10) facing each of the line cathodes (2a) to (20), and collects the electron beam emitted from the line cathode (2). taken out through the slit (10),
and vertically focused. 1 horizontal line (3
(60 picture elements) electron beam numbers are taken out at the same time. In the diagram,
Only one section in the horizontal direction is shown. The slits (10) may be provided with crosspieces at appropriate intervals in the middle, or may be a row of through holes provided in large number at small intervals in the horizontal direction (intervals that are almost touching). The same applies to the six vertical focusing electrodes (3)', which may be configured substantially as slits.

垂直偏向電極(4)は上記スリット(10)のそれぞれ
の中間の位置に水平方向にして複数個配置されており、
それぞれ、絶縁基板(12)の上面と下面とに導電体(
13) (13) ’ が設けられたもので構成されて
いる。そして、相対向する導電体(13) (13) 
’の間に垂直偏向用電圧が印加され、電子ビームを垂直
方向に偏向する。この実施例では、一対の導電体(13
)(13)’ によって1本の線陰極(2)からの電子
ビームを垂直方向に16ライン分の位置に偏向する。そ
して16個の垂直偏向電極(4)によって15本の線陰
極(2)のそれぞれに対応する15対の導電体対が構成
され、結局、スクリーン(9)上に240本の水平ライ
ンを描くように電子ビームを偏向する6次に、制御電極
(5)はそれぞれが垂直方向に長いスリット(14)を
有する導電板(15)−で構成されており、所定間隔を
あけて水平方向に複数個並設されている。この例では1
80本の制御電極用導電板(15−1)〜(15−n)
が設けられている。(図では9本のみ示している)にの
制御電極(5)はそれぞれが電子ビームを水平方向に2
絵素分ずつに区分して取り出し、かつその通過量をそれ
ぞれの絵素を表示するための映像信号に従って制御する
。従って。
A plurality of vertical deflection electrodes (4) are arranged horizontally at intermediate positions between the slits (10),
Conductors (
13) (13) It is composed of the following. And opposing conductors (13) (13)
A vertical deflection voltage is applied between ' and deflects the electron beam in the vertical direction. In this example, a pair of conductors (13
)(13)', the electron beam from one line cathode (2) is vertically deflected to a position corresponding to 16 lines. The 16 vertical deflection electrodes (4) constitute 15 conductor pairs corresponding to each of the 15 line cathodes (2), so that 240 horizontal lines are drawn on the screen (9). Next, the control electrode (5) is composed of conductive plates (15) each having a long slit (14) in the vertical direction, and a plurality of conductive plates (15) are arranged horizontally at a predetermined interval. They are installed in parallel. In this example 1
80 control electrode conductive plates (15-1) to (15-n)
is provided. The control electrodes (5) (only nine are shown in the figure) each direct the electron beam two times in the horizontal direction.
It is divided into picture elements and taken out, and the amount of passage thereof is controlled in accordance with the video signal for displaying each picture element. Therefore.

制御電極(5)用導電板(15−1)〜(Is−n)を
18080本設ば水平1ライン分当り360絵素を表示
することができる。また、映像をカラーで表示するため
に、各絵素はR,G、Hの3色の蛍光体で表示すること
とし、各制御電極(5)には2絵素分のR,G。
If 18,080 conductive plates (15-1) to (Is-n) for control electrodes (5) are provided, 360 pixels can be displayed per horizontal line. Furthermore, in order to display images in color, each picture element is displayed using phosphors of three colors, R, G, and H, and each control electrode (5) has R and G for two picture elements.

B の各映像信号が順次加えられる。また、180本の
制御電極(5)用導電板(15−1)〜(1,5−n)
のそれぞれには1ライン分の180組(1組あたり2絵
素)の映像信号が同時に加えられ、1ライン分の映像が
一時に表示される。
Each video signal of B is added sequentially. In addition, conductive plates (15-1) to (1,5-n) for 180 control electrodes (5)
180 sets of video signals for one line (two picture elements per set) are simultaneously applied to each of the lines, and the video for one line is displayed at one time.

水平集束電極(6)は制御電極(5)のスリット(14
)と相対向する垂直方向に長い複数本(180本)のス
リット(16)を有する導電板(17)で構成され、水
・平方向に区分されたそれぞれの絵素毎の電子ビームを
それぞれ水平方向に集束して細い電子ビームにする。
The horizontal focusing electrode (6) is connected to the slit (14) of the control electrode (5).
) and a conductive plate (17) having multiple (180) long slits (16) in the vertical direction facing each other, and horizontally directing the electron beam for each pixel divided in the horizontal and horizontal directions. The beam is focused into a narrow beam of electrons.

水平偏向電極(7)は上記スリット(16)のそれぞれ
の両側の位置に垂直方向にして複数本配置された導電板
(18)(18’ )で構成されており、それぞれの電
極(18)(18’ )に6段階の水平偏向用電圧が印
加されて、各絵素毎の電子ビームをそれぞれ水平方向に
偏向し、スクリーン(9)上で2組のR,G。
The horizontal deflection electrode (7) is composed of a plurality of conductive plates (18) (18') arranged vertically on both sides of the slit (16), and each electrode (18) ( 18') is applied with six levels of horizontal deflection voltage to deflect the electron beam of each picture element in the horizontal direction, so that two sets of R and G are displayed on the screen (9).

Bの各蛍光体を順次照射して発光させるようにする。そ
の偏向範囲は、この例では各電子ビーム毎に2絵素分の
幅である。
Each phosphor of B is sequentially irradiated to emit light. In this example, the deflection range is two picture elements wide for each electron beam.

加速電極(8)は垂直偏向電極(4)と同様の位置に水
平方向にして設(すられた複数個の導電板(19)で構
成されており、電子ビームを充分なエネルギーでスクリ
ーン(9)に衝突させるように加速する。
The accelerating electrode (8) is made up of a plurality of conductive plates (19) installed horizontally at the same position as the vertical deflection electrode (4), and is designed to direct the electron beam to the screen (9) with sufficient energy. ) to accelerate so as to collide with

スクリーン(9)は電子ビームの照射によって発光され
る蛍光体(20)がガラス板(21)の裏面に塗布され
、また、メタルバック層(図示せず)が(、J加されて
構成されている。蛍光体(20)は制御電極(5)の1
つのスリット(14)に対して、すなわち水平方向に区
分された各1本の電子ビームに対して、R2O,Bの3
色の蛍光体が2対ずつ設けられており、垂直方向にスト
ライプ状に塗布されている。第1図中でスクリーン(9
)に記入した破線は複数本の線陰極(2)のそれぞれに
対応して表示される垂直享 方向での区分を示し、2点鎖線は複数本の制御電極(5
)のそれぞれに対応して表示される水平方向での区分を
示す。これら両者で仕切られた1つの区画には、第2図
に拡大して示すように、水平方向では2絵素分のR,G
、Bの蛍光体(20)があり、垂直方向では16ライン
分の輻を有している。1つの区画の大きさは、たとえば
、水平方向がI閣、垂直方向が9mである。
The screen (9) is made up of a phosphor (20) that emits light when irradiated with an electron beam, coated on the back surface of a glass plate (21), and a metal back layer (not shown) added to the screen (9). The phosphor (20) is one of the control electrodes (5).
For each slit (14), that is, for each horizontally divided electron beam, 3 of R2O,B
Two pairs of colored phosphors are provided, and they are applied in stripes in the vertical direction. In Figure 1, the screen (9
) indicates the division in the vertical direction displayed corresponding to each of the plurality of line cathodes (2), and the two-dot chain line indicates the division in the vertical direction displayed corresponding to each of the plurality of control electrodes (5).
) shows the horizontal divisions displayed corresponding to each of them. As shown in the enlarged view in Figure 2, one section partitioned by these two pixels has two picture elements of R, G and G pixels in the horizontal direction.
, B, and has 16 lines of convergence in the vertical direction. The size of one section is, for example, 1 meter in the horizontal direction and 9 meters in the vertical direction.

なお、第1図においては、わかり易くするために水平方
向の長さが垂直方向に対して非常に大きく引き伸ばして
描かれている点に注意されたい。
Note that in FIG. 1, the length in the horizontal direction is greatly enlarged relative to the length in the vertical direction for clarity.

また、この例では1本の制御電極(5)すなわち1本の
電子ビームに対して、R,G、Bの蛍光体(20)が2
絵素分の1対のみ設けられているが、もちろん、1絵素
あるいは3絵素以上設けられていてもよく、その場合に
は制御電極(5)には1絵素あるいは3絵素以上のため
のR,G、B映像信号が順次加えられ、それと同期して
水平偏向がなされる。
In addition, in this example, two R, G, and B phosphors (20) are used for one control electrode (5), that is, one electron beam.
Although only one pair of picture elements is provided, of course, one picture element or three or more picture elements may be provided, and in that case, the control electrode (5) has one picture element or three or more picture elements. R, G, and B video signals are sequentially applied for the purpose, and horizontal deflection is performed in synchronization with the R, G, and B video signals.

次に、この表示素子にテレビジョン映像を表示するため
の駆動回路の基本構成および各部の波形を第3図に示し
て説明する。最初に、電子ビームをスクリーン(9)に
照射してラスターを発光させるだめの駆動部分について
説明する。
Next, the basic configuration and waveforms of each part of a drive circuit for displaying television images on this display element will be explained with reference to FIG. First, the driving part for irradiating the screen (9) with an electron beam to emit raster light will be explained.

電源回路(22)は表示素子の各電極に所定のバイアス
電圧(動作電圧)を印加するための回路で、背面電極(
1)には−vl、垂直集束電極(3)(3’ )にはv
、、 v、’ 、水平集束電極(6)にはvG、加速電
極(8)にはVいスクリーン(9)にはvgの直流電圧
を印加する。
The power supply circuit (22) is a circuit for applying a predetermined bias voltage (operating voltage) to each electrode of the display element.
-vl for 1), v for vertical focusing electrode (3) (3')
,, v,' A DC voltage of vG is applied to the horizontal focusing electrode (6), V to the acceleration electrode (8), and vg to the screen (9).

次に、入力端子(23)にはテレビジョン信号の複合映
像信号が加えられ、同期分離回路(24)で垂直同期信
号Vと水平同期信号Hとが分離抽出される。
Next, a composite video signal of a television signal is applied to the input terminal (23), and a vertical synchronization signal V and a horizontal synchronization signal H are separated and extracted in a synchronization separation circuit (24).

垂直偏向駆動回路(40)は、垂直偏向用カウンタ(2
5)、垂直偏向信号記憶用のメモリ(27)、ディジタ
ル−アナログ変換器(39) (以下D−A変換器とい
う)によって構成される6垂直偏向駆動回路(40)の
入力パルスとしては、第4図に示す垂直同期信号Vと水
平同期信号Hを用いる。垂直偏向用カウンタ(25)(
8ビツト)は、垂直同期信号Vによってリセットされて
水平同期信号Hをカウントする。
The vertical deflection drive circuit (40) includes a vertical deflection counter (2
5), a vertical deflection signal storage memory (27), and a digital-to-analog converter (39) (hereinafter referred to as a DA converter). A vertical synchronizing signal V and a horizontal synchronizing signal H shown in FIG. 4 are used. Vertical deflection counter (25) (
8 bits) are reset by the vertical synchronizing signal V and counting the horizontal synchronizing signal H.

この垂直偏向用カウンタ(25)は垂直周期のうちの垂
直帰線期間を除いた有効走査期間(ここでは240H分
の期間とする)をカウントし、このカウント出力はメモ
リ(27)のアドレスへ供給される。メモ1.1(27
)からは各アドレスに応じた垂直偏向信号のデータ(こ
こでは8ビツト)が出力され、D−A変換器(39)で
第4図(第3図(b)D)に示すυ、υ′の垂直偏向信
号に変換される。 この回路では240H分のそれぞれ
のラインに対応する垂直偏向信号を記憶するメモリアド
レスがあり、16H分ごとに規則性のあるデータをメモ
リに記憶させることにより、16段階の垂直偏向信号を
得ることができる。
This vertical deflection counter (25) counts the effective scanning period (in this case, a period of 240H) excluding the vertical blanking period of the vertical period, and this count output is supplied to the address of the memory (27). be done. Memo 1.1 (27
) outputs vertical deflection signal data (8 bits in this case) corresponding to each address, and the D-A converter (39) converts the data to υ, υ' shown in Fig. 4 (Fig. 3 (b) D). is converted into a vertical deflection signal. This circuit has memory addresses for storing vertical deflection signals corresponding to each line for 240H, and by storing regular data in the memory every 16H, it is possible to obtain 16 levels of vertical deflection signals. can.

一方、線陰極駆動回路(26)は垂直同期信号■と垂直
偏向用カウンタ(25)の出力を用いて線陰極駆動パル
スa〜0を作成する。第5図(a)は垂直同期信号V、
水平同期信号Hおよび垂直偏向用カウンタ(25)の下
位5ビツトの関係を示す。第51i1J(b)はこれら
各信号を用いて16Hごとの線陰極駆動パルスa′〜0
′をつくる方法を示す。第5図で、LSBは最低ビット
を示し、(LSB+1)はLSBより1つ上位のビット
を意味する。
On the other hand, the line cathode drive circuit (26) creates line cathode drive pulses a to 0 using the vertical synchronization signal (2) and the output of the vertical deflection counter (25). FIG. 5(a) shows the vertical synchronization signal V,
The relationship between the horizontal synchronizing signal H and the lower 5 bits of the vertical deflection counter (25) is shown. The 51i1J(b) uses these signals to generate line cathode drive pulses a' to 0 every 16H.
We will show you how to make ′. In FIG. 5, LSB indicates the lowest bit, and (LSB+1) means the bit one higher than the LSB.

最初の線陰極駆動パルスa′は垂直同期信号Vと垂直偏
向用カウンタ (25)の出力(LSB+4)を用いて
R−Sフリップフロップなどで作成することができ、線
陰極駆動パルスb′〜0′はシフトレジスタを用いて、
線陰極駆動パルスa′を垂直偏向用カウンタ(25)の
出力(LSB+3)の反転したものをクロックとし転送
することにより得ることができる。この駆動パルスa′
〜0′は反転されて各パルス期間のみ低電位にされ、そ
れ以外の期間には約20ボルトの高電位にされた線陰極
駆動パルスa〜0に変換され(第3図(b)E)、各線
陰極(2a)〜(2o)に加えられる。
The first line cathode drive pulse a' can be created by an R-S flip-flop using the vertical synchronization signal V and the output (LSB+4) of the vertical deflection counter (25), and the line cathode drive pulse b'~0 ′ uses a shift register,
This can be obtained by transferring the line cathode drive pulse a' using the inverted version of the output (LSB+3) of the vertical deflection counter (25) as a clock. This drive pulse a'
~0' is inverted and converted into a line cathode drive pulse a~0 which is set to a low potential only during each pulse period and set to a high potential of about 20 volts during other periods (Fig. 3(b)E). , are added to each line cathode (2a) to (2o).

各線陰極(2a)〜(2o)はその駆動パルスa ’=
 oの高電位の間に電流が長されて加熱されており、駆
動パルスa−oの低電位期間に電子を放出しうるように
加熱状態が保持される。これにより、15本の線陰極(
2a)〜(20)からはそれぞれに低電位の駆動パルス
a〜0が加えられた16H期間にのみ電子が放出される
。高電位が加えられている期間には、     □背面
電極(1)と垂直集束電極(3)とに加えられているバ
イアス電圧によって定められた線陰極(2)の位百にお
ける電位よりも線陰極(2a)〜(2o)に加えられて
いる高電位の方がプラスになるために、線陰極(2a)
〜(20)からは電子が放出されない。かくして、線陰
極(2)においては、有効垂直走査期間の間に、上方の
線陰極(2a)から下方の線陰極(20)に向って順に
16H期間ずつ電子が放出される。放出された電子は背
面電極(1)により前方の方へ押し出され、垂直集束電
極(3)のうち対向するスリット(10)を通過し、垂
直方向に集束きれて、平板状の電子ビームとなる。
Each line cathode (2a) to (2o) has its driving pulse a'=
During the high potential of the drive pulse a-o, the current is extended to heat the drive pulse, and the heated state is maintained so that electrons can be emitted during the low-potential period of the drive pulse a-o. As a result, 15 wire cathodes (
Electrons are emitted from 2a) to (20) only during the 16H period when low potential drive pulses a to 0 are applied to each of them. During the period when a high potential is applied, the potential of the line cathode (2) is lower than the potential of the line cathode (2) determined by the bias voltage applied to the back electrode (1) and the vertical focusing electrode (3). Since the high potential applied to (2a) to (2o) is positive, the wire cathode (2a)
No electrons are emitted from ~(20). Thus, in the line cathode (2), electrons are sequentially emitted from the upper line cathode (2a) to the lower line cathode (20) for 16H periods during the effective vertical scanning period. The emitted electrons are pushed forward by the back electrode (1), pass through the opposing slits (10) of the vertical focusing electrode (3), and are focused in the vertical direction to form a flat electron beam. .

次に、線陰極駆動パルスa〜0と垂直偏向信号υ、υ′
との関係について、第6図を用いて説明する。第6図(
a)は線陰極駆動パルスの波形図、(b)は垂直偏向信
号の波形図、(c)は水平偏向信号の波形図である。第
6図(b)の垂直偏向信号υ。
Next, line cathode drive pulses a~0 and vertical deflection signals υ, υ′
The relationship between the two will be explained using FIG. Figure 6 (
(a) is a waveform diagram of a line cathode drive pulse, (b) is a waveform diagram of a vertical deflection signal, and (c) is a waveform diagram of a horizontal deflection signal. Vertical deflection signal υ in FIG. 6(b).

υ′は第6図(a)の各線陰極パルスa〜0の16H期
間の間にIH分ずつ変化して16段階に変化する。
υ' changes by IH in 16 steps during the 16H period of each line cathode pulse a to 0 in FIG. 6(a).

垂直偏向信号υとυ′とはともに中心電圧がv4のもの
で、υは順次増加し、υ′は順次減少してゆくように、
互いに逆方向に変化するようになされでいる。これら垂
直偏向信号υとυ′はそれぞれ基面偏向電極(4)の電
極(13)と(13’ )に加えられ、その結果、それ
ぞれのal18極(2a)〜(20)から発生された電
子ビームは垂直方向に16段階に偏向され、先に述べた
ようにスクリーン(9)上では1つの電子ビームで16
ライン分のラスターを上から順に順次1ライン分ずつ描
くように偏向される。
Both vertical deflection signals υ and υ' have a center voltage of v4, and υ increases sequentially and υ' decreases sequentially.
They are designed to change in opposite directions. These vertical deflection signals υ and υ' are applied to the electrodes (13) and (13') of the base deflection electrode (4), respectively, and as a result, the electrons generated from the respective al18 poles (2a) to (20) are The beam is vertically deflected in 16 steps, and as mentioned earlier, one electron beam deflects 16 steps on the screen (9).
The raster is deflected so as to draw one line at a time from the top.

以上の結果、15本の線陰極(2a)〜(20)上方の
ものから順に16H期間ずつ電子ビームが放出され、か
つ各電子ビームは垂直方向の15の区分内で上方から下
方に順次1ライン分ずつ偏向されることによって、スク
リーン(9)上では上端の第1ライン目から下端の24
0ライン目まで順次1ライン分ずつ電子ビームが歪面偏
向され、合計240ラインのラスターが描かれる。
As a result of the above, electron beams are emitted from the 15 line cathodes (2a) to (20) sequentially for a period of 16H starting from the top, and each electron beam is sequentially emitted one line from top to bottom within 15 sections in the vertical direction. On the screen (9), from the first line at the top to the 24th line at the bottom.
The electron beam is deflected by the distorted plane one line at a time up to the 0th line, and a total of 240 lines of raster are drawn.

このように垂直偏向された電子ビームは制御電極(5)
と水平集束電極(6)とによって水平方向に180の区
分に分割されて取り出される。第1図ではそのうちの1
区分のものを示している。この電子ビームは各区分毎に
、制御電極(5)によって通過量が制御され、水平集束
電極(6)によって水平方向に集束されて1本の細い電
子ビームとなり、次に述べる水平偏向手段によって水平
方向に6段階に偏向されてスクリーン(9)−ヒの2絵
素分のR2O,B蛍光光体(20)に順次照射される。
The vertically deflected electron beam is sent to the control electrode (5).
It is divided into 180 sections in the horizontal direction by a horizontal focusing electrode (6) and taken out. In Figure 1, one of them
The classification is shown. The amount of this electron beam passing through each section is controlled by a control electrode (5), and is focused horizontally by a horizontal focusing electrode (6) into a single narrow electron beam. The light is deflected in six steps in the direction and sequentially irradiates the R2O and B fluorescent light bodies (20) for two picture elements of the screen (9)-A.

第2図に垂直方向および水平方向の区分を示す。制御電
極(5)のそれぞれ(15−1)〜(15−n)に対応
する蛍光体は2絵素分のR,G、Bとなるが説明の便宜
ヒ。
FIG. 2 shows the vertical and horizontal divisions. The phosphors corresponding to each of (15-1) to (15-n) of the control electrode (5) are R, G, and B for two picture elements, but this is for convenience of explanation.

1絵素をR工、G1.B、とし他方をR2,G2. B
2とする。
1 picture element is R, G1. B, and the other one is R2, G2. B
Set it to 2.

つぎに、水平偏向駆動回路(41)は、水平偏向用カウ
ンタ(28) (11ビツト)、水平偏向信号を記憶し
ているメモリ(29)、D−A変換器(38)から構成
されている。水平偏向駆動回路(41)の入力パルスは
第7図に示すように垂直同期信号Vと水平同期信号Hに
同期し、水平同期信号Hの6倍のくり返し周波数のパル
ス6Hを用いる。水平偏向用カウンタ(28)は垂直同
期信号Vによってリセットされて水平の6倍パルス6H
をカウントする。この水平偏向用カウンタ(28)はI
Hの間に6回、1vの間に24oHx 6/ H= 1
440回カウントし、このカウント出力はメモリ(29
)のアドレスへ供給される。
Next, the horizontal deflection drive circuit (41) is composed of a horizontal deflection counter (28) (11 bits), a memory (29) that stores horizontal deflection signals, and a DA converter (38). . As shown in FIG. 7, the input pulses of the horizontal deflection drive circuit (41) are synchronized with the vertical synchronizing signal V and the horizontal synchronizing signal H, and a pulse 6H having a repetition frequency six times that of the horizontal synchronizing signal H is used. The horizontal deflection counter (28) is reset by the vertical synchronizing signal V and receives the horizontal six times the pulse 6H.
count. This horizontal deflection counter (28) is
6 times during H, 24oHx during 1v 6/H = 1
It counts 440 times, and this count output is stored in the memory (29
) is supplied to the address.

メモリ(29)からはアドレスに応じた水平偏向信号の
データ(ここでは8ビツト)が出力され、D −A変換
器(38)で、第7図(第3図(b)C)に示すり、h
’のような水平偏向信号に変換される。この回路では6
 X 240ライン分のそれぞれに対応する水平偏向信
号を記憶するメモリアドレスがあり、1ラインごとに規
則性のある6個のデータをメモリに記憶させることによ
り、IH期間に6段階波の水平偏向信号を得ることがで
きる。
The memory (29) outputs horizontal deflection signal data (8 bits in this case) according to the address, and the D-A converter (38) converts it as shown in Figure 7 (Figure 3(b)C). ,h
' is converted into a horizontal deflection signal such as '. In this circuit, 6
There is a memory address for storing the horizontal deflection signal corresponding to each of the 240 lines, and by storing 6 pieces of regular data for each line in the memory, a 6-step wave horizontal deflection signal is generated during the IH period. can be obtained.

この水平偏向信号は第7図に示すように6段階に変化す
る一対の水平偏向信号りとh′であり、ともに中心電圧
がV、のちので、hは順次減少し、h′は順次増加して
ゆくように、互いに逆方向に変化する。これら水平偏向
信号り、h’はそれぞれ水平偏向電極(7)の電極(1
8)と(18’ )とに加えられる。その結果、水平方
向に区分された各電子ビームは各水平期間の間にスクリ
ーン(9)のR2O,B、R,G、B (R工、G工、
B工F R21G2tB2)の蛍光体に順次H/6期間
ずつ照射されるように水平偏向される。かくして、各ラ
インのラスターにおいては水平方向180個の各区分毎
に電子ビームがR,、G工、B工、 R2,G2. B
2の各蛍光体(20)に順次照射される。
This horizontal deflection signal is a pair of horizontal deflection signals and h' that change in 6 steps as shown in Fig. 7, and both have a center voltage of V, so that h decreases sequentially and h' increases sequentially. They change in opposite directions as they move forward. These horizontal deflection signals, h' are the electrode (1) of the horizontal deflection electrode (7), respectively.
8) and (18'). As a result, each horizontally divided electron beam is transmitted to the screen (9) R2O, B, R, G, B (R work, G work,
The light is horizontally deflected so that the phosphor of B engineering FR21G2tB2) is sequentially irradiated for H/6 periods. Thus, in the raster of each line, the electron beams are divided into R, G, B, R2, G2, . B
Each of the two phosphors (20) is sequentially irradiated.

そこで各ラインの各水平区分毎に電子ビームをR工、G
工、 B1. R2,G、、 B、の映像信号によって
変調することにより、スクリーン(9)の上にカラーテ
レビジョン画像を表示することができる。
Therefore, for each horizontal section of each line, the electron beam is
Engineering, B1. By modulating the R2, G, , B video signals, a color television image can be displayed on the screen (9).

次に、その電子ビームの変調制御部分について説明する
。まず、テレビジョン信号入力端子(23)に加えられ
た複合映像信号は色復調回路(30)に加えられ、ここ
で、R−YとB−Yの色差信号が復調され、G−Yの色
差信号がマトリクス合成され。
Next, the modulation control portion of the electron beam will be explained. First, the composite video signal applied to the television signal input terminal (23) is applied to the color demodulation circuit (30), where the R-Y and B-Y color difference signals are demodulated and the G-Y color difference signal is demodulated. The signals are matrix-synthesized.

さらに、それらが輝度信号Yと合成されて、R2O,B
の各原色信号(以下R,G、B映像信号という)が出力
される。それらのR,G、B各映像信号は180組のサ
ンプルホールド回路(31−1)〜(31−n)に加え
られる。各サンプルホールド回路(31−1)〜(31
−n)はそれぞれR□用、G□用、B□用、R2用、G
2用、B2用の6個のサンプルホールド回路を有してい
る。それらのサンプルホールド出力は各々保持用のメモ
リ(32−1)〜(32−n)に加えられる。
Furthermore, they are combined with the luminance signal Y, R2O,B
The respective primary color signals (hereinafter referred to as R, G, and B video signals) are output. These R, G, and B video signals are applied to 180 sets of sample and hold circuits (31-1) to (31-n). Each sample hold circuit (31-1) to (31
-n) are for R□, G□, B□, R2, G
It has six sample and hold circuits for B2 and B2. These sample and hold outputs are respectively applied to holding memories (32-1) to (32-n).

一方、基準クロック発振器(33)はPLL (フェー
ズロックドループ)回路等により構成されており、この
例では色副搬送波fscの6倍の基準クロック6fsc
と2倍の基準クロック2fscを発生する。その基準ク
ロックは水平同期信号Hに対して常に一定の位相を有す
るように制御されている6基準クロツク2fscは偏向
用パルス発生回路(42)に加えられ、水平同期信号H
の6倍の信号6HとH/6ごとの信号切替パルス2ニ9 FEt,bz(第3図(b) B )  のパルスを得
ている。一方基準クロック6’fscはサンプリングパ
ルス発生回路(34)に加えられ、ここでシフトレジス
タにより、クロック1周期ずつ遅延されるなどして,水
平周期( 63.5μ5ec)のうちの有効水平走査期
間(約50μ5ec)の間に1080個のサンプリング
パルスR工1,G工,, B1,、 R1□,G,2,
B工2tR211 G211B 21,R2,、 G2
□, B2□〜Rn,、 Gn,、 Bn□,Rn2。
On the other hand, the reference clock oscillator (33) is composed of a PLL (phase-locked loop) circuit, etc., and in this example, the reference clock 6fsc is six times the color subcarrier fsc.
and a double reference clock 2fsc is generated. The reference clock 2fsc, which is controlled so that it always has a constant phase with respect to the horizontal synchronizing signal H, is added to the deflection pulse generating circuit (42), and the horizontal synchronizing signal H
A signal 6H which is six times as large as 6H and a signal switching pulse 29FEt,bz (FIG. 3(b) B) every H/6 are obtained. On the other hand, the reference clock 6'fsc is applied to the sampling pulse generation circuit (34), where it is delayed by one clock cycle by a shift register to obtain an effective horizontal scanning period (63.5μ5ec) of the horizontal period (63.5μ5ec). During approximately 50μ5ec), 1080 sampling pulses R1, G, B1, R1□, G,2,
B work 2tR211 G211B 21, R2,, G2
□, B2□~Rn,, Gn,, Bn□, Rn2.

Gn2. Bo3(第3図(b)A)が順次発生され、
その後に1個の転送パルスtが発生される。このサンプ
リングパルス長工、〜Bn2は表示すべき映像の1ライ
ン分を水平方向360の絵素に分割したときのそれぞれ
の絵素に対応し、その位置は水平同期信号Hに対して常
に一定になるように制御される。
Gn2. Bo3 (Fig. 3(b) A) is generated sequentially,
After that, one transfer pulse t is generated. This sampling pulse length, ~Bn2, corresponds to each picture element when one line of the video to be displayed is divided into 360 picture elements in the horizontal direction, and its position is always constant with respect to the horizontal synchronizing signal H. controlled so that

この1080個のサンプリングパルス長工、〜Bn2が
それぞれ180組のサンプルホールド回路(31−1)
〜(31−n )に6個ずつ加えられ、これによって各
サンプルホールド回路(31−1)〜(31−n)には
1ラインを180個に区分したときのそれぞれの2絵素
分のR□、G□、B工、 R2,G2. B2の各映像
信号が個別にサンプリングされホールドされる。そのサ
ンプルホールドされた180組のR工、G、、B1.R
2゜G、、B、の映像信号は1ライン分のサンプルホー
ルド終了後に180組のメモリ (32−1)〜(32
−n)に転送パルスtによって一斉に転送され、ここで
次の一水平期間の間保持される。この保持されたR工。
These 1080 sampling pulse length circuits, ~Bn2, each have 180 sets of sample hold circuits (31-1)
~(31-n), and as a result, each sample-and-hold circuit (31-1) to (31-n) has R of 2 pixels each when one line is divided into 180 pieces. □, G□, B engineering, R2, G2. Each B2 video signal is individually sampled and held. The sample-held 180 pairs of R, G,, B1. R
The video signal of 2°G, , B, is stored in 180 sets of memories (32-1) to (32
-n), are transferred all at once by a transfer pulse t, and are held here for the next horizontal period. This retained R-work.

G1.B1.R,、G2.B2の信号はスイッチング回
路(35−1)〜(35−n)に加えられる。スイッチ
ング回路(35−1) 〜(35−n)はそれぞれがR
II Gil 81.1R2,G2.B、の個別入力端
子とそれらを順次切換えて出力する共通出力端子とを有
するトライステートあるいはアナログゲートにより構成
されたものである。
G1. B1. R,,G2. The B2 signal is applied to switching circuits (35-1) to (35-n). Switching circuits (35-1) to (35-n) each have R
II Gil 81.1R2, G2. It is constructed of a tri-state or analog gate having individual input terminals of B and B and a common output terminal that sequentially switches and outputs them.

各スイッチング回路(35−1)〜(35−n)の出力
は180組のパルス幅変調(PWM)回路(37−1)
〜(37−n)に加えられ、ここで、サンプルホールド
されたR工、G工、B□、 R2,G2. B2映像信
号の大きさに応じて基準パルス信号がパルス幅変調され
で出力される。その基準パルス信号のくり返し周期は上
記の信号切換パルスr工9g1.b工、r2゜gzr 
btのパルス幅よりも充分小さいものであることが望ま
しく、たとえば、1:10〜1 : 100程度のちの
が用いられる。
The output of each switching circuit (35-1) to (35-n) is 180 sets of pulse width modulation (PWM) circuit (37-1)
~(37-n), where sample-held R engineering, G engineering, B□, R2, G2. The reference pulse signal is pulse width modulated according to the magnitude of the B2 video signal and is output. The repetition period of the reference pulse signal is the above-mentioned signal switching pulse r process 9g1. b engineering, r2゜gzr
It is desirable that the pulse width be sufficiently smaller than the pulse width of bt, and for example, a pulse width of about 1:10 to 1:100 is used.

このパルス幅変調回路(37−1)〜(37−n)の出
力は電子ビームを変調するための制御信号として表示素
子の制御電極(5)の180本の導電板(15−1)〜
     1(15−n)にそれぞれ個別に加えられる
。各スイッチング回路(35−L )〜(35−n )
はスイッチングパルス発生回路(36)から加えられる
スイッチングパルスrxr gtt bL、rz+ g
tt bzによって同時に切換制御される。スイッチン
グパルス発生回路(36)は先述の偏向用パルス発生回
路(42)からの信号切換パルス rx+ gtt b
x+ r’z+ gzr bz によって制御されてお
り、各水平期間を6分割してH/6ずつスイッチング回
路(35−1)〜(35−n)を切換え、R工、G工、
B工、R2,G2.B2の各映像信号を時分割して順次
出力し、パルス幅変調回路(37−1)〜(37−n)
に供給するように切換信号rx+ g>+ b□+rz
+ gtt bzを発生する。
The outputs of the pulse width modulation circuits (37-1) to (37-n) are used as control signals for modulating the electron beam to the 180 conductive plates (15-1) to the control electrodes (5) of the display element.
1 (15-n) respectively. Each switching circuit (35-L) to (35-n)
is the switching pulse rxr gtt bL, rz+g applied from the switching pulse generation circuit (36)
Switching is controlled simultaneously by tt bz. The switching pulse generation circuit (36) is a signal switching pulse rx+ gtt b from the aforementioned deflection pulse generation circuit (42).
It is controlled by x+ r'z+ gzr bz, and each horizontal period is divided into 6 and the switching circuits (35-1) to (35-n) are switched by H/6, and the R-work, G-work,
B engineering, R2, G2. Each video signal of B2 is time-divided and output sequentially, and the pulse width modulation circuits (37-1) to (37-n)
Switching signal rx+ g>+ b□+rz
+ generate gtt bz.

ここで注意すべきことは、スイッチング回路(35−1
) 〜(35−n)における R、、G□、 B1. 
R2゜G2.B2の映像信号の供給切換えと、水平偏向
駆動回路(41)による電子ビーム長工、G、、B工、
R2゜G2.B2の蛍光体への照射切換え水平偏向とが
、タイミングにおいても順序においても完全に一致する
ように同期制御されていることである。これにより、電
子ビームがR1蛍光体に照射されているときにはその電
子ビームの照射量がR4映像信号によって制御され、G
工、B工、R2,G2.B2 についても同様に制御さ
れて、各絵素のR,、G工、B□。
What should be noted here is that the switching circuit (35-1
) R, , G□, B1. in ~(35-n).
R2°G2. B2 video signal supply switching and horizontal deflection drive circuit (41) for electron beam length, G, B,
R2°G2. The horizontal deflection for switching the irradiation onto the phosphor B2 is synchronously controlled so that it completely matches both the timing and the order. As a result, when the electron beam is irradiating the R1 phosphor, the irradiation amount of the electron beam is controlled by the R4 video signal, and the G
Engineering, B engineering, R2, G2. B2 is controlled in the same way, and the R, G, and B□ of each picture element are controlled in the same way.

R2,G2.B、各蛍光体の発光がその絵素のR工、G
1゜B、、R2,G2.B2の映像信号によってそれぞ
れ制御されることになり、各絵素が入力の映像信号に従
って発光表示されるのである。かかる制御が1ライン分
の180組(各2絵素づつ)について同時に行なわれて
1ライン360絵素の映像が表示され。
R2, G2. B, The luminescence of each phosphor is the R function of that picture element, G
1°B, , R2, G2. Each picture element is controlled by the B2 video signal, and each picture element is displayed by emitting light according to the input video signal. Such control is performed simultaneously for 180 sets (2 picture elements each) for one line, and an image of 360 picture elements for one line is displayed.

さらに240 H分のラインについて上方のラインから
順次行われて、スクリーン(9)上に1つの映像が表示
されることになる。
Further, the processing is performed sequentially for 240 H lines starting from the upper line, and one image is displayed on the screen (9).

そして、以上の如き諸動作が入力テレビジョン信号の1
フイールド毎にくり返され、その結果、通常のテレビジ
ョン受像機と同様にスクリーン(9)ヒに動画のテレビ
ジョン映像が映出される。
The above operations are performed on one input television signal.
This is repeated for each field, and as a result, a moving television image is displayed on the screen (9) in the same way as in a normal television receiver.

を記の画像表示装置の画像を見ると、単位の垂直区分の
境界近傍でどうしても連続性がばらつき、視覚的に検知
できる横線のようなものが生じる。
When looking at the image on the image display device described above, the continuity inevitably varies near the boundaries of the vertical divisions of the units, resulting in something like a horizontal line that can be visually detected.

これを示すと第8図(A)のようになる6図では3ケの
垂直区分(I)〜(m)を示し1区分内垂直偏向段数が
16段の場合を示した。第8図(B)(C)に示すよう
に垂直区分(1)と(m)のビームスポット(s)が全
体的に左ヒがりの偏向になっており、垂直区分(■)の
ビームスポット(S)が正しい位置に偏向している場合
、(イ)の境界近傍ではビームスポット間隔がひらいた
ように見え、(ロ)の境界近傍では逆につまったように
見え、垂直方向のビームスポット位置の一様性が乱れて
いて2画像表示に著るしい違和感を与えるという欠点が
ある。
This is shown in FIG. 8(A). In FIG. 6, three vertical sections (I) to (m) are shown, and the number of vertical deflection stages in one section is 16. As shown in Fig. 8 (B) and (C), the beam spots (s) in the vertical sections (1) and (m) are generally deflected to the left, and the beam spot in the vertical section (■) When (S) is deflected to the correct position, the beam spot interval appears to be widened near the boundary of (a), and conversely appears to be narrowed near the boundary of (b), and the beam spot in the vertical direction The disadvantage is that the uniformity of the positions is disturbed, giving a very strange feeling to the two-image display.

発明の目的 本発明は、この垂直区分の継ぎ目近傍の垂直方向のビー
ム偏向位置の一様性の乱れによる違和感をなくし、全体
の画面として、一様な画面にすることを目的とするもの
である。
Purpose of the Invention The purpose of the present invention is to eliminate the sense of discomfort caused by the disturbance in the uniformity of the vertical beam deflection position near the seam of the vertical sections, and to create a uniform screen as a whole. .

発明の構成 本発明による画像表示装置は、垂直偏向駆動回路内のメ
モリのデータを変化させることで、垂直偏向位置を数組
のブロックに分け、従来、垂直偏向の間隔を直線的にし
ていたものを、これらブロック間で、その偏向間隔をブ
ロック内の偏向間隔より大きくする構成としたものであ
る。
Structure of the Invention The image display device according to the present invention divides the vertical deflection position into several sets of blocks by changing the data in the memory in the vertical deflection drive circuit, and conventionally, the vertical deflection interval is made linear. The deflection interval between these blocks is made larger than the deflection interval within the block.

実施例の説明 以下、本発明の一実施例を図面に基づいて説明する。第
9図(A)(B)はビーム偏向位置および垂直偏向波形
を示したもので、ビーム偏向位置を例えば8つのブロッ
クに分け、本発明は第3図の垂直偏向駆動回路(40)
内のメモリ(27)の垂直偏向データを変更し、ブロッ
ク内の電子ビーム(黒丸印)の間隔を従来の偏向手段に
よる電子ビーム(白丸印)の偏向間隔よりせまくし、各
ブロック間の偏向間隔を従来のそれより広くしている。
DESCRIPTION OF EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. 9(A) and 9(B) show the beam deflection position and the vertical deflection waveform.The beam deflection position is divided into eight blocks, for example, and the present invention uses the vertical deflection drive circuit (40) of FIG.
The vertical deflection data in the memory (27) within the block is changed to make the interval between electron beams (black circles) within a block narrower than the deflection interval of electron beams (white circles) by conventional deflection means, and the deflection interval between each block is changed. is wider than the conventional one.

第10図は8ブロツクのとり方を異ならしめたもので、
ここでは最初および最後のビーム偏向位置は変更してい
ない例を示す。
Figure 10 shows the 8 blocks taken in different ways.
Here, an example is shown in which the initial and final beam deflection positions are not changed.

第11図に基いて本実施例の場合の効果について説明す
る。従来の垂直偏向の場合であると第11図(B)の下
端に示すように、Loなる偏向間隔である。本発明の偏
向方法(偏在法)を使用すると、パ偏向間隔は1組にな
った偏向位置の間隔と認識されるため、L□(Ll>L
、)なる偏向間隔となる。
The effects of this embodiment will be explained based on FIG. 11. In the case of conventional vertical deflection, the deflection interval is Lo, as shown at the bottom of FIG. 11(B). When using the deflection method (uneven distribution method) of the present invention, the deflection interval is recognized as the interval between a set of deflection positions, so L□(Ll>L
, ) is the deflection interval.

このり。、Llは第10図に示されるものと同じである
This is it. , Ll are the same as shown in FIG.

かかる偏在法を利用すると、必ずLl>L、どなる。よ
って、偏向位置のバラツキがΔLある場合。
When such a maldistribution method is used, Ll>L will always occur. Therefore, when the deviation in the deflection position is ΔL.

ΔL/L0>ΔL/L工 となり、偏在法を利用する場合の方が、バラツキΔLの
めだつ割合が小さくなる。すなわち、ΔLなるビーム偏
向位置のバラツキが、偏在法によって情報量をそこなわ
ずにマスキングされる。よって画面全体がΔLによる違
和感を感じなく、一様に見えるものである。また、かか
る構成によれば、ヒ記画像表示装置の組立に際し、垂直
偏向に関する電極等の組立精度を緩和できるようにもな
り。
ΔL/L0>ΔL/L, and the noticeable proportion of the variation ΔL is smaller when the uneven distribution method is used. That is, the variation in beam deflection position ΔL is masked by the uneven distribution method without damaging the amount of information. Therefore, the entire screen looks uniform without any discomfort caused by ΔL. Further, according to such a configuration, when assembling the image display device described above, it becomes possible to reduce the assembly accuracy of electrodes and the like related to vertical deflection.

大きなコストダウンにもつながる。This also leads to major cost reductions.

発明の効果 以上のように、本発明によれば、電子ビームの垂直偏向
位置を数組のブロックに分け、ブロック間での偏向間隔
を、ブロック内の偏向間隔より大きくすることにより、
ビーム偏向位置のばらつきを目立たなくすることができ
、また垂直偏向に関する電極等の組立に際しても、高い
精度を要求されることがなく、大巾なコストダウンも可
能となる。
Effects of the Invention As described above, according to the present invention, the vertical deflection position of the electron beam is divided into several sets of blocks, and the deflection interval between the blocks is made larger than the deflection interval within the block.
Variations in beam deflection positions can be made less noticeable, and high precision is not required when assembling electrodes and the like for vertical deflection, making it possible to significantly reduce costs.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は1本発明が適用される画像表示装置の基本電極
構成を示す図、第2図はスクリーンヒでの最小単位構成
を示す図、第3図は同装置における駆動回路のブロック
図および各部の波形図、第4図は垂直偏向電圧と水平同
期信号との相関図。 第5図は各種タイミングチャート、第6図は陰極駆動パ
ルスと垂直偏向信号と水平偏向信号の関係を示す図、第
7図は水平偏向電圧と水平同期信号との相関図、第8図
は従来の偏向手段によるビーム位置を説明するための図
、第9図は本発明の一実施例における画像表示装置によ
るビーム偏向位置および垂直偏向波形を示す図、第1O
図は他の実施例による偏向位置を示す図、第11図は本
発明の偏在法を利用した時のビーム位置に基く作用効果
を説明するための図である。 (1)・・・背面電極、(2) (2a)〜(2o)・
・・線陰極、(4)・・・垂直偏向電極、(5)・・・
ビーム流制御電極、(7)・・・水平偏向電極、(9)
・・・スクリーン、(25)・・・垂直偏向カウンタ、
(27)・・・メモリ、(28)・・・水平偏向カウン
タ、(29)・・・メモリ、(40)・・・垂直偏向駆
動回路、(41)・・・水平偏向駆動回路 代理人   森  本  義  弘 第3図(b) A                  BCρ 第4図 第7図 第1図 <B) 掠入 第2図 Iフbγ7 第1ρ図 f7′0γ7
Fig. 1 is a diagram showing the basic electrode configuration of an image display device to which the present invention is applied, Fig. 2 is a diagram showing the minimum unit configuration in screen h, and Fig. 3 is a block diagram of the drive circuit in the device. Waveform diagrams of each part, and FIG. 4 is a correlation diagram between vertical deflection voltage and horizontal synchronization signal. Figure 5 shows various timing charts, Figure 6 shows the relationship between the cathode drive pulse, vertical deflection signal, and horizontal deflection signal, Figure 7 shows the correlation between the horizontal deflection voltage and horizontal synchronization signal, and Figure 8 shows the conventional FIG. 9 is a diagram illustrating the beam deflection position and vertical deflection waveform by the image display device in one embodiment of the present invention.
The figure shows the deflection position according to another embodiment, and FIG. 11 is a diagram for explaining the effect based on the beam position when the uneven distribution method of the present invention is used. (1)... Back electrode, (2) (2a) to (2o).
... Line cathode, (4) ... Vertical deflection electrode, (5) ...
Beam flow control electrode, (7)...Horizontal deflection electrode, (9)
... Screen, (25) ... Vertical deflection counter,
(27)...Memory, (28)...Horizontal deflection counter, (29)...Memory, (40)...Vertical deflection drive circuit, (41)...Horizontal deflection drive circuit agent Mori Yoshihiro MotoFigure 3 (b) A BCρ Figure 4Figure 7Figure 1<B) Figure 2 I fbγ7 Figure 1ρ f7'0γ7

Claims (1)

【特許請求の範囲】[Claims] 1、電子ビームが照射されることにより発光する蛍光体
が塗布されたスクリーンと、上記スクリーン上の画面を
垂直方向に複数に区分した各垂直区分毎に電子ビームを
発生する電子ビーム源と、上記電子ビーム源で発生され
た電子ビームを水平方向に複数に区分した各水平区分毎
に分離して上記スクリーンに照射する分離手段と、上記
電子ビームを上記スクリーンに至るまでの間で垂直方向
および水平方向に複数段階に偏向する偏向電極と、上記
水平区分毎に分離された電子ビームを上記スクリーンに
照射する量を制御して上記スクリーンの両面上の各絵素
の発光量を制御する信号電極と、各絵素において電子ビ
ームによる蛍光体面上での発光サイズを制御する集束電
極と、電子ビームの発生量を制御する背面電極を備え、
垂直区分内の垂直偏向位置を数組のブロックに分け、各
ブロック間の垂直偏向位置をブロック内のそれより広く
した画像表示装置。
1. A screen coated with a phosphor that emits light when irradiated with an electron beam; an electron beam source that generates an electron beam for each vertical section of the screen divided into a plurality of vertical sections; separation means for dividing the electron beam generated by the electron beam source into a plurality of horizontal sections and irradiating the separated electron beams onto the screen; a deflection electrode that deflects the electron beam in a plurality of steps in a direction; and a signal electrode that controls the amount of light emitted from each pixel on both sides of the screen by controlling the amount of electron beams separated for each horizontal section irradiated onto the screen. , each pixel is equipped with a focusing electrode that controls the size of light emitted by the electron beam on the phosphor surface, and a back electrode that controls the amount of electron beam generation.
An image display device in which the vertical deflection position within a vertical section is divided into several sets of blocks, and the vertical deflection position between each block is wider than that within the block.
JP23570384A 1984-11-08 1984-11-08 Picture display device Granted JPS61114666A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP23570384A JPS61114666A (en) 1984-11-08 1984-11-08 Picture display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP23570384A JPS61114666A (en) 1984-11-08 1984-11-08 Picture display device

Publications (2)

Publication Number Publication Date
JPS61114666A true JPS61114666A (en) 1986-06-02
JPH0329353B2 JPH0329353B2 (en) 1991-04-23

Family

ID=16989972

Family Applications (1)

Application Number Title Priority Date Filing Date
JP23570384A Granted JPS61114666A (en) 1984-11-08 1984-11-08 Picture display device

Country Status (1)

Country Link
JP (1) JPS61114666A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58197642A (en) * 1982-05-12 1983-11-17 Matsushita Electric Ind Co Ltd Picture display device
JPS599840A (en) * 1982-07-09 1984-01-19 Matsushita Electric Ind Co Ltd Image display device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58197642A (en) * 1982-05-12 1983-11-17 Matsushita Electric Ind Co Ltd Picture display device
JPS599840A (en) * 1982-07-09 1984-01-19 Matsushita Electric Ind Co Ltd Image display device

Also Published As

Publication number Publication date
JPH0329353B2 (en) 1991-04-23

Similar Documents

Publication Publication Date Title
KR850000970B1 (en) Image display apparatus
JPH0332175B2 (en)
JPS6228633B2 (en)
JPS61114666A (en) Picture display device
JP2817149B2 (en) Image display device
JPS61242486A (en) Image display device
JPH0459742B2 (en)
JPH0524610B2 (en)
JPS6190582A (en) Picture display device
JPS6188675A (en) Picture display device
JPH0520033B2 (en)
JPS61242490A (en) Image display device
JPH0334716B2 (en)
JPS6190580A (en) Picture display device
JPS6220483A (en) Image display device
JPS62186677A (en) Picture display device
JPS6191843A (en) Picture display device
JPS61242485A (en) Image display device
JPS61114446A (en) Image display device
JPS6190593A (en) Picture display device
JPS61242489A (en) Image display device
JPH0325893B2 (en)
JPS61117983A (en) Picture display device
JPS6190583A (en) Picture display device
JPS6190579A (en) Picture display device