JPS6110184Y2 - - Google Patents

Info

Publication number
JPS6110184Y2
JPS6110184Y2 JP19067580U JP19067580U JPS6110184Y2 JP S6110184 Y2 JPS6110184 Y2 JP S6110184Y2 JP 19067580 U JP19067580 U JP 19067580U JP 19067580 U JP19067580 U JP 19067580U JP S6110184 Y2 JPS6110184 Y2 JP S6110184Y2
Authority
JP
Japan
Prior art keywords
operational amplifier
capacitor
inverting input
photocurrent
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP19067580U
Other languages
Japanese (ja)
Other versions
JPS57110433U (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP19067580U priority Critical patent/JPS6110184Y2/ja
Priority to US06/328,001 priority patent/US4444481A/en
Priority to GB8138039A priority patent/GB2090423B/en
Priority to DE3151211A priority patent/DE3151211C2/en
Publication of JPS57110433U publication Critical patent/JPS57110433U/ja
Application granted granted Critical
Publication of JPS6110184Y2 publication Critical patent/JPS6110184Y2/ja
Expired legal-status Critical Current

Links

Landscapes

  • Photometry And Measurement Of Optical Pulse Characteristics (AREA)
  • Exposure Control For Cameras (AREA)

Description

【考案の詳細な説明】 この考案はダイレクト測光方式のカメラに用い
られる光電流積分回路に関する。
[Detailed Description of the Invention] This invention relates to a photocurrent integration circuit used in a direct photometry type camera.

近年、シヤツタレリーズ後の受光量に応じてシ
ヤツタスピードを制御するいわゆるダイレクト測
光方式がカメラに用いられている。ここで、フイ
ルムの前面にフイルム面からの反射光を受光する
受光素子が設けられ、シヤツタ先幕の走行開始に
応じて受光素子の光電流がコンデンサに充電さ
れ、コンデンサの充電電圧が所定値に達すると、
シヤツタ後幕の係止が解除されシヤツタ動作が終
了される。この所定値はフイルム感度に応じて変
える必要があるが、フイルム感度は等比的に変化
するので、この所定値もフイルム感度に応じて等
比的に変化させる必要がある。そのため、フイル
ム感度が最大のとき、あるいは最小のときは、フ
イルム感度が1段階変わつても、判定値はほとん
ど変わらなくなり、正確に判定することができな
くなる。したがつて、フイルム感度の許容値が広
くとれない欠点がある。
In recent years, cameras have come to use a so-called direct photometry method in which the shutter speed is controlled according to the amount of light received after the shutter is released. Here, a light-receiving element is provided on the front surface of the film to receive the reflected light from the film surface, and the photocurrent of the light-receiving element charges a capacitor in response to the start of running of the shutter front curtain, and the charging voltage of the capacitor reaches a predetermined value. When you reach
The shutter trailing curtain is unlocked and the shutter operation is completed. This predetermined value needs to be changed according to the film sensitivity, but since the film sensitivity changes geometrically, this predetermined value also needs to be changed geometrically according to the film sensitivity. Therefore, when the film sensitivity is at its maximum or at its minimum, even if the film sensitivity changes by one step, the judgment value hardly changes, making it impossible to judge accurately. Therefore, there is a drawback that the permissible value of film sensitivity cannot be set widely.

この考案の目的は広範囲のフイルム感度に対し
て測光可能な光電流積分回路を提供することであ
る。
The purpose of this invention is to provide a photocurrent integrator circuit capable of photometry over a wide range of film sensitivities.

以下、図面を参照してこの考案による光電流積
分回路の一実施例について説明する。第1図はそ
の回路図である。第1基準電圧VR1が供給される
端子9が演算増幅器10の非反転入力端に接続さ
れる。演算増幅器10の出力端がアナログスイツ
チ12を介して演算増幅器14の非反転入力端に
接続される。トリガ端子16がアナログスイツチ
12の制御端に接続される。演算増幅器14の非
反転入力端がコンデンサ18を介して接地され
る。シヤツタ先幕およびフイルムからの反射光を
受光するフオトダイオード20のアノード、カソ
ードがそれぞれ演算増幅器14の反転入力端、非
転入力端に接続されている。演算増幅器14の出
力端はその反転入力端に短絡されるとともに、抵
抗22、コンデンサ24を直列に介してその非反
転入力端に接続される。また、演算増幅器14の
出力端は演算増幅器26の反転入力端に接続され
る。
An embodiment of the photocurrent integrating circuit according to this invention will be described below with reference to the drawings. FIG. 1 is its circuit diagram. A terminal 9 to which the first reference voltage V R1 is supplied is connected to a non-inverting input terminal of an operational amplifier 10. The output terminal of operational amplifier 10 is connected to the non-inverting input terminal of operational amplifier 14 via analog switch 12. A trigger terminal 16 is connected to the control end of analog switch 12. A non-inverting input terminal of operational amplifier 14 is grounded via capacitor 18 . The anode and cathode of a photodiode 20, which receives reflected light from the shutter leading curtain and the film, are connected to an inverting input terminal and a non-inverting input terminal of an operational amplifier 14, respectively. The output terminal of the operational amplifier 14 is short-circuited to its inverting input terminal, and is connected to its non-inverting input terminal via a resistor 22 and a capacitor 24 in series. Further, the output terminal of the operational amplifier 14 is connected to the inverting input terminal of the operational amplifier 26.

一方、第2基準電圧VR2が供給される端子27
が演算増幅器28の非反転入力端に接続される。
演算増幅器28の反転入力端は可変抵抗30を介
して接地され、その出力端は対数圧縮トランジス
タ32を介してその反転入力端に接続されるとと
もに、NPN型トランジスタ34,36,38,
40のベースに接続される。トランジスタ34の
エミツタは接地され、そのコレクタは抵抗42を
介して第1基準電圧端9に接続される。トランジ
スタ36,38,40のエミツタは共通に接続さ
れるとともに抵抗48を介して演算増幅器28の
出力端に接続される。トランジスタ40のエミツ
タは、さらにスイツチ51を介してトランジスタ
34のエミツタおよび演算増幅器28の非反転入
力端に接続される。スイツチ51と連動するスイ
ツチ44の第1可動接点46は遊端子とされ、固
定接点50は接地され、第2可動接点52は抵抗
22とコンデンサ24の接続点に接続される。ト
ランジスタ34,36,38,40のコレクタは
共通に接続され、さらに演算増幅器26の非反転
入力端に接続される。演算増幅器26の出力端は
シヤツタ後幕係止用マグネツト54を介して電源
端Vccに接続される。
On the other hand, the terminal 27 to which the second reference voltage VR2 is supplied
is connected to the non-inverting input terminal of operational amplifier 28.
The inverting input terminal of the operational amplifier 28 is grounded via a variable resistor 30, the output terminal thereof is connected to the inverting input terminal via a logarithmic compression transistor 32, and NPN type transistors 34, 36, 38,
Connected to 40 bases. The emitter of the transistor 34 is grounded, and the collector thereof is connected to the first reference voltage terminal 9 via a resistor 42. The emitters of the transistors 36, 38, and 40 are connected in common and are connected to the output terminal of the operational amplifier 28 via a resistor 48. The emitter of transistor 40 is further connected to the emitter of transistor 34 and the non-inverting input terminal of operational amplifier 28 via switch 51. The first movable contact 46 of the switch 44 interlocked with the switch 51 is a free terminal, the fixed contact 50 is grounded, and the second movable contact 52 is connected to the connection point between the resistor 22 and the capacitor 24. The collectors of transistors 34, 36, 38, and 40 are connected in common and further connected to a non-inverting input terminal of operational amplifier 26. The output terminal of the operational amplifier 26 is connected to the power supply terminal Vcc via a shutter trailing curtain locking magnet 54.

次に、この一実施例の動作を説明する。フイル
ム感度設定部材(図示せず)によつて可変抵抗3
0の抵抗値が設定される。この抵抗値はフイルム
感度に応じて等比的に変化される。また、フイル
ム感度がある値(たとえば、ASA400)より大き
いか否かによつて、スイツチ44が切換えられ
る。ここで、フイルム感度がASA400か、それ以
下の場合は、スイツチ44は第2可動接点52側
に、スイツチ51は開放状態に、ASA400以上の
場合は第1可動接点46側に、スイツチ52は開
放状態に切換えられる。フイルムが巻上げられる
と、シヤツタ後幕がひきもどされる。ここで、ト
リガ端子16はHレベルでアナログスイツチ12
は閉成されている。フイルム感度がASA400以下
の場合は、コンデンサ24と抵抗22の接続点は
接地されているので、コンデンサ18,24が第
1基準電圧VR1によつて充電されている。フイル
ム感度がASA400以上の場合は、コンデンサ24
と抵抗22の接続点は接地されていないので、コ
ンデンサ18のみが第1基準電圧VR1によつて充
電されている。そのため、演算増幅器14の出力
電圧VR1である。可変抵抗30は両端が定電圧V
R2にバイアスされているので、その抵抗値をRAS
Aとすると、対数圧縮トランジスタ32に流れる
電流はVR2/RASAである。フイルム感度がASA400
以下 の場合は、トランジスタ36,38,40のベー
スは演算増幅器28の出力端に接続され、それら
のエミツタも抵抗48を介して演算増幅器28の
出力端に接続されているので、トランジスタ3
6,38,40はカツトオフされている。したが
つて、トランジスタ34のみがオンとなつてい
て、トランジスタ34のコレクタにもVR2/RASA
の電 流が流れる。そのため、トランジスタ34のコレ
クタ電圧はVR1−R/RASAR2となる。ここで、R
は 抵抗42の抵抗値とし、VR1>VR2とする。フイ
ルム感度がASA400以上の場合は、トランジスタ
36,38,40はオンとなるので、トランジス
タ34のコレクタ電圧はVR1−4R/RASAR2とな
る。
Next, the operation of this embodiment will be explained. Variable resistance 3 is controlled by a film sensitivity setting member (not shown).
A resistance value of 0 is set. This resistance value is varied geometrically depending on the film sensitivity. Further, the switch 44 is operated depending on whether or not the film sensitivity is greater than a certain value (for example, ASA400). Here, if the film sensitivity is ASA400 or less, the switch 44 is placed on the second movable contact 52 side and the switch 51 is in the open state, and when it is ASA400 or more, the switch 52 is placed on the first movable contact 46 side and the switch 52 is opened. state. When the film is wound, the rear shutter curtain is pulled back. Here, the trigger terminal 16 is at H level and the analog switch 12 is
is closed. When the film sensitivity is ASA400 or less, the connection point between the capacitor 24 and the resistor 22 is grounded, so the capacitors 18 and 24 are charged by the first reference voltage V R1 . If the film sensitivity is ASA400 or higher, capacitor 24
Since the connection point between the capacitor 18 and the resistor 22 is not grounded, only the capacitor 18 is charged by the first reference voltage VR1 . Therefore, the output voltage of the operational amplifier 14 is V R1 . The variable resistor 30 has a constant voltage V at both ends.
Since it is biased to R2 , its resistance value is R AS
A , the current flowing through the logarithmic compression transistor 32 is V R2 /R ASA . Film sensitivity is ASA400
In the following case, the bases of the transistors 36, 38, 40 are connected to the output terminal of the operational amplifier 28, and their emitters are also connected to the output terminal of the operational amplifier 28 via the resistor 48, so that the transistor 3
6, 38, and 40 are cut off. Therefore, only transistor 34 is on, and V R2 /R ASA is also present at the collector of transistor 34.
current flows. Therefore, the collector voltage of the transistor 34 becomes V R1 -R/R ASA V R2 . Here, R
is the resistance value of the resistor 42, and V R1 >V R2 . When the film sensitivity is ASA400 or more, the transistors 36, 38, and 40 are turned on, so the collector voltage of the transistor 34 becomes V R1 -4R/R ASA V R2 .

その結果、演算増幅器26の出力端はLレベルと
なり、シヤツタ後幕係止用マグネツト54は通電
されシヤツタ後幕を係止する。
As a result, the output terminal of the operational amplifier 26 becomes L level, and the shutter trailing curtain locking magnet 54 is energized to lock the shutter trailing curtain.

レリーズ釦(図示せず)が押されるとミラーが
上昇しフオトダイオード20にシヤツタ先幕およ
びフイルムからの反射光が入射され光電流が発生
されるとともに、トリガ端子16がLレベルにな
りアナログスイツチ12が開放される。演算増幅
器14は高入力インピーダンスの演算増幅器であ
り、以後、コンデンサ18あるいは18,24が
演算増幅器14により放電される。コンデンサに
充電された電荷フオトダイオード20の光電流I
Pでt時間放電すると、演算増幅器14の出力電
圧V0はフイルム感度が低いときは、第2図aに
実線で示すようにV0=VR1−I/C+Ctとなり
、 フイルム感度が高いときは、同図bに実線で示す
ようにV0=VR1−I/Ctとなる。ここで、C1,C2 はそれぞれコンデンサ18,24の容量である。
第2図a,bで破線はそれぞれVR1−R/RASAR2
, VR1−4R/RASAR2である。そして、演算増幅器
26 はコンデンサの放電による光電流の積分値が判定
用のトランジスタ34のコレクタ電圧と一致する
と、出力端をHレベルとし、シヤツタ後幕係止用
マグネツト54の通電を断つ。これにより、シヤ
ツタ後幕が走行されシヤツタ動作が終了する。こ
のように、この実施例によればフイルム感度によ
つて積分用コンデンサとフイルム感度情報に基づ
く判定電圧を切換えているので、フイルム感度の
許容値が広くとれる。また、この実施例によれ
ば、積分に用いないコンデンサは演算増幅器の正
帰還ループの中に挿入され零バイアスにされてい
るので、リーク電流による誤差を生じないという
利点も有する。さらに、フイルム感度情報判定電
圧はカレントミラー回路により切換えているの
で、フイルム感度抵抗30を複数分割して構成す
る必要がなく、そのため演算増幅器28の出力を
別目的、たとえば表示用、補正回路等に利用する
ことができる。
When the release button (not shown) is pressed, the mirror rises and reflected light from the shutter front curtain and the film enters the photodiode 20, generating a photocurrent, and the trigger terminal 16 goes to L level and the analog switch 12 will be released. The operational amplifier 14 is a high input impedance operational amplifier, and the capacitor 18 or 18, 24 is then discharged by the operational amplifier 14. Photocurrent I of the charge photodiode 20 charged in the capacitor
When discharging at P for t hours, the output voltage V 0 of the operational amplifier 14 becomes V 0 =V R1 −I P /C 1 +C 2 t, as shown by the solid line in FIG. 2a, when the film sensitivity is low. When the sensitivity is high, V 0 =V R1 −I P /C 1 t, as shown by the solid line in FIG. Here, C 1 and C 2 are the capacitances of the capacitors 18 and 24, respectively.
In Figures 2a and b, the dashed lines are V R1 -R/R ASA V R2 , respectively.
, V R1 -4R/R ASA V R2 . Then, when the integrated value of the photocurrent due to the discharge of the capacitor matches the collector voltage of the determination transistor 34, the operational amplifier 26 sets its output terminal to H level and cuts off the energization of the shutter trailing curtain locking magnet 54. As a result, the shutter trailing curtain runs and the shutter operation ends. As described above, according to this embodiment, since the integrating capacitor and the judgment voltage based on the film sensitivity information are switched depending on the film sensitivity, a wide allowable value of the film sensitivity can be set. Furthermore, according to this embodiment, since the capacitor not used for integration is inserted into the positive feedback loop of the operational amplifier and is set to zero bias, it also has the advantage of not causing errors due to leakage current. Furthermore, since the film sensitivity information judgment voltage is switched by a current mirror circuit, there is no need to configure the film sensitivity resistor 30 by dividing it into multiple parts, and therefore the output of the operational amplifier 28 can be used for other purposes, such as for display or as a correction circuit. can be used.

以上説明したようにこの考案によれば広範囲の
フイルム感度に対して測光可能な光電流積分回路
を提供することができる。
As explained above, according to this invention, it is possible to provide a photocurrent integrating circuit capable of photometry over a wide range of film sensitivities.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図はこの考案による光電流積分回路の一実
施例の回路図、第2図a,bはその積分特性を示
すグラフである。 10,14,26,28……演算増幅器、12
……トリガスイツチ、18,24……コンデン
サ、20……フオトダイオード、30……可変抵
抗、44,51……スイツチ、54……シヤツタ
後幕係止用マグネツト、9,27……基準電圧
端、Vcc……電源端。
FIG. 1 is a circuit diagram of an embodiment of the photocurrent integrating circuit according to this invention, and FIGS. 2a and 2b are graphs showing its integral characteristics. 10, 14, 26, 28... operational amplifier, 12
... Trigger switch, 18, 24 ... Capacitor, 20 ... Photodiode, 30 ... Variable resistor, 44, 51 ... Switch, 54 ... Shutter rear curtain locking magnet, 9, 27 ... Reference voltage terminal , Vcc ...Power supply terminal.

Claims (1)

【実用新案登録請求の範囲】[Scope of utility model registration request] 入射光に応じた光電流を発生する光電変換素子
と、両入力端が前記光電変換素子の両端に接続さ
れ出力端が反転入力端に短絡され前記光電変換素
子を零バイアスにする演算増幅器と、一端が前記
演算増幅器の非反転入力端に接続され両端が定電
圧にバイアスされている第1コンデンサと、一端
が前記演算増幅器の非反転入力端に接続され他端
が前記演算増幅器の出力端に接続されるとともに
スイツチを介して前記第1コンデンサの他端側に
接続される第2コンデンサを有し、かつ前記演算
増幅器の出力電圧を判定するための比較参照電圧
を増幅率切換え可能な定電流回路を使つて発生さ
せるように構成し、前記第2のコンデンサの切り
換えと連動して前記定電流回路の増幅率を切り換
えるように構成したことを特徴とする光電流積分
回路。
a photoelectric conversion element that generates a photocurrent according to incident light; an operational amplifier whose input terminals are connected to both ends of the photoelectric conversion element and whose output terminal is short-circuited to an inverting input terminal to set the photoelectric conversion element to zero bias; a first capacitor with one end connected to the non-inverting input terminal of the operational amplifier and both ends biased to a constant voltage; one end connected to the non-inverting input terminal of the operational amplifier and the other end connected to the output terminal of the operational amplifier; and a second capacitor connected to the other end of the first capacitor via a switch, and a constant current capable of switching the amplification factor of a comparison reference voltage for determining the output voltage of the operational amplifier. 1. A photocurrent integration circuit, characterized in that the photocurrent integration circuit is configured to generate a photocurrent using a circuit, and is configured to switch an amplification factor of the constant current circuit in conjunction with switching of the second capacitor.
JP19067580U 1980-12-26 1980-12-26 Expired JPS6110184Y2 (en)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP19067580U JPS6110184Y2 (en) 1980-12-26 1980-12-26
US06/328,001 US4444481A (en) 1980-12-26 1981-12-07 Exposure control circuit for a camera
GB8138039A GB2090423B (en) 1980-12-26 1981-12-17 Exposure control circuit for a camera
DE3151211A DE3151211C2 (en) 1980-12-26 1981-12-23 Exposure control circuit for a camera

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19067580U JPS6110184Y2 (en) 1980-12-26 1980-12-26

Publications (2)

Publication Number Publication Date
JPS57110433U JPS57110433U (en) 1982-07-08
JPS6110184Y2 true JPS6110184Y2 (en) 1986-04-02

Family

ID=29995088

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19067580U Expired JPS6110184Y2 (en) 1980-12-26 1980-12-26

Country Status (1)

Country Link
JP (1) JPS6110184Y2 (en)

Also Published As

Publication number Publication date
JPS57110433U (en) 1982-07-08

Similar Documents

Publication Publication Date Title
JPS6031249B2 (en) Photometric amplifier circuit
JPS6110184Y2 (en)
JPH0120727B2 (en)
US4160160A (en) Circuit for integrating a quantity of light in an automatic control type flash unit
JPS5923331A (en) Computer-aided flash control circuit
US3962708A (en) Electric shutter operating circuits
US4473744A (en) Photometric apparatus for camera
JPH0228502Y2 (en)
US4444481A (en) Exposure control circuit for a camera
JPS61208039A (en) Amplitude ratio switching circuit of automatic dimming device
JPH036894Y2 (en)
JPS5833229A (en) Camera
JPS6339696Y2 (en)
JPH0814672B2 (en) Camera exposure control circuit
JPS5934891Y2 (en) Camera exposure control circuit
GB2112949A (en) Programmed exposure control
JPH0120728B2 (en)
JPH0461337B2 (en)
US4711546A (en) Photometric circuit
JPS6142094Y2 (en)
JPS628774B2 (en)
JPH0112251Y2 (en)
JPS626214B2 (en)
JPS5892831A (en) Light detecting circuit
JPS6341410B2 (en)