JPS6073582A - Display - Google Patents

Display

Info

Publication number
JPS6073582A
JPS6073582A JP18041283A JP18041283A JPS6073582A JP S6073582 A JPS6073582 A JP S6073582A JP 18041283 A JP18041283 A JP 18041283A JP 18041283 A JP18041283 A JP 18041283A JP S6073582 A JPS6073582 A JP S6073582A
Authority
JP
Japan
Prior art keywords
display
row
signal
lighting
timing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP18041283A
Other languages
Japanese (ja)
Inventor
浜口 光洋
信雄 柴野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Electric Equipment Corp
Toshiba Denzai KK
Original Assignee
Toshiba Electric Equipment Corp
Toshiba Denzai KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Electric Equipment Corp, Toshiba Denzai KK filed Critical Toshiba Electric Equipment Corp
Priority to JP18041283A priority Critical patent/JPS6073582A/en
Publication of JPS6073582A publication Critical patent/JPS6073582A/en
Pending legal-status Critical Current

Links

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 (発明の分野) 本発明は、表示装置に関し、特に映像等を表示するため
にマトリクス状に配置された多数の表示素子を有する表
示面を備え、各表示素子に印加する信号のパルス幅を変
えることにより階調制御を 行なう表示装置に関する。
DETAILED DESCRIPTION OF THE INVENTION (Field of the Invention) The present invention relates to a display device, and more particularly, the present invention includes a display surface having a large number of display elements arranged in a matrix for displaying images, etc. The present invention relates to a display device that performs gradation control by changing the pulse width of a signal.

(発明の背景) 従来、この種の装置として、テレビ受像機等に広く用い
られているブラウン管(CRT)の代りに、白熱ランプ
、蛍光ランプ、発光ダイオード(LED)などの発光素
子や、透過もしくは反射−光を開閉する液晶表示素子(
LCD)などの表示素子からなる絵素をマトリクス状に
多数配置してなる表示面を用いたものが知られている。
(Background of the Invention) Conventionally, this type of device uses light-emitting elements such as incandescent lamps, fluorescent lamps, and light-emitting diodes (LEDs), and transmissive or Reflection - A liquid crystal display element that opens and closes light (
It is known to use a display surface formed by arranging a large number of picture elements made up of display elements such as LCD (LCD) in a matrix.

このような表示装置は、例えば野球場、競技場、遊園地
等のスコアボードや各種の表示用または屋外広告用の大
型表示装置として、あるいは大型テレごまたは超薄型テ
レビの映像画面として用いられている。
Such display devices are used, for example, as scoreboards in baseball stadiums, stadiums, amusement parks, etc., large display devices for various displays, outdoor advertising, or as video screens for large TVs or ultra-flat TVs. ing.

ところで、従来、このような表示装置(特に大型表示装
置)においては、各表示素子の点灯を同時に開始し、各
表示素子の表示輝度に対応する時間後にそれぞれ消灯を
行なうか、あるいは、各表水素子をある時点から表示輝
度の逆数に比例する時間だけ消灯した接点灯し、所定の
時間例えば垂直走査期間の“終りの時点てずべての表示
素子を消灯することが行なわれていた。
By the way, conventionally, in such display devices (particularly large display devices), each display element starts lighting at the same time and turns off after a time corresponding to the display brightness of each display element, or each surface water The elements are turned off and turned on for a time proportional to the reciprocal of the display brightness from a certain point, and all display elements are turned off for a predetermined time, for example, at the end of a vertical scanning period.

しかしながら、このような従来形の表示装置においては
、多数の表示素子に一斉に電流が流れるかあるいは多数
の表示素子を流れる電流が同時に遮断されるため、負荷
電流が平均して流れず、特に3相電源を使用した場合に
は1相の電源に電流が集中し、負荷バランスが崩れかつ
電源電圧が低下する等の不都合が坐った。また、負荷素
子に電球等を用いた場合には大ぎなインラッシュ電流が
流れ、あるいは負荷電流をいっせいに遮断した場合、負
荷回路のインダクタンスによるキック電圧が発生し、回
路素子が破壊される等の不都合があった。
However, in such conventional display devices, current flows through a large number of display elements at the same time, or the current flowing through a large number of display elements is blocked at the same time, so the load current does not flow evenly; When a phase power source is used, current concentrates on one phase power source, resulting in problems such as loss of load balance and a drop in power supply voltage. In addition, if a light bulb or the like is used as a load element, a large inrush current will flow, or if the load current is cut off all at once, a kick voltage will be generated due to the inductance of the load circuit, causing problems such as destruction of the circuit element. was there.

(発明の目的) 本発明の目的は、前述の従来形における問題点に鑑み、
71ヘリクス状に配置された多数の表示素子を有する表
示装置において、各表示素子の点灯または消灯時間を行
単位で異ならせるという構想に基づき、多数の表示素子
に一斉に電流が流れまたは多数の表示素子に流れる電流
が一斉に遮断されることを防止することにより、負荷電
流を平均化しかつインラッシュ電流およびキック電圧等
によって回路が破壊されることを防止して表示装置の信
頼性を向上させることにある。
(Object of the invention) The object of the present invention is to solve the problems of the conventional type described above.
71 In a display device having a large number of display elements arranged in a helix, the idea is to vary the lighting or extinguishing time of each display element on a row-by-row basis. To improve the reliability of a display device by preventing the current flowing through the elements from being cut off all at once, thereby averaging the load current and preventing the circuit from being destroyed by inrush current, kick voltage, etc. It is in.

(発明の構成) 本発明は、マトリクス状に配置された多数の表示素子を
有する表示面を備え、個々の表示素子を表示されるべき
It!t!像の各絵素の輝度に応じてパルス幅制御する
表示装置において、該表示装置が各表示素子に対応して
階調データを一時記憶する保持手段、該保持手段に記憶
された階調データにもとづきパルス幅制御された信号を
出力するパルス幅1liII’#手段、および表示され
るべき映像の階調データを各行の保持手段ごとに相異な
るタイミングで入力する入力制御手段を具備し、それに
より′表示素子の点灯開始タイミングまたは消灯タイミ
ングを各行ごとに異ならせたことを特徴とする。
(Structure of the Invention) The present invention includes a display surface having a large number of display elements arranged in a matrix, and the It! to be displayed on each display element. T! In a display device that controls a pulse width according to the brightness of each pixel of an image, the display device includes a storage means for temporarily storing gradation data corresponding to each display element, and a storage device for storing gradation data stored in the storage device. Basically, it is provided with a pulse width 1liII'# means for outputting a pulse width-controlled signal, and an input control means for inputting tone data of an image to be displayed at different timings for each row of holding means. A feature is that the lighting start timing or the lighting extinguishing timing of the display elements is different for each row.

(実施例の説明) 以下、図面を用いて本発明の詳細な説明する。(Explanation of Examples) Hereinafter, the present invention will be explained in detail using the drawings.

第1図は、本発明の1実施例に係わる表示装置の全体4
M成を示す。また、第2図は第1図の装置に用いられて
いる1行分の表示制御部の詳細な構成を示ず。第1図に
おいて、図示しないアンテナによって受信された受信信
号は映像信号受信部1に導かれ、この受信信号等から同
期信号5YNCが取り出されてタイミングパルスジェネ
レータ2に供給され、また、映像信号が取り出され才映
像処理部3に入力される。映像処理部3は、タイミング
パルスジェネレータ2からの垂直同期信号V−8YNC
および水平同期信号H−8YNCに基づき、多数の表示
素子がマトリクス状に配置されてなる表示面(図示せず
)上の各表示素子の位置に対応するタイミングで映像信
号をサンプリングし、このサンプリングされた信号をA
D変換して例えば6ビツト(Oないし63)の階調デー
タを出力し、アドレス選択部4に入力する。映像処理部
3はまた、タイミングパルスジェネレータ2から入力さ
れる各同期信号V−8YNCおよびl−1−8Y’NC
に基づき各階調データの表示面上のアドレス、および階
調データを取り込むべきタイミングを指定するストロー
ブ信号を作成してアドレス選択部4に入力する。
FIG. 1 shows an overall display device 4 according to an embodiment of the present invention.
Indicates M configuration. Further, FIG. 2 does not show the detailed configuration of the display control section for one line used in the apparatus of FIG. 1. In FIG. 1, a received signal received by an antenna (not shown) is guided to a video signal receiving section 1, from which a synchronizing signal 5YNC is extracted and supplied to a timing pulse generator 2, and a video signal is extracted. The image is input to the visual image processing section 3. The video processing unit 3 receives the vertical synchronization signal V-8YNC from the timing pulse generator 2.
Based on the horizontal synchronization signal H-8YNC, a video signal is sampled at a timing corresponding to the position of each display element on a display surface (not shown) in which a large number of display elements are arranged in a matrix, and the sampled video signal is The signal A
After D conversion, for example, 6-bit (0 to 63) gradation data is outputted and input to the address selection section 4. The video processing unit 3 also receives synchronization signals V-8YNC and l-1-8Y'NC input from the timing pulse generator 2.
Based on this, a strobe signal that specifies the address on the display screen of each gradation data and the timing at which the gradation data should be captured is created and input to the address selection section 4.

アドレス選択部4は、入力されたアドレスデータおよび
ストローブ信号に基づき表示面上の表示素子の行を選択
するだめの行選択信号、各行内における表示素子を選択
するためのアドレス信号、ずなわち列アドレス信号、そ
して階調データをとり込むべきタイミングを指定するデ
ータストローブ信号を作成して階調データと共に各行に
対応する表示制御部5−1.5−2.・・・、5−nに
入力する。
The address selection section 4 includes a row selection signal for selecting a row of display elements on the display surface based on input address data and a strobe signal, an address signal for selecting a display element in each row, ie, a column. Display control unit 5-1.5-2. creates an address signal and a data strobe signal specifying the timing at which gradation data should be taken in, and controls the gradation data along with the display control unit 5-1.5-2. ..., input to 5-n.

一方、階調パルスジェネレータ6は、タイミングパルス
ジェネレータ2から入力される垂直同期信号■−8YN
Cおよび水平同期信号1−1− S Y NCに基づき
点灯開始信号および階調パルスを生成して、各行に対応
する表示制御部5−′1.5−’2゜・・・、5−nに
入力する。ここで、点灯開始信号は、表示素子の点灯タ
イミングを規制する信号であり、各行ごとに互いに異な
るタイミング、例えば各行ごとに1水平走査期間だけず
れたタイミングで各表示制御部5−1.5−2.・・・
、5−nに供給される。また、階調パルスは、各表示素
子に供給される点灯信号の階調1段階分に相当する時間
幅のタイミングで出力されるクロックパルスである。
On the other hand, the gradation pulse generator 6 receives the vertical synchronization signal ■-8YN input from the timing pulse generator 2.
C and the horizontal synchronizing signal 1-1-SYNC to generate a lighting start signal and a gradation pulse, and display control units 5-'1.5-'2°..., 5-n corresponding to each row. Enter. Here, the lighting start signal is a signal that regulates the lighting timing of the display element, and the lighting start signal is a signal that regulates the lighting timing of the display element, and the lighting start signal is a signal that regulates the lighting timing of the display element. 2. ...
, 5-n. Furthermore, the gradation pulse is a clock pulse that is output at a timing with a time width corresponding to one gradation level of the lighting signal supplied to each display element.

各行の表示制御部5−1.5−2.・・・、5−nはそ
れぞれ例えば第2図のような構成を有する。
Display control unit for each line 5-1.5-2. . . , 5-n each have a configuration as shown in FIG. 2, for example.

第2図の表示制御部(1行分)は、表示面の1行分の表
示素子に対応してラッチ7−1.7−2゜・・・、7−
m、コンパレータ8−1.8−2.・・・。
The display control section (for one line) in FIG.
m, comparator 8-1.8-2. ....

8−m、および表示素子を駆動するためのドライバ9−
1.9−2.・・・、9−mを具備する。第2図の表示
制御部は、さらに、階調パルスを計数するカウンタ10
およびデコーダ11を具備する。
8-m, and a driver 9- for driving the display element.
1.9-2. ..., 9-m are provided. The display control section in FIG. 2 further includes a counter 10 for counting grayscale pulses.
and a decoder 11.

第2図の表示制御部においては、アドレス選択部4(第
1図)から入力された行選択信号、アドレス信号、およ
びデータストローブ信号に基づきデコーダ11が1行分
の各表示素子に対応する階調データをとりこむべきタイ
ミングを指定するラッチパルス1,2.・・・9mと作
成して各ラッチ7−1.7−2.・・・、7−mに入力
する。これにより、各表示素子に対応する階調データが
例えば1水平走査期間内に各ラッチ7−1.7−2.・
・・、7−mに格納される。同様にして、他の行に対応
する表示制御部が順次行選択信号によって選択されて階
調データが取り込まれる。
In the display control section shown in FIG. 2, a decoder 11 selects a level corresponding to each display element for one row based on a row selection signal, an address signal, and a data strobe signal inputted from the address selection section 4 (FIG. 1). Latch pulses 1, 2, . ...9m and each latch 7-1.7-2. ..., input to 7-m. As a result, the gradation data corresponding to each display element is transferred to each latch 7-1, 7-2, . . . within one horizontal scanning period, for example.・
..., stored in 7-m. Similarly, display control units corresponding to other rows are sequentially selected by the row selection signal and gradation data is taken in.

このようにして、ラッチ7−1.7−27・・・。In this way, latches 7-1, 7-27...

7−mに階調データが取り込まれた後、点灯開始信号を
カウンタ10に印加することにより該カウンタが例えば
′O″にリセットされ階調の1段階ごとに発生する階調
パルスを計数する。カウンタ10がリセットされて、そ
の計数出力がOIIになると各コンパレータ8−1.8
−2.・・・、8−mにおいては、対応するラッチ7−
1.7−2.・・・。
After the gradation data is taken in by 7-m, a lighting start signal is applied to the counter 10, so that the counter is reset to, for example, 'O'' and counts the gradation pulses generated for each gradation step. When the counter 10 is reset and its count output becomes OII, each comparator 8-1.8
-2. ..., 8-m, the corresponding latch 7-
1.7-2. ....

7−mからの階調データが“O″より大きい場合には例
えば高レベルの信号を出力して各ドライバ9−1.’9
−2.・・・9−mに入力する。これにより、各ドライ
バに接続された図示しない表示素子の点灯が行なわれる
。なお、ラッチ回路の内容が” o ”である場合は、
表示素子の点灯は行なわれない。このようにして、1行
分の表示素子の点灯が点灯開始信号によって一斉に行な
われた後、カウンタ10の51教出力が順次1階調ずつ
増加し、ラッチ回路の内容と計数出力の内容が二数した
コンパレータの出力が低レベルとなり表示、素子が消灯
される。したがって、各コンパレータはラッチ回路から
入力される階調データの数だけW4調パルスが計数され
た時点で低レベルの信号を出力するから、各表示素子は
対応するラッチに記憶された階調データに対応する時間
だけ点灯されることになる。
If the gradation data from 7-m is larger than "O", a high level signal is output, for example, and each driver 9-1. '9
-2. ...Input to 9-m. As a result, display elements (not shown) connected to each driver are lit. In addition, if the content of the latch circuit is "o",
The display element is not lit. In this way, after the display elements for one row are lit all at once in response to the lighting start signal, the 51st output of the counter 10 is sequentially increased by one gradation, and the contents of the latch circuit and the count output are The output of the comparator that has counted by two becomes a low level and is displayed, and the element is turned off. Therefore, each comparator outputs a low level signal when W4 tone pulses have been counted by the number of tone data input from the latch circuit, so each display element outputs a low level signal according to the tone data stored in the corresponding latch. It will be lit only for the corresponding time.

このようにして、各行の表示素子の点灯制御が行なわれ
るが、本発明の表示装置においては、前述のように、点
灯開始パルスが各行の表示制御部ごとにFAなったタイ
ミングで印加される。このため、第3図に示すように、
約1垂直走査周期(映像信号がNTSCの場合、1/6
0秒)を全階調数で分割し、表示されるべき階調に応じ
て各表示素子の点灯時間幅を制御する場合、各行ごとに
点灯開始時刻が1水平走査周期分だけずれることになる
。第3図において斜線部は、各行の1つの表示素子の点
灯期間を示すものであり、この点灯期間は同じ行に配置
された表示素子においては表示データに応じて各々異な
るが、点灯開始タイミングは1つの行におけるすべての
表示素子について同じである。また、各行に対応する表
示制御部のラッチに階調データをとり込む動作は、各行
の点灯開始時点の直前の水平走査周期等に行なわれる。
In this manner, the lighting of the display elements in each row is controlled, and in the display device of the present invention, as described above, the lighting start pulse is applied to each display control unit in each row at the FA timing. Therefore, as shown in Figure 3,
Approximately 1 vertical scanning period (1/6 if the video signal is NTSC)
0 second) by the total number of gradations and control the lighting time width of each display element according to the gradation to be displayed, the lighting start time will be shifted by one horizontal scanning period for each row. . In FIG. 3, the shaded area indicates the lighting period of one display element in each row. This lighting period differs depending on the display data for display elements arranged in the same row, but the lighting start timing is The same for all display elements in one row. Further, the operation of loading gradation data into the latch of the display control unit corresponding to each row is performed during the horizontal scanning period immediately before the lighting start point of each row.

(発明の効果) このように、本発明によれば、多数の表示素子を79ト
リクス状に配置してなる表示面を備えた表示装置におい
て、各行ごとに表示素子の点灯タイミングを異ならせた
から負荷電流が均一化され、例えば3相電源を用いた場
合にも1相に電流が集中することが防止され負荷バラン
スを良好に保つことができる。また、負荷電流が特定の
タイミングで集中して流れることがなくなるため電源電
圧の低下および負荷回路のインダクタンスによるキツク
電圧の発生等が防止され回路素子の破壊等を生ずること
がなく表示装置の信頼性を向上させることができる。
(Effects of the Invention) According to the present invention, in a display device equipped with a display surface in which a large number of display elements are arranged in a 79-trix pattern, the lighting timing of the display elements is made different for each row, thereby reducing the load. The current is made uniform, and even when a three-phase power supply is used, for example, concentration of current on one phase is prevented, and load balance can be maintained favorably. In addition, since the load current does not flow in a concentrated manner at a specific timing, a drop in the power supply voltage and the generation of voltage spikes due to the inductance of the load circuit are prevented, and the reliability of the display device is improved by preventing damage to circuit elements. can be improved.

なお、上述においては、表示素子の点灯タイミングを各
行ごとに異ならせた場合につき説明したが、本発明はこ
れに限らず表示素子の消灯タイミングを各行ごとに異な
らせる場合にも適用できることは明らかである。
Note that although the above description has been made of the case where the lighting timing of the display elements is made different for each row, it is clear that the present invention is not limited to this and can be applied to the case where the lighting timing of the display elements is made different for each row. be.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の1実施例に係わる表示装置の全体構成
を示すブロック回路図、第2図は第1図の表示装置に用
いられている1行分の表示制御部の詳細な構成を示すブ
ロック回路図、そして第3図は本発明の1実施例に係わ
る表示装置の動作タイミング等を示す説明図である。 1・・・映像信号受信部。 2・・・タイミングパルスジェネレータ、3・・・映像
処理部 4・・・アドレス選択部。 5−1.5−2.・・・、5−n・・・表示制御部、6
・・・階調パルスジェネレータ。 8−1.8−2.・・・、8−m・・・コンパレータ、
9−1.9−2.・・・、9−m・・・ドライバ10・
・・カウンタ 11・・・デコーダ。 特許出願人 東芝電材株式会社 代理人 弁理士 伊東辰雄 代理人 弁理士 伊東哲也
FIG. 1 is a block circuit diagram showing the overall configuration of a display device according to an embodiment of the present invention, and FIG. 2 shows a detailed configuration of a display control section for one line used in the display device of FIG. FIG. 3 is an explanatory diagram showing operation timing, etc. of a display device according to an embodiment of the present invention. 1...Video signal receiving section. 2... Timing pulse generator, 3... Video processing section 4... Address selection section. 5-1.5-2. ..., 5-n... display control section, 6
...Gradation pulse generator. 8-1.8-2. ..., 8-m... comparator,
9-1.9-2. ..., 9-m...driver 10.
...Counter 11...Decoder. Patent Applicant Toshiba Electric Materials Corporation Agent Patent Attorney Tatsuo Ito Attorney Patent Attorney Tetsuya Ito

Claims (1)

【特許請求の範囲】[Claims] マ]・リクス状に配置された多数の表示素子を有する表
示面を備え、個々の表示素子を表示されるべき映像の各
絵素の輝度に応じてパルス幅制御する表示装置であって
、該表示装置は各表示素子に対応して階調データを一時
記憶する保持手段、該保持手段に記憶された階調データ
にもとづきパルス幅制御された信号を出力するパルス幅
制御手段、および表示されるべき映像の階調データを各
行の保持手段ごとに相異なるタイミングで入力する入力
制御手段を具備し、それにより表示素子の点灯開始タイ
ミングまたは消灯タイミングを各行ごとに異ならせたこ
とを特徴とする表示装置。
A display device comprising a display surface having a large number of display elements arranged in a matrix, and controlling the pulse width of each display element according to the brightness of each pixel of an image to be displayed. The display device includes a storage means for temporarily storing gradation data corresponding to each display element, a pulse width control means for outputting a signal whose pulse width is controlled based on the gradation data stored in the storage means, and a display device. The display is characterized in that it is equipped with an input control means for inputting the gradation data of the desired image at different timings for each row of holding means, thereby making the lighting start timing or the lighting extinguishing timing of the display element different for each row. Device.
JP18041283A 1983-09-30 1983-09-30 Display Pending JPS6073582A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP18041283A JPS6073582A (en) 1983-09-30 1983-09-30 Display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP18041283A JPS6073582A (en) 1983-09-30 1983-09-30 Display

Publications (1)

Publication Number Publication Date
JPS6073582A true JPS6073582A (en) 1985-04-25

Family

ID=16082796

Family Applications (1)

Application Number Title Priority Date Filing Date
JP18041283A Pending JPS6073582A (en) 1983-09-30 1983-09-30 Display

Country Status (1)

Country Link
JP (1) JPS6073582A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5427795A (en) * 1977-08-03 1979-03-02 Mitsubishi Electric Corp Drive unit of display devices
JPS56109393A (en) * 1980-02-04 1981-08-29 Sanyo Electric Co Image display unit

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5427795A (en) * 1977-08-03 1979-03-02 Mitsubishi Electric Corp Drive unit of display devices
JPS56109393A (en) * 1980-02-04 1981-08-29 Sanyo Electric Co Image display unit

Similar Documents

Publication Publication Date Title
CA1294720C (en) Display device
EP1280127A2 (en) Active matrix display device
US20010033278A1 (en) Display device driving circuit, driving method of display device, and image display device
US20090184904A1 (en) System and Method for Backlight Control for An Electronic Display
JPH09319332A (en) Led display device and led display method
JP3404357B2 (en) Apparatus and method for controlling brightness of flat display device
US7038668B2 (en) Picture displaying apparatus, which does not require a calculating circuit, when the screen saver function is attained, and a method of driving the same
JP2000214827A (en) Color liquid crystal display device in field sequential drive system
JPH0844314A (en) Large display device
JPH0422272B2 (en)
JPS6073582A (en) Display
JPS63121090A (en) Planar display device
JP2891730B2 (en) Liquid crystal display and liquid crystal drive
JPS5834067B2 (en) Lightning television display device
JPS6068381A (en) Display
KR100516065B1 (en) High resolution liquid crystal display device and method thereof for enlarged display of low resolution image data
JPH05265399A (en) Display device
JPS59208588A (en) Display
JPS6068380A (en) Display
JP4784176B2 (en) Image display device
JPH09185344A (en) Luminance adjusting device for led light emission display device
JPS6068379A (en) Display
JPS6073581A (en) Display
JPS6016152B2 (en) Lightning television display device
JPS6138993A (en) Display unit