JPS6067990A - 密度変換機能を有する画情報処理装置 - Google Patents

密度変換機能を有する画情報処理装置

Info

Publication number
JPS6067990A
JPS6067990A JP58176750A JP17675083A JPS6067990A JP S6067990 A JPS6067990 A JP S6067990A JP 58176750 A JP58176750 A JP 58176750A JP 17675083 A JP17675083 A JP 17675083A JP S6067990 A JPS6067990 A JP S6067990A
Authority
JP
Japan
Prior art keywords
image information
address
memory
counter
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58176750A
Other languages
English (en)
Inventor
矢儀 俊郎
昭夫 宗像
関 哲彦
進 阿部
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP58176750A priority Critical patent/JPS6067990A/ja
Publication of JPS6067990A publication Critical patent/JPS6067990A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Image Processing (AREA)
  • Editing Of Facsimile Originals (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 発明の技術分野 本発明は、イメージ情報の密度変換機能を有した画情報
処理装置特に記憶装置に関する。
従来技術と問題点 画情報は画面をX、 Y方向に走査してその走査出力を
メモリに格納し、該メモリを読出して認識その他の処理
に供するのが普通である。この場合走査線密度を大にし
、各走査線当りの号ンブリング数従って画素数を大にす
る程、解像度は上るが、画情報はそれに伴なって増大し
、これを記憶する画情報メモリは、一般にそのアドレス
指定はX方向およびY方向共に単にアドレスを歩進する
形で行なわれるので、該メモリの容量は画情報増大に従
って増大する。画情報が白、黒2値情叩である場合メモ
リは1画素当り1ビツトで済むが、濃淡またはカラー情
報を含むものであると1画素当り1バイトなどとなり、
メモリ容量は膨大なものになる。
発明の目的 本発明は、画情報メモリのアクセスアドレスを制御する
ことで書込み時には画情報を縮少し、逆に読出し時には
拡大することを可能にし、もって画情報に対するメモリ
容量を低減しようとするものである。
発明の構成 本発明は、画情報を2次元的に記憶する画情報メモリと
、該メモリのX方向およびY方向の各アドレスを指定す
るアドレスカウンタと、該X方向およびY方向アドレス
カラシタにそれぞれ歩進クロックを与える回路と、該メ
モリへの書込みおよび読出しを制御するマイクロプロセ
ッサとを備える画情報処理装置において、咳歩進クロッ
クを与える回路に、複数回に1度の割合で該歩進クロッ
クの出力を禁止する機能をイ=、1加し、該メモリへの
書込み時には画情報を縮少し、また読出し2時には拡大
することを可能にし−どなることを特徴とするが、以下
図示の実施例を参照しながらこれを詳細に説明する。
発明の実施例 第1図は本発明の概略説明図で、Aはポストコンピュー
タ、Bは画情報処理装置である。画情報処理装置Bは、
マイクロプロセッサユニット(MPU)aを備え、イン
タフェースiを通してコンピュータAからのイメージ情
報(画情報)を画情fトメモリhに書込む(または読出
す)。このときメモリhのX方向のアドレスをレジスタ
b、カウンタC1アドレスカウンタdで制御すると共に
、Y方向のアドレスをレジスタe、カウンタf、アドレ
スカウンタgで制御して密度変換を行う。
こ−で、X方向のアドレスもY方向のアドレスも通常通
りに歩進されるのであれば、イメージデータは欠落する
ことなくメモリhに書き込まれ、また重複することなく
読出されるので、密度変化は起こらない。しかし、これ
では画情報量と等しいメモリ容量が必要になる。これに
対し、X方向のアドレスの歩進を何回かに1回の割合い
で停止させると、停止したアドレスにイメージデータ(
1ビツト又は1バイト)が上書きされ、その分画面がX
方向に縮少されることになり、メモリ容量が低減される
。Y方向についても同様で、何回かに1回の割合でアド
レス歩進を止めると何本かに1本の割合でX方向データ
群(走査線)が前のそれの上に上書きされ、画面がY方
向で縮少されることになり、メモリ容量が低減される。
逆に読出し時には停止したアドレスから同じデータを2
度読出すことでその分画面ば拡大され、元の画面サイズ
に戻る。この縮少率および拡大率はM P U aによ
り指示され、その率に応・じた数値がレジスタb、eに
セットされる。カウンタc、fはその計数値がレジスタ
b、eの数値に一致する毎に、アドレスカウンタd1g
に与えられる歩進クロックを停止して該アドレスカウン
タd1gの歩進を一時停止させる。以下、具体例を説明
する。
第一2図は本発明の一実施例を示す画情報処理装置の詳
細で、■はMPU、2はX方向のアドレス歩進停止率を
セットされるレジスタ(RE G)、3ばX方向の歩進
クロックXuPを計数するカウンタ(CNT) 、’4
はアントゲ−1・、5はX方向のアドレスカウンタ(X
−ADR) 、8はY方向のアドレス歩進停止率をセッ
トされるレジスタ、9はY方向の歩進クロック(XCR
YとXuPとの論理積出力)を81数するカウンタ、1
oはアンドゲート、11はY方向のアドレスカウンタ、
12はイメージ(IM:画情報)メモリである。
イメージメモリ12のX方向に一列だけ画像データWD
を書込む場合は次の様になる。先ずMPU1からREG
2にX方向のアドレス歩進を任意の回数に1回の割合い
で停止する数値例えば3回に1回の割合で停止するなら
その3の補数が書き込まれ、その数値が更にpウンタ3
に設定される。
X方向アドレス針算用クロック(CL K)入力XuP
は連続的に入力し、ゲート4において該XuPとカウン
タ3の出力(インバータ2oの出力)とのアンドがとら
れ、然るのちX方向アドレスカウンタ5に入力する。ク
ロックXuPばカウンタ3で計数され、カウンタ3は設
定値3を計数するまではキャリー出力(T C)はない
からインバータ20の出力は1”であり、アントゲ−1
・4ば開く。従ってクロックXuPはアントゲ−1・4
を通り、そしてゲート4の出力が1のときアドレスカウ
ンタ5ば歩進じ、その計数値がイメージメモIJ12の
書込みアドレスとなる。こうしてライI・データ(画情
報)WDはイメージメモリ12のX方向に連続したアド
レスに順次書込まれる。カウンタ3が設定値3をif数
するとキャリー出力を生じ、これはインバータ20で反
転されてアンドゲート4を閉じる。ゲート4の出力がO
のときはアドレスカウンタ5の歩進は停止し、しかしク
ロ・ツクXuPはライ:・イネーブル(WE)信号とし
てイメージメモリ12に別途入力するから、画情報WD
の次のビットまたはバイトはメモリ12のアドレス歩進
停止直前と同じアドレスに上書きされる。なお上書きさ
れるとメモリの記憶情報は新しいデータに切換わるから
、アドレス歩進停止直前の画情報は消滅する。またこの
ときインバータ20の出力でカウンタ3はリセットされ
、REG2からX方向のアドレスの歩進を停止させる数
値を再び取込む。XuPの次のクロックが入力するとカ
ウンタ3は再び計数を始め、キャリーはなくてアンドゲ
ート4は開いているからアドレスカウンタ5も計数を始
め、こうしてXアドレスは歩進、停止、歩進、・・・・
・・を繰り返し、イメージメモリ12のA列全体に画像
データWDが書込まれて行く。
但し、入力画像データはn個本例では3個に1個は間引
きされてイメージ情報りに格納される。
以上がX方向の一列に画情報を書き込む動作であるが、
これを繰り返し、例えばイメージメモリ12のA列に1
列分の画情報が書込まれると、アドレスカウンタ5のキ
ャリー信号XCRYがオンになり、アンドゲート21に
入力する。従っζ次のクロックXuPが入力するときア
ントゲ−1〜21の出力は1となり(それ迄ば0)、A
列、B列、・・・・・・の各終りでこれが繰り返される
のでアンドゲート21の出力はY方向アドレス計数用り
lニレツクとなる。従ってアントゲ−1−10を通して
これを堆込んで計数Yアドレスカウンタ11の計数値は
イメージメモリ12のYアドレスとなり、このことでA
列の次の画情報はメモリ12のB列に書込まれ、以下同
様となる。Y方向のアドレス歩進もX方向と同様、歩進
、停止、を繰り返す。即も、MPUIからレジスタ8に
所定の数値(画情報の密度変換のためにY方向のアドレ
ス歩進を任意の回数に1回の割合いで停止させる数値)
が書き込まれ、その値がカウンタ9にセットされる。こ
のカウンタ9のクロック人力(アンドゲート21の出力
)は該カウンタ9を計数させ、設定値になるとキャリー
出力を生じさせ、これによりアンドゲート10を閉じて
Yアドレスカウンタ11の計数を停止させる。キャリー
出力詳しくはインバータ22によるその反転出力はカウ
ンタ9をリセットし、レジスタ8の内容を取込ませる。
カウンタ9は次のクロック(アントゲ−1・21の出力
)で再び計数を開示し、同様動作を繰り返す。ゲート1
0の出力が0のときはカウンタ11の歩進は停止し、新
たな1列分画情報は直前のY方向の列に上書きされる。
こうしてY方向でも画情報の間引き、縮減が行なわれる
メモリ12に書込まれた画情報を読出ず場合も、同様の
アドレス指定(歩進の停止)をする。読出しはクロック
XuPの各り11ンク毎に行なわれるのでアドレス歩進
が停止したところでは2度読みされ、この結果読出しデ
ータRDば書込みデータWDと画素数(ピッ1−又はバ
イト数)で見る限り一致する。こうして任意の密度変換
をしてのメモリ格納、取出しができる。書込み時と読出
し時ではアドレス歩進停止割合を変えると画情報を縮少
して書込み、それを原画情報以上に拡大して#/CII
Iずこともできる。これは画像表示などに介助である。
発明の効果 以上述べたように本発明によれば、イメージ情報の圧縮
格納が可能となり、この結果画情報メモリの効率的活用
を可能とし、又イメージ情報の出力を任意の大きさに拡
大することも可Jilとなる利点がある。
【図面の簡単な説明】
第1図は本発明の概略構成図、第2図は本発明の一実施
例を示す構成図である。 図中、Aはコンピュータ、Bは画情報処理装置、1、a
はMPU、2,8.b、eはレジスタ、3゜9、c、f
はカウンタ、5,11.d、gはアドレスカウンタ、1
2.hは画情報メモリである。

Claims (1)

  1. 【特許請求の範囲】 画情報を2次元的に記憶する画情報メモリと、該メモリ
    のX方向およびY方向の各アドレスを指定するアドレス
    カウンタと、該X方向およびY方向アドレスカウンタに
    それぞれ歩進クロックを与える回路と、該メモリへの書
    込みおよび読出しを制御するマイクロプロセンサとを備
    える画情報処理装置において、 該歩進クロックを与える回路に、複数回に1度の割合で
    該歩進クロックの出力を禁止する機能を付加し、該メモ
    リへの書込み時には画情報を縮少し、また読出し時には
    拡大することを可能にしてなることを特徴とする、密度
    変換機能を有する画情報処理装置。
JP58176750A 1983-09-24 1983-09-24 密度変換機能を有する画情報処理装置 Pending JPS6067990A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58176750A JPS6067990A (ja) 1983-09-24 1983-09-24 密度変換機能を有する画情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58176750A JPS6067990A (ja) 1983-09-24 1983-09-24 密度変換機能を有する画情報処理装置

Publications (1)

Publication Number Publication Date
JPS6067990A true JPS6067990A (ja) 1985-04-18

Family

ID=16019150

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58176750A Pending JPS6067990A (ja) 1983-09-24 1983-09-24 密度変換機能を有する画情報処理装置

Country Status (1)

Country Link
JP (1) JPS6067990A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63105572A (ja) * 1986-10-22 1988-05-10 Matsushita Electric Ind Co Ltd 解像度変換装置
JPS63250782A (ja) * 1987-04-06 1988-10-18 Yokogawa Electric Corp 画像デ−タ拡大処理装置
JPH01291945A (ja) * 1988-05-20 1989-11-24 Fujitsu General Ltd 画像プリンタのプリント制御方法
JPH01293084A (ja) * 1988-05-20 1989-11-27 Fujitsu General Ltd 画像プリンタのモニタ表示方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63105572A (ja) * 1986-10-22 1988-05-10 Matsushita Electric Ind Co Ltd 解像度変換装置
JPS63250782A (ja) * 1987-04-06 1988-10-18 Yokogawa Electric Corp 画像デ−タ拡大処理装置
JPH01291945A (ja) * 1988-05-20 1989-11-24 Fujitsu General Ltd 画像プリンタのプリント制御方法
JPH01293084A (ja) * 1988-05-20 1989-11-27 Fujitsu General Ltd 画像プリンタのモニタ表示方法

Similar Documents

Publication Publication Date Title
JPS6067990A (ja) 密度変換機能を有する画情報処理装置
GB2180729A (en) Direct memory access window display
JPS58211186A (ja) 分割画面表示制御方式
JPS6040053B2 (ja) 画像記憶装置
JPS5835592A (ja) 表示画面分割装置
JPS61219082A (ja) 表示制御装置
JPS6029788A (ja) 画像メモリ書込み回路
JPS5997184A (ja) 画像処理装置
JP2770417B2 (ja) 画像メモリ装置
JPS635758B2 (ja)
JPS63256991A (ja) 編集記憶装置
JPS59214083A (ja) 表示装置
JPS58219594A (ja) 文字表示装置
JPS6391691A (ja) ヒストグラム表示装置
JPS59224891A (ja) イメ−ジデ−タの回転制御方式
JPS6152474B2 (ja)
JPH06326921A (ja) 画像メモリー装置
JPH0640260B2 (ja) 記憶装置
JPS59200293A (ja) 画像縮小拡大装置
JPH0449115B2 (ja)
JPS61110197A (ja) 映像表示方式
JPS62296278A (ja) イメ−ジメモリ制御方式
JPS6349234B2 (ja)
JPS6141180A (ja) リフレツシユメモリの表示書込み方法
JPS60230690A (ja) 動画表示制御回路