JPS6054096A - Alarm - Google Patents

Alarm

Info

Publication number
JPS6054096A
JPS6054096A JP16151683A JP16151683A JPS6054096A JP S6054096 A JPS6054096 A JP S6054096A JP 16151683 A JP16151683 A JP 16151683A JP 16151683 A JP16151683 A JP 16151683A JP S6054096 A JPS6054096 A JP S6054096A
Authority
JP
Japan
Prior art keywords
alarm
circuit
abnormality
output
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16151683A
Other languages
Japanese (ja)
Inventor
憲彦 中津川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP16151683A priority Critical patent/JPS6054096A/en
Publication of JPS6054096A publication Critical patent/JPS6054096A/en
Pending legal-status Critical Current

Links

Landscapes

  • Alarm Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 〔発明の技術分野〕 本発明はガスもれ、火災等の事故の発生を検知して警報
を発生させる警報装置に関する。
DETAILED DESCRIPTION OF THE INVENTION [Technical Field of the Invention] The present invention relates to an alarm device that detects the occurrence of an accident such as a gas leak or fire and issues an alarm.

〔発明の技術的背景および問題点〕[Technical background and problems of the invention]

警報装置自身の機器、回路に故障、異常状態等があるか
どうかのチェ、りは、従来は人手によってなされていた
。添付図面の第1図を参照して従来装置を説明する。第
1図は従来装置の一構成例の回路図である。センサ/の
一端は抵抗E、を介して接地され、他端は+jVの電源
に接続される。
In the past, checking for failures, abnormal conditions, etc. in the equipment and circuits of the alarm device itself was done manually. A conventional device will be described with reference to FIG. 1 of the accompanying drawings. FIG. 1 is a circuit diagram of a configuration example of a conventional device. One end of the sensor / is grounded via a resistor E, and the other end is connected to a +jV power supply.

センサ/と抵抗B、の接続点の電圧は警報処理回路−に
与えられ、警報処理回路Jの出力は警報表示回路3に与
えられて出力表示される。また、センサ/と並列に機器
テストスイッチ≠が設けられている。
The voltage at the connection point between the sensor and the resistor B is applied to the alarm processing circuit -, and the output of the alarm processing circuit J is applied to the alarm display circuit 3 for output display. Further, an equipment test switch ≠ is provided in parallel with the sensor.

警報を発生させるべき事故が発生するとセンサ/がオン
し、警報処理回路λにはjVの電圧信号が与えられる。
When an accident that should generate an alarm occurs, the sensor / is turned on, and a voltage signal of jV is given to the alarm processing circuit λ.

警報処理回路λはこれを検出して警報信号を警報表示回
路3に与え、警報表示回路3はランプ点灯、サイレン等
の形態3::警報を出力表示する。
The alarm processing circuit λ detects this and gives an alarm signal to the alarm display circuit 3, and the alarm display circuit 3 outputs and displays a type 3 alarm such as lighting a lamp or siren.

ところが、警報処理回路λに故障、異常等があると、セ
ンサ/がオンしても警報信号は発せられないので、定期
的に故障、異常の有無等をチェックする必要がある。そ
こで従来は、定期的にオペレータが機器テストスイ、テ
弘をオンしてセンサ1オン′の擬似信号を与え、訃報表
示回路3から警報が出力表示されるかどうかを確認して
いる。
However, if there is a failure or abnormality in the alarm processing circuit λ, no alarm signal will be issued even if the sensor is turned on, so it is necessary to periodically check whether there is a failure or abnormality. Conventionally, therefore, the operator periodically turns on the equipment test switch to give a pseudo signal of sensor 1 on' to check whether or not an alarm is output and displayed from the obituary display circuit 3.

しかし、この方法によるとオペレータが定期的に機器テ
ストスイッチグをオンして監視しなければならず、機器
が故障していてもスイッテグを押す−までそれに気付か
ず、万一の事故に対応できないことがある。また、火災
、ガスもれ等の警報装置では他の付属装置の影響を避け
る確実な動作を得る目的で、冗長回路を持たぜる必要が
生じることが多い。
However, with this method, the operator has to periodically turn on the equipment test switch and monitor it, and even if the equipment is malfunctioning, the operator is not aware of it until the switch is pressed, making it impossible to respond in the unlikely event of an accident. There is. Further, in alarm devices for fires, gas leaks, etc., it is often necessary to provide a redundant circuit in order to obtain reliable operation that avoids the influence of other attached devices.

〔発明の目的〕[Purpose of the invention]

本発明は上記の従来技術の欠点を克服するためになされ
たもので、機器の故障、異常等のチェックに要する労力
を省き、機器を正常な状態に保つのない警報装置を提供
することを目的とする。
The present invention has been made in order to overcome the drawbacks of the above-mentioned prior art, and its purpose is to provide an alarm device that eliminates the labor required to check equipment for malfunctions, abnormalities, etc., and does not require maintenance of equipment in a normal state. shall be.

〔発明の概要〕[Summary of the invention]

上記の目的を実現するため本発明は、テスト信号を発生
させるテスト信号発生回路と、テスト信号が与えられた
ときの警報処理回路の出力をチェックし、異常があると
きは機器異常信号を出゛カする機器チェック回路と、機
器の異常を出力表示する機器異常表示回路とを備えるこ
とによって、自己チェック機能を持たせた警報装置を提
供するものである。
In order to achieve the above object, the present invention checks the output of a test signal generation circuit that generates a test signal and an alarm processing circuit when the test signal is given, and outputs an equipment abnormality signal if there is an abnormality. The present invention provides an alarm device having a self-checking function by including an equipment check circuit that performs self-checking and an equipment abnormality display circuit that outputs and displays an abnormality in the equipment.

〔発明の実施例〕[Embodiments of the invention]

以下、添付図面の第2図乃至第≠図を参照して本発明の
実施例を詳細に説明する。第2図は、本発明の一実施例
の基本構成を説明するブロック図である。なお、以下の
汐伺図面の説明において、同一要素は同一符号で示しで
ある。テスト信号発生回路グで発生されたテスト信号は
11iF報処理回路−を介して機器チェック回路、夕に
与えられる。機器チェック回路jはテスト信号発生回路
グの動作を制御すると共に、特報処理回路λから与えら
れたテスト信号に異常があるときは機器異常信号を機器
異常表示回路乙に与える。このようにして機器異常表示
回路tで異常を出力表示することにより、機器の異常を
自己チェックすることができる。
Hereinafter, embodiments of the present invention will be described in detail with reference to FIGS. 2 to 2 of the accompanying drawings. FIG. 2 is a block diagram illustrating the basic configuration of an embodiment of the present invention. In addition, in the following description of the Shioki drawings, the same elements are indicated by the same reference numerals. The test signal generated by the test signal generation circuit is applied to the equipment check circuit via the 11iF signal processing circuit. The equipment check circuit j controls the operation of the test signal generation circuit g, and when there is an abnormality in the test signal given from the special notification processing circuit λ, it gives an equipment abnormality signal to the equipment abnormality display circuit B. By outputting and displaying an abnormality in the equipment abnormality display circuit t in this manner, it is possible to self-check the abnormality of the equipment.

第3図は第2図に示す一実施例の詳細な回路図である。FIG. 3 is a detailed circuit diagram of one embodiment shown in FIG. 2.

訃報処理回路λは7つの入力端子INとλつの出力端子
OUT / 、OU、T 、2を有し、入力mM子I 
Nがロー・レベル(以下+VL”という)のときは出力
胞子OUT / 、OUT 2が共に1L”になり、入
力端子INが・・イ・しきル(以下ゝH“という)のと
きは出力胞子OUT / 、OUT 、2が共に′H“
になるように動作する回路で、ディスクリート素子やマ
イコン、ゲート回路等により構成されるO テスト信号発生回路は発振回路7と、カワンタ♂より成
る分周回路により構成され、発振回路7は直列接続され
だインノ々−タG、、G、、G、。
The obituary processing circuit λ has seven input terminals IN and λ output terminals OUT/, OU, T, 2, and input mm terminals I
When N is low level (hereinafter referred to as +VL), the output spores OUT/, OUT2 are both 1L'', and when the input terminal IN is high level (hereinafter referred to as ``H''), the output spores OUT/, OUT, 2 are all 'H''
The test signal generation circuit is composed of discrete elements, microcontrollers, gate circuits, etc. The test signal generation circuit is composed of an oscillation circuit 7 and a frequency dividing circuit composed of a Kawanta ♂, and the oscillation circuit 7 is connected in series. Innovators G,,G,,G,.

G4 と帰還のだめの抵抗R,,R,およびコンデンサ
OKより構成される。発振回路7の出力パルスはカワン
タtのクロック端子OKに与えられ、カワンタざの出力
端子Q、から発せられるテスト信号は抵抗P4を介して
警報処理回路−の入力端子INに与えられる。また、テ
スト信号は抵抗R5および接地された抵抗B、を介して
トラン・ジスタTR,のベースに力えられ、トランジス
タTR。
It consists of G4, feedback resistors R, , R, and capacitor OK. The output pulse of the oscillator circuit 7 is applied to the clock terminal OK of the oscillating circuit 7, and the test signal generated from the output terminal Q of the oscillator 7 is applied to the input terminal IN of the alarm processing circuit through a resistor P4. Further, the test signal is applied to the base of the transistor TR through the resistor R5 and the grounded resistor B.

のコレクタ出力はLICDりおよび抵抗R7を介してト
ランジスタTR,のコレクタおよびインノζ−タG5に
力えられる。警報処理回路、2の出力端子OUT/の出
力は抵抗B8を介してトランジスタTR,のコレクタお
よびインバータG、に与えられ、出力11,1子OUT
、2の出力は和・抗R1を介してトランジスタTR門の
ペースに与えられる。
The collector output of is applied to the collector of transistor TR and inverter G5 via LICD and resistor R7. The output of the output terminal OUT/ of the alarm processing circuit 2 is given to the collector of the transistor TR and the inverter G via the resistor B8, and the output 11, 1 child OUT
, 2 are given to the pace of the transistor TR gate via the sum/resistance R1.

lt!XOR回路G、に回路幅処理回路2の出力端子O
UT/、OUT、2からの信号とインノ々−タG。
lt! The output terminal O of the circuit width processing circuit 2 is connected to the XOR circuit G.
Signals from UT/, OUT, 2 and inverter G.

の出力とが与えられており、その出力はAND回路G7
および様器異常表示回路10に与えられる。
The output is given to the AND circuit G7.
and is given to the organ abnormality display circuit 10.

そして、インノ々−タG、の出力はAND回路G。The output of the inverter G is an AND circuit G.

に与えられ、AND回路G7の出力はカワンタ6のクリ
ア端子ar、11cに5えられる。
The output of the AND circuit G7 is sent to the clear terminals ar and 11c of the counter 6.

次に第3図の実施例の動作を説明する。カウンタざは発
振回路7から与えられるパルスを分周し、出力端子Qか
ら周期的に′HIの信号を出力する。
Next, the operation of the embodiment shown in FIG. 3 will be explained. The counter divides the frequency of the pulse given from the oscillation circuit 7 and periodically outputs a 'HI' signal from the output terminal Q.

第弘図はこの出力端子Qのレベルを示すグラフで、これ
がセンサONの擬似信号(テスト信号)となる。このテ
スト信号は警報処理回路、2等の周辺の回路に力えられ
、回路が正常であればクリア入力端子OLに%% )I
 /fが入力され出力端子Qが9L“になってテスト信
号がクリアされる。
Figure 5 is a graph showing the level of this output terminal Q, which is a pseudo signal (test signal) for sensor ON. This test signal is applied to the alarm processing circuit, peripheral circuits such as 2, etc., and if the circuit is normal, it is output to the clear input terminal OL (%%)I
/f is input, the output terminal Q becomes 9L", and the test signal is cleared.

この回路では、警報処理回路−のチェックだけでなく、
出力端子QがゞL″のとぎはトランジスタTFI、をチ
ェックし、出力端子Q、がゝH#のときはトランジスタ
TB2をチェックし、装置全体のチェックを行うように
なっている。
This circuit not only checks the alarm processing circuit, but also
When the output terminal Q is "L", the transistor TFI is checked, and when the output terminal Q is "H#", the transistor TB2 is checked, and the entire device is checked.

(イ) センサ/がオフで出力端子Q、がゝゝL″のと
き警報処理回路λの入力端子INはSS T、“になる
ので出力端子OUT/、0UT2は% p IFになる
。トランジスタTR,、TR,のベースには共に′r、
 # カ与えられるので、トランジスタTR,Idオン
しトランジスタTR,はオフする。この状態において、
E7(R,とするとインバータG、の入力側はゝ工(“
となる。そのため、電流がJV電源→トランジスタTR
,’−+LEDり→抵抗B7 、R,−+OVと流れて
L1nD5’の点灯も考えられるが、抵抗R。
(a) When the sensor/ is off and the output terminal Q is "L", the input terminal IN of the alarm processing circuit λ becomes SST, ", so the output terminal OUT/, 0UT2 becomes % p IF. At the bases of the transistors TR, , TR, are both 'r,
# Since power is applied, transistors TR and Id are turned on and transistors TR and I are turned off. In this state,
If E7 (R) is used, the input side of inverter G is
becomes. Therefore, the current changes from JV power supply to transistor TR
, '-+LED → Resistor B7, R, -+OV, and it is also possible that L1nD5' lights up, but the resistor R.

を充分に大きくすればこれを抑えることができる。This can be suppressed by making .

テスト信号の流れた回路が正常であるときは、EXOR
XOR回路用0はゝH“になる。逆に、回路に異常があ
るときは、FiXOR回路G6の出力はゝL //にな
り、機器異常表示回路10て異常の表示がされる。また
、カウンタ♂のクリア入力OLにはゝL′が入力された
捷まであるので、カウンタ♂による分周が進められて出
力端子Qが′L”からゝゝH#になり、次の←)のステ
ップに進む。
When the circuit through which the test signal flows is normal, EXOR
0 for the XOR circuit becomes "H". Conversely, when there is an abnormality in the circuit, the output of the FiXOR circuit G6 becomes "L //", and the equipment abnormality display circuit 10 displays an abnormality. Since the clear input OL of the counter ♂ is up to the point where ゝL' is input, the frequency division by the counter ♂ is advanced and the output terminal Q changes from ``L'' to ゝゝH#, and the next step ←) Proceed to.

(ロ) センサ/がオフで出力端子Qが′H“のとき、
警報処理回路コの入力端チェNは1月“になり、出力端
子OUT/ 、OUT、2も1H”になる。トラン・ジ
スタTR,,TR,のペースには共にゝ■(“が与えら
れるので、トランジスタTR,はオフし、トランジスタ
TB、はオンする。従って、インバータG6の入力側は
SJ、/lになる。
(b) When sensor/ is off and output terminal Q is 'H',
The input terminal CH of the alarm processing circuit becomes ``1H'', and the output terminals OUT/, OUT, and 2 also become 1H. Since the paces of transistors TR, , TR, are both given, transistor TR is turned off and transistor TB is turned on. Therefore, the input side of inverter G6 becomes SJ, /l. .

上記(イ)のステップと同様に、回路に異常があるとき
はEXOF 回% G 6 の出力は1L“になり、機
器異常表示回路10で表示される。回路に異常がないと
きはFiX OR回路G6の出力はゞH“になり、カウ
ンタgのクリア入力OLには1H“が入力されてカウン
タざはクリアされ、出力端子QはゝH〃から1L″にな
って上記(イ)のステップに戻る。こうして、オ・ζ器
に異常がiけれハ第弘図に示すJ:うに(イ)→(ロ)
→0)→(ロ)・・・のステップをUN−り返ず。
Similarly to step (a) above, when there is an abnormality in the circuit, the output of EXOF G 6 becomes 1L" and is displayed on the device abnormality display circuit 10. When there is no abnormality in the circuit, the FiX OR circuit The output of G6 becomes ゞH", 1H" is input to the clear input OL of counter g, the counter is cleared, and the output terminal Q changes from ゝH〃 to 1L'', and the process goes to step (a) above. return. In this way, an abnormality is found in the O/ζ organ.
→0)→(b)... Do not repeat the steps.

(→ センサ/がオンのとき、 センサ/がオンするとカウンタ♂の出力端子Qの状態に
かかわりなく警報処理回路−の入力端子INは5H“に
なり、出力端子OUT / 、OUT、2はゝH“にな
る。
(→ When sensor/ is on, when sensor/ is on, the input terminal IN of the alarm processing circuit becomes 5H regardless of the state of output terminal Q of counter ♂, and the output terminals OUT/, OUT, and 2 become 5H. "become.

出力端子Qが11(“のときにセンサ/がオンすると・
 トランジスタTF、がオフしているために警報はすぐ
には発生させず、上記(ロ)のステップが続けられる。
When output terminal Q is 11 (“, sensor / is turned on,
Since the transistor TF is off, the alarm is not generated immediately and the step (b) above is continued.

そして、(ロ)のステ、プが終って出力端子QがゝH#
から1L″になった時点で警報が発せられる(LEDり
が点灯する)。
Then, after step (b) is completed, the output terminal Q becomes H#.
An alarm will be issued (the LED will light up) when the level reaches 1L''.

出力端子QがゝL“のときにセンサ/がオンすると、ト
ランジスタTR,、TR,は共にオンしているためにL
EDりが点灯し、警報が発せられる。
When the sensor / is turned on when the output terminal Q is "L", the transistors TR, , TR, are both turned on, so the output terminal becomes "L".
The ED light will light up and an alarm will be issued.

そして、センサ/がオンのあいだ中クリア入力OLは5
H“に保たれて警報出力が続けられる。
And while the sensor / is on, the middle clear input OL is 5
The signal is kept at "H" and the alarm output continues.

なお、帽報表示はLEDに限らず、ランプ等によっても
行うことができる。
Note that the cap report display is not limited to LEDs, but can also be performed using lamps or the like.

〔発明の効果〕〔Effect of the invention〕

上記の如く本発明によれば、警報装置に自己チェック機
能を持たせることができるので、機器本体のチェックに
要する労力を省き、機器を正常な状態に保って(iq頼
性を高めた警報装置を得ることができる。また、付属装
置からの影響で警報装置に異常が生じた場合でも、機器
異常として表示されるため特に冗長回路を持たせなくて
も確実な動作を得ることができる。
As described above, according to the present invention, the alarm device can be provided with a self-checking function, so the labor required to check the device body can be saved, and the device can be maintained in a normal state (an alarm device with improved iq reliability). Furthermore, even if an abnormality occurs in the alarm device due to the influence of an attached device, it is displayed as a device abnormality, so reliable operation can be obtained without the need for a redundant circuit.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は従来装置の一構成例の回路図、第2図は本発明
の一実施例の基本構成を示すブロック図、第3図は第一
図の実施例の詳細な回路図、第≠図はカヮンタtの出力
信号の波形図である。 /・・・センサ、弘・・・機器テストスイッチ、7・・
・発振回路、り・・・LED。 出願人代理人 猪 股 清 光1図 屯2図
FIG. 1 is a circuit diagram of an example of the configuration of a conventional device, FIG. 2 is a block diagram showing the basic configuration of an embodiment of the present invention, FIG. 3 is a detailed circuit diagram of the embodiment of FIG. The figure is a waveform diagram of the output signal of the counter t. /...Sensor, Hiro...Equipment test switch, 7...
・Oscillation circuit, LED. Applicant's agent Inomata Kiyomitsu 1, 2, 2

Claims (1)

【特許請求の範囲】 警報を発生させるべき事故の発生を検知するセンサと、
このセンサの出力にもとづいて警報信号を発生させる警
報処理回路と、前記警報信号にもとづいて警報を出力表
示する警報表示回路とを備える警報装置において、 テスト信号を前記警報処理回路に与えるテスト信号発生
回路と、前記テスト信号が与えられたときに前記警報処
理回路の出力をチェックし、異常があるときは機器異常
信号を出力する機器チェック回路と、前記機器異常信号
にもとづいて機器の異常を出力表示する機器異常表示回
路とを備え、機器の異常を自己チェックするようにした
ことを特徴とする警報装置。
[Claims] A sensor that detects the occurrence of an accident that should generate an alarm;
In an alarm device comprising an alarm processing circuit that generates an alarm signal based on the output of the sensor, and an alarm display circuit that outputs and displays an alarm based on the alarm signal, a test signal generation that supplies a test signal to the alarm processing circuit. a device check circuit that checks the output of the alarm processing circuit when the test signal is applied and outputs a device abnormality signal if there is an abnormality; and an equipment check circuit that outputs a device abnormality signal based on the device abnormality signal. What is claimed is: 1. An alarm device comprising: a device abnormality display circuit that displays a device abnormality, and is configured to self-check whether the device is abnormal.
JP16151683A 1983-09-02 1983-09-02 Alarm Pending JPS6054096A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16151683A JPS6054096A (en) 1983-09-02 1983-09-02 Alarm

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16151683A JPS6054096A (en) 1983-09-02 1983-09-02 Alarm

Publications (1)

Publication Number Publication Date
JPS6054096A true JPS6054096A (en) 1985-03-28

Family

ID=15736553

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16151683A Pending JPS6054096A (en) 1983-09-02 1983-09-02 Alarm

Country Status (1)

Country Link
JP (1) JPS6054096A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62233773A (en) * 1986-04-04 1987-10-14 Nec Corp Automatic operation confirmation test system
JPS63169511A (en) * 1987-01-08 1988-07-13 Nippon Denso Co Ltd Vehicle height detector
CN107076846A (en) * 2014-11-18 2017-08-18 罗伯特·博世有限公司 Electronic-controlled installation for radar sensor

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS534498A (en) * 1975-12-30 1978-01-17 Matsushita Electric Works Ltd Instantaneous continuity testing circuit of fire sensor circuits in fire alarming systems
JPS5714292B2 (en) * 1977-02-17 1982-03-24

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS534498A (en) * 1975-12-30 1978-01-17 Matsushita Electric Works Ltd Instantaneous continuity testing circuit of fire sensor circuits in fire alarming systems
JPS5714292B2 (en) * 1977-02-17 1982-03-24

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62233773A (en) * 1986-04-04 1987-10-14 Nec Corp Automatic operation confirmation test system
JPS63169511A (en) * 1987-01-08 1988-07-13 Nippon Denso Co Ltd Vehicle height detector
CN107076846A (en) * 2014-11-18 2017-08-18 罗伯特·博世有限公司 Electronic-controlled installation for radar sensor
JP2017533432A (en) * 2014-11-18 2017-11-09 ローベルト ボッシュ ゲゼルシャフト ミット ベシュレンクテル ハフツング Electronic controller for radar sensors.
US10591585B2 (en) 2014-11-18 2020-03-17 Robert Bosch Gmbh Electronic control unit for radar sensors

Similar Documents

Publication Publication Date Title
US9520830B2 (en) Crystal oscillator
JPH01227611A (en) Load controller
KR20170017054A (en) Gate protection circuit and display device including the same
US4318031A (en) Lamp, ballast and starter visual monitor
JPS6054096A (en) Alarm
KR950022147A (en) Data and Clock Recovery Circuit
US6486649B1 (en) Built-in frequency test circuit for testing the frequency of the output of a frequency generating circuit
JP3225528B2 (en) Register circuit
KR930008680B1 (en) Semiconductor with error detecting display circuit
JP2000056844A (en) Power output monitoring circuit
JPS6011820A (en) Indicator lighting circuit
CN111556633B (en) Control circuit and lighting control system
JPH04477Y2 (en)
GB988900A (en) Improvements in or relating to ring timing circuits and the like
SU1076896A1 (en) Indicating device
TWI257481B (en) Alarm method for system failure during burn-in
SU1309223A1 (en) Transistor inverter
JPS61228702A (en) Crystal oscillation circuit
SU519713A1 (en) Device for monitoring digital modules and quality control tests
KR19990072694A (en) Device with a clock output circuit
JPS5990195A (en) Alarm display system
JP2970077B2 (en) Fault diagnosis circuit for current-carrying equipment
SU674226A1 (en) Device for monitoring wire communication system elements
KR940004546Y1 (en) Warning display circuit for mismotion
SU1298924A1 (en) Device for checking decoders