JPS6052543U - Graphic input display device - Google Patents
Graphic input display deviceInfo
- Publication number
- JPS6052543U JPS6052543U JP14230583U JP14230583U JPS6052543U JP S6052543 U JPS6052543 U JP S6052543U JP 14230583 U JP14230583 U JP 14230583U JP 14230583 U JP14230583 U JP 14230583U JP S6052543 U JPS6052543 U JP S6052543U
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- display device
- diagram showing
- data
- input display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Processing Or Creating Images (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.
Description
第1図は本考案の一実施例を示す全体のブロック図、第
2図は本考案を説明するための説明図、第3図、第4図
、第5図、第6図、第7図は実施例装置の処理動作を示
すフローチャート、第8図、第9図は実施例を説明する
ための説明図、第10図は実施例装置の処理動作を示す
フローチャート、第11図は他の実施例を示すブロック
図、第12図は文字データ格納メモリマスク例を示す図
、第13図はグラフィックデータ格納メモリマスク例を
示す図、第14図は第12図、第13図を重ね合せた表
示装置における表示例を示す図、第15図は従来のMP
U周辺回路を示すブロック図、第16図は従来のMPU
周辺回路によるアドレス構成を示す説明図、第17図は
従来の回路が回路追加された場合のアドレス構成を示す
説明図、第18図は本考案の他の実施例を示すMPU周
辺回路のブロック図、第19図は第18図上の回路8と
9の詳細を示すブロック図、第20菌は第18図による
アドレス構成を示す説明図、第21図は第20図に回路
追加された場合のアドレス構成を示す説明図である。
1:キーボード、2:キーボード制御回路、3:フロッ
ピーディスク装置、4:フロッピーディスク制御回路、
5:キャラジエネ用ROM。
’6 : RAM、 7 : ROM、 8 : V−
RAM、 9 :マイクロコンピュータ、10 :CR
T制御回路、11:CRT、21:制御部、22:表示
マスクレジスタ、23:表示文字格納メモリ、24.2
6:表示マスク制御部、25:画面表示制御部、27:
グラフィックデータ格納メモリ、28二文字データ生成
部、29.30:パラレルデータシリアル変換部、31
:画面表示データ重ね合せ制御部、32:表示装置、4
1:マイクロプロセッサ(MPU)、42 : ROM
、 43 :RAM、 44:外部記憶装置、45:外
部記憶装置コントロール回路、46:電源投入直後のリ
セット発生回、路、47:アドレスデコーダ、48 :
ROM/RAMセレクト回路、49:セレクトコントロ
ール回路及びMPUIJセットパルス発生回路、50:
RAMセレクト用OR回路、51 SRAMアクセスイ
ネーブル回路、52:ROMセレクト用AND回路、5
3:ROMアクセスイネーブル回路、54:ROMイネ
ーブル回路、55:リセット用OR回路、56:セレク
トコントロール回路及びMPUリセット回路イネーブル
回路、60ニアドレス及びコントロールバス、61:デ
ータバス。
t=tvrRY
キーボ′−ドJ−リ
1文字Rearl
l b vt−、q −m I
:井ヰ田井井
4寸寸十上七土七tf−七七Fig. 1 is an overall block diagram showing an embodiment of the present invention, Fig. 2 is an explanatory diagram for explaining the invention, Figs. 3, 4, 5, 6, and 7. is a flowchart showing the processing operation of the embodiment device, FIGS. 8 and 9 are explanatory diagrams for explaining the embodiment, FIG. 10 is a flowchart showing the processing operation of the embodiment device, and FIG. 11 is a flowchart showing the processing operation of the embodiment device. A block diagram showing an example, Fig. 12 is a diagram showing an example of a character data storage memory mask, Fig. 13 is a diagram showing an example of a graphic data storage memory mask, and Fig. 14 is a superimposed display of Figs. 12 and 13. A diagram showing an example of display on the device, FIG. 15 is a conventional MP
A block diagram showing the U peripheral circuit, Figure 16 is a conventional MPU
FIG. 17 is an explanatory diagram showing an address configuration by a peripheral circuit. FIG. 17 is an explanatory diagram showing an address configuration when a conventional circuit is added. FIG. 18 is a block diagram of an MPU peripheral circuit showing another embodiment of the present invention. , FIG. 19 is a block diagram showing the details of circuits 8 and 9 in FIG. 18, FIG. 20 is an explanatory diagram showing the address configuration according to FIG. 18, and FIG. FIG. 2 is an explanatory diagram showing an address configuration. 1: Keyboard, 2: Keyboard control circuit, 3: Floppy disk device, 4: Floppy disk control circuit,
5: ROM for Charagiene. '6: RAM, 7: ROM, 8: V-
RAM, 9: Microcomputer, 10: CR
T control circuit, 11: CRT, 21: control unit, 22: display mask register, 23: display character storage memory, 24.2
6: Display mask control section, 25: Screen display control section, 27:
Graphic data storage memory, 28 Two character data generation section, 29. 30: Parallel data serial conversion section, 31
: Screen display data superimposition control unit, 32: Display device, 4
1: Microprocessor (MPU), 42: ROM
, 43: RAM, 44: External storage device, 45: External storage device control circuit, 46: Reset generation circuit immediately after power-on, 47: Address decoder, 48:
ROM/RAM select circuit, 49: Select control circuit and MPUIJ set pulse generation circuit, 50:
OR circuit for RAM selection, 51 SRAM access enable circuit, 52: AND circuit for ROM selection, 5
3: ROM access enable circuit, 54: ROM enable circuit, 55: OR circuit for reset, 56: select control circuit and MPU reset circuit enable circuit, 60 near address and control bus, 61: data bus. t=tvrRY Keyboard J-ri 1 character Rial l b vt-, q -m I: Iidai 4 dimensions 10 kami 7 earth 7 tf-77
Claims (1)
任意の図形、及び、これに関連する文字データ表示場所
を入力する手段と、このデータを記憶する手段を有し、
この記憶データをもとに、これをCRT画面のどこに表
示するかというデータの入力手段、及び、その図形に付
加される文字データを入力する手段により、CRT画面
に、図形及び文字を表示する図形入力表示装置。It has a means for inputting an arbitrary figure surrounded by a predetermined straight line, an arc, etc., and a display location of character data related thereto, and a means for storing this data,
Based on this stored data, a figure that displays figures and characters on the CRT screen by means of inputting data on where to display this on the CRT screen and means of inputting character data to be added to the figure. Input display device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14230583U JPS6052543U (en) | 1983-09-16 | 1983-09-16 | Graphic input display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14230583U JPS6052543U (en) | 1983-09-16 | 1983-09-16 | Graphic input display device |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6052543U true JPS6052543U (en) | 1985-04-13 |
Family
ID=30318017
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14230583U Pending JPS6052543U (en) | 1983-09-16 | 1983-09-16 | Graphic input display device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6052543U (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03250374A (en) * | 1990-02-28 | 1991-11-08 | Hitachi Ltd | Method and device for editing graphic |
-
1983
- 1983-09-16 JP JP14230583U patent/JPS6052543U/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03250374A (en) * | 1990-02-28 | 1991-11-08 | Hitachi Ltd | Method and device for editing graphic |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6290761A (en) | Documentation device | |
JPS6052543U (en) | Graphic input display device | |
JPS6057376A (en) | Display control system for electronic computer | |
JPH0522933B2 (en) | ||
JPS5819350U (en) | Japanese word processor | |
JPS60163490U (en) | graphic display device | |
JPS59178734U (en) | text processing device | |
JPS61185128U (en) | ||
JPH0454626A (en) | Data output device | |
JPS5945642U (en) | word processor | |
JPS6227793A (en) | Display unit | |
JPS5823469U (en) | display device | |
JPS58142748U (en) | figure generator | |
JPS6068586U (en) | CRT display device | |
JPS636849U (en) | ||
JPS6128092U (en) | alarm clock | |
JPH0631935B2 (en) | Document processor | |
JPS59194790U (en) | CRT input/output device | |
JPS60126846U (en) | Memory switching control circuit | |
JPS58108553U (en) | program checker | |
JPS5885238U (en) | graphic terminal computer | |
JPS6289991A (en) | Document generator | |
JPS60173586A (en) | Cursor display control system | |
JPS60154994U (en) | graphic display device | |
JPS6046593U (en) | Ruled line display control device |